SU1305679A1 - Микропрограммное устройство управлени с контролем - Google Patents

Микропрограммное устройство управлени с контролем Download PDF

Info

Publication number
SU1305679A1
SU1305679A1 SU864016108A SU4016108A SU1305679A1 SU 1305679 A1 SU1305679 A1 SU 1305679A1 SU 864016108 A SU864016108 A SU 864016108A SU 4016108 A SU4016108 A SU 4016108A SU 1305679 A1 SU1305679 A1 SU 1305679A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
micro
multiplexer
address
Prior art date
Application number
SU864016108A
Other languages
English (en)
Inventor
Николай Федорович Сидоренко
Вячеслав Сергеевич Харченко
Григорий Николаевич Тимонькин
Сергей Николаевич Ткаченко
Борис Владимирович Остроумов
Виктор Борисович Самарский
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU864016108A priority Critical patent/SU1305679A1/ru
Application granted granted Critical
Publication of SU1305679A1 publication Critical patent/SU1305679A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в ЭВМ и вычислительных системах с микропрограм- MHbiM принципом управлени . Изобретение позвол ет повысить достоверность функционировани  микропрограммных устройств управлени  с контролем за счет увеличени  оперативности и полноты контрол  путем проверки по модулю последовательностей микрокоманд микропрограммы на основе мультиплексировани  их микрооперационных частей . . Устройство содержит блок пам ти микрокоманд 1, регистры микроопераций 2 и адреса 3, мультиплексоры 4 и 5, счетчик 9, коммутатор адреса 10, генератор 12 тактовых импульсов , триггеры 6-8, элементы ИЛИ 13 - 15, элементы И 16 и 17, элемент И-НЕ 11, поле 18 микроопераций, поле 19 логических условий, поле 20 немодифицируемых разр дов адреса, поле 21 модифицируемого разр да адреса, пол  первой 22 и второй 23 меток блока пам ти микрокоманд 1. 2 ил. 3 (Я со ел Oi со

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в ЭВМ и вычис-i лительных системах с микропрограммным принципом управлени .
Целью изобретени   вл етс  повышение достоверности функционировани  микропрограммного устройства управлени  с контролем.
На фиг.1 представлена функциональ-jo адреса микрокоманды передаетс  через
на  схема микропрограммного устройства управлени  с контролем; на фиг.2 - фрагмент микропрограммы.
Микропрограммное устройство управлени  с контролем (фиг.1)ссодер- жит блок 1 пам ти микрокоманд, регистры микроопераций 2 и адреса 3,первый 4 и второй 5 мультиплексоры, триггеры 6-8, счетчик 9, коммутатор 10 адреса, элемент И-НЕ 11, генератор 12 тактовых импульсов, элементы ИЛИ 13-15, первый и второй элементы И 16 и 17 соответственно, поле 18 микроопераций, поле 19 логических условий, поле 20 немрдифицируемых разр дов адреса, поле 21 модифицируемого разр да адреса, поле 22 первой Метки (метки логических условий), поле 23 второй метки (метки микроко- манд вхождени  в цикл и микрокоманд окончани  контролируемых участков) блока пам ти микрокоманд, выход 24 микроопераций устройства, выход 24.1 признака конца команды и выход 24.2 признака конца работы регистра 2, вход 25 пуска устройства, первый и второй выходы 26 и 27 соответственно генератора 12 тактовых импульсов, вход 28 кода значений логических условий устройства, вход 29 кода операции устройства, выход 30 отказа устройства.
Дисциплина функционировани  микропрограммного устройства-управлени  с контролем заключаетс  в следующем .
Счетчик перед реализацией микропрограммы настраиваетс  на некоторый модуль. Микрокоманды ветвлени  имеют метку ветвлени  равную единице . Все остальные команды имеют метку ветвлени  равную нулю. Микрокоманды вхождени  в цикл и микрокоманды конца контрольного участка также имеют соответствующую метку равную единице. Все остальные микрокоманды микропрограммы имеют метку вхождени  в цикл равную нулю. При реализации линейных микрокоманд в поле логических условий записываютс  коды номеров контролируемых разр дов операционных частей микрокоманды. Определение значени  контролируемого разр да осуществл ете вторым мультиплексором . После считывани  кода микрокоманды из бхгока пам ти микрокоманд происходит запись ее операционной части в регистр микроопераций. Код
коммутатор адреса в регистр адреса и далее на вход блока пам ти. В то же врем  второй мультиплексор осуществл ет проверку значени  соответствующего разр да кода операционной части микрокоманды. При этом единичном его значении содержимое счетчика увеличиваетс  на единицу. При реализации микрокоманды, в которой метка вхождени  в цикл равна единице, происходит определение состо ни  счетчика. При правильном функционировании предлагаемого устройства значение счетчика равно нулю. В противном случае - отлично от нул . В случае, когда содержимое счетчика отлично от нул , третий триггер установлен в единицу, и устройство прекращает реализацию заданного алгоритма. В случае отсутстви  отказов работа устройства продолжаетс  .
Блок 1 пам ти микрокоманд предназначен дл  хранени  реализуемых микропрограмм . Регистр 2 микроопераций дл  хранени  кодов микрооперационных частей реализуемых мирокоманд, регистр 3 адреса - дл  хранени  кодов адресов микрокоманд, мультиплексор 4 - дл  модификации младших разр дов
кодов адресов микрокоманд условных переходов, мультиплексор 5 - дл  определени  значений контролируемых разр дов микрооперационных чайтей микрокоманд, триггер 6 - дл  фиксации отказа при неправильном выборе микропрограммы по коду операции. Триггер 7 предназначен дл  управлени  работой генератора 12, триггер 8 - дл  фиксации отказа при неправильной реализации микрокоманд микропрограммы , счетчик 9 - дл  определени  числа контрольных микроопераций на контролируемом участке микропрограммы , коммутатор 10 адреса дл  передачи кодов адресов микрокоманд .
Элемент И-НЕ 11 - дл  формировани  сигнала ошибок при неправильном выборе микропрограммы по коду операции.
Элемент И-НЕ 11 формирует единичный сигнал на своем выходе в том случае , когда в поле логических условий блока 1 (выход 19) присутствует код, отличный от кода, которым помечаютс  все начальные микрокоманды микропрограммы . Если в качестве такого кода выбран, например, код 10101, то первый, третий и п тый выходы пол  19 подключены к пр мым, а второй и четвертый выходы пол  19 - к инверсным входам элемента И-НЕ 11. Контроль попадани  устройства в начало микропрограммы по коду операции осуществл етс  в устройстве в полном соответствии с тем, как это делалось в известном.
Генератор 12 предназначен дл  выработки импульсов синхронизации,синхронизирующих работу устройства,пер- 20 (седьма , восьма  и дес та ) и дл 
вый элемент ИЛИ 13 - дл  формировани  сигналов установки триггера 7 в нулевое состо ние, второй элемент ИЛИ 14 - дл  передачи сигнала ошибки на выход устройства, третий эле- 25 мент ИЛИ 15 - дл  формировани  сигнала ошибки при реализации микропрограммы , пер вый элемент И 16 - дл  управлени  работой счетчика 9, второй элемент И 17 - дл  управлени работой ЗО триггера 8.
Контроль правильности реализации микропрограмм в предлагаемом устройстве осуществл етс  следующим образом .
Реализуемые микропрограммы хран тс  в блоке 1. Один из фрагментов реализуемых микропрограмм представлен на фиг.2.
Синхронизацию устройства осуществл ет генератор 12.
По коду операции,, поступающему на вход 29 устройства, происходит считывание кода первой микрокоманды из с блока 1. Код 01011101 микроопераций, например дл  микропрограммы,представленной на фиг.2, поступает на информационный вход рех истра 2, куда он записываетс  по соответствующему им- jg пульсу синхронизации. В поле логических условий первой микрокоманды записан контрольный код 1111,.который поступает на вход элемента И-НЕ 11. Если значение контрольного кода не соответствует требуемому, то триггер 6 установлен в единичное состо ние и работа устройства блокирована Если контрольный код соответствует
35
40
микрокоманд третьего контрольного участка (седьма , восьма  и одиннад цата  микрокоманды) в качестве конт рольного разр да выступают второй и третий и второй, третий и шестой ра р ды мнкрооперационных частей этих микрокоманд.
В мультиплексоре 5 происходит оп ределение значени  провер емого раз р да пол  микроопераций. Определени значени  провер емого разр да осуще ствл етс  путем анализа поступивших на вход мультиплексора 5 кода номер провер емого разр да,кода микроопераций и управл ющего сигнала с выхо да 22 блока 1. Функционирование мул |Типлексора 5 может быть описано лог ческой функцией
2,
ы
i
где
х - конъюнк55
F - число контролируемых разр дов микрооперационной час ти микрокоманды;
ft. и, 5. и,.
ци  значений разр дов кода , определ ющего номер кон ролируемого разр да операционной части микрокоманды;
управл ющий сигнал на вход мультиплексора; значение i-ro разр да операционной части микрокоман ды.
Как следует из анализа этого выра жени , единичньй сигнал на выходе мультиплексора 5 будет в случае едиto г . требуемому значению, то работа устройства продлена. Немодифнцируемые разр ды 001 кода 0010 адреса поступают на вход коммутатора 10. В мультиплексоре 4 модификаци  младшего разр да О кода 0010 адреса не осуществл етс  и в блок 1 поступает код 0010.адреса очередной микрокоманды. В поле логических условий оставагихс  микрокоманд за исключением микрокоманд ветвлени  записаны коды провер емых микроопераций. Дл  микрокоманд первого линейного участка (вто- ра -четверта  микрокоманды) в качестве контролируемых операций выступают первый, четвертый и третий разр ды микрооперационных частей этих микрокоманд.
Дл  микрокоманд второго участка
микрокоманд третьего контрольного участка (седьма , восьма  и одиннадцата  микрокоманды) в качестве контрольного разр да выступают второй и третий и второй, третий и шестой разр ды мнкрооперационных частей этих микрокоманд.
В мультиплексоре 5 происходит определение значени  провер емого разр да пол  микроопераций. Определение значени  провер емого разр да осуществл етс  путем анализа поступивших на вход мультиплексора 5 кода номера. провер емого разр да,кода микроопераций и управл ющего сигнала с выхода 22 блока 1. Функционирование муль- |Типлексора 5 может быть описано логической функцией
40
2,
ы
i
с g
где
х - конъюнк5
F - число контролируемых разр дов микрооперационной части микрокоманды;
ft. и, 5. и,.
ци  значений разр дов кода , определ ющего номер контролируемого разр да операционной части микрокоманды;
управл ющий сигнал на входе мультиплексора; значение i-ro разр да операционной части микрокоманды .
to г . Как следует из анализа этого выражени , единичньй сигнал на выходе мультиплексора 5 будет в случае еди5 1305679 ничного значени  контролируемого разр да операционной части микрокоманды при со 0. Во всех остальных случа х Z О,
При единичном значении контроли- руемого разр да микрооперационнсзй части микрокоманды происходит увеличение на единицу сЬдержимого счетчика 9. Счетчик 9 настроен на некоторый модуль (имеет коэффициент пере- счета), равный числу единичных контролируемых разр дов микрооперационных частей микрокоманд на контролируемом участке. При реализации микрокоманды вхождени  в дики или кон- трольной микрокоманды значени  сигнала на выходе 23 блока 1 равно единице . Б случае микропрограммы, изображенной на фиг.2, в качестве контрольных микрокоманд выступают четверта , дес та  и одиннадцата  микрокоманды . Если содержимое счетчика 9 равно нулю, то это говорит о правильном функционировании устройства на контролируемом участке микропро- граммы. Если содержимое счетчика 9 равно нулю, то работа устройства продолжена. Далее при реализации мирокоманды ветвлени  значение сигнал на выходе 22 блока 1 равно единице. В поле логических условий записан код 0001 номера провер емого логического услови . На вход 23 устройств поступает значение провер емого логического услови . В мультиплексоре 4 в зависимости от значений логических условий происходит модификаци  значени  младшего разр да кода адреса .
Особенностью модификаций младшег разр да кода адреса  вл етс  то, чт модификаци  адреса не происходит пр нулевом коде номеров логических условий и при коде, которым отмечены все начальные микрокоманды микропрограммы . Поэтому логическа  функци , реализуема  мультиплексором 4, имеет вид
де
)(к
а„ - младший разр д
1
/5,, X
XjX.j.
.X,
(модифицируемый) кода адоеса;
-значени  логических условий;
-конъюнкци  значений разр дов ну .левого кода ло
5 5
/JH
х..
гических условий;
конъюнкци  значений разр дов кодов , которым отмечены начальные микрокоманды; конъюнкци  значений разр дов кода логических условий.
Из приведенной формулы следует, что при нулевом коде логических условий или при коде, которым отмечены начальные микрокоманды Z о
Во всех остальных случа х происходит модификаци  разр да а таким обесли на вход муль7
1
разом,что
типлексора поступает j-й код логи0 ческих условий. Так, например, в случае проверки логического услови  с номером 0001 при Х 1 осуществлена модификаци  младшего разр да адре- . са а путем изменени  его значени  с О на 1.
Аналогично выполнена модификаци  адреса при выполнении второй микрокоманды ветвлени  с кодом логических условий 0010. В этом случае при Х2
0 1 (младший разр д а адреса модифицирован путем изменени  его значени  с О на 1. При Х2 О модификаци  не производитс ).
Дл  микропрограммы, изображенной
5 на фиг.2, в качестве модул пересчета выбрано число три. При правильном функционировании устройства при выполнении контрольных микрокоманд (четвертой, дес той .или одиннадца0 той) значение счетчика 9 должно быть равно нулю. Невыполнение этого услови  свидетельствует о возникновении отказа в работе устройства.
Микропрограммное устройство уп5 равлени  с контролем работает следующим образом.
В исходном состо нии все элементы пам ти наход тс  в нулевом состо нии (цепи установки в нуль элементов
0 пам ти на фиг.1 условно не показаны). Триггер регистра 2, которому соответствует выход 24.1 конца команды выхода регистра, находитс  в единичном состо нии (цепи его установки в еди55 ничное состо ние, на фиг.1 условно не
показаны). 1.I
Работа устройства начинаетс  с поступлени  на вход 25 устройства сигнала Пуск, по которому устанавливаетс  в единичное состо ние триггер 7, который разрешает работу генератора 12. По первому тактовому импуль- су с выхода 27 генератора в регистр 3 заноситс  код операции с входа 29 устройства. Этот код записываетс  в регистр 3 через коммутатор 10, на управл ющий вход которого поступает единичный сигнал с выхода 24.1 ре- гистра 2. По тактовому импульсу с выхода 26 генератора 12 в регистр 2 записываетс  часть первой микрокоманды микропрограммы (операционна  часть
По заднему фронту импульса синхрони- (5 Тогда работа мультиплексора 4 блокируетс , а мультиплексор 5 определ ет
зации на выходе 24.1 единичный сигнал исчезает и в триггер 6 записываетс  единичньм или нулевой сигнал. Единичньм сигнал формируетс  элементом И-НЕ 11 в том случае, если в поле логических условий первой микрокоманды (на выходе 19 блока 1) формируетс  код отличных от требуемого, соответствующего начальной микрокоманде микропрограммы. Тогда единичный сигнал с единичного выхода триггера 6 поступает через элемент ИЛИ 14 на вход 20 отказа устройства и через элемент ШШ 13 на R-вход триггера 7. В результате этого на выходе 30 устройства формируетс  сигнал отказа. Триггер 7 устанавливаетс  в нулевое состо ние и блокирует работу генератора 12.
значение контролируемого разр да. При его единичном значении на выходе мультиплексора 5 сформирован единич20 ный сигнал, который поступает на первый вход элемента И 16.По импульсу синхронизации с выхода 26 генератора 12 содержимое счетчика 9,становитс  равным единице.. При существовании
25 нулевых сигналов на выходах 22 и 23 блока 1 работа устройства продолжаетс  по описанному выше алгоритму.
30
При реализации последней микрокоманды контролируемого участка или микрокоманды вхождени  в цикл сигнал на выходе 23 блока 1 равен единице. Этот сигнал поступает на соответствующий вход элемента И 17. На другой В противном случае нулевое состо - , вход элемента И 17 поступает сигнал ние триггера 6 не мен етс  и в рб- с выхода элемента ИЛИ 15. Этот сиг- гистр 3 по заднему фронту импульса нал единице, если содержимое синхронизации с выхода 27 генератора 12 записываетс  код адреса второй микрокоманды микропрограммы. Этот ад- Q чае, если на выходе элемента ИЛИ 15 рес поступает в регистр 3 с выхода присутствует единичный сигнал, что 20 (немодифицируема  часть) и с выхода 21 (модифицируема  часть) на коммутатор 10, на управл ющий вход которого поступает нулевой сигнал с выхода 24,1 выхода регистра 2. При этом младший модифицируемый адресный разр д проходит на выход мультиплексора 4 и далее в регистр 3 адреса без изменени . С выхода регистра 3 адреса код адреса второй микрокоманды поступает на вход блока 1, и работа устройства продолжаетс  следующим образом. Код операционной части микрокоманды поступает с выхода 18 бло- 5 если сигнал на выходе элемента ИЛИ 15 ка 1 на информационный вход регистра равен нулю, элемент И 17 закрыт и 2, куда и записываетс  по заднему работа устройства продолжаетс  без фронту импульса синхронизации с вы- изменений по описанному выше апго- хода 26 генератора 12 и на вход муль- 1М1тму,
счетчика 9 отлично от нул , и равен нулю в противном случае. В том слуговорит о возникновении отказа при реализации контролируемого участка микропрограммы, на выходе элемента
И 17 сформирован единичный сигнал, который поступает на информационный вход триггера 8. По импульсу синхронизации с выхода 27 генератора 12 триггер 8.установлен в единичное сто ние, в результате чего на выходе 30 устройства сформирован единичный сигнал отказа,а триггер 7 установлен в нулевое состо ние. Работа устройства заблокирована. Б том случае.
8
типлексора 5. Код номера провер емого разр да операционной части микрокоманды поступает на входы мультиплексоров 4 и 5 и на вход элемента И-НЕ 11. Значение метки на выходе 22 блока 1 равно нулю, если втора  микрокоманда не  вл етс  микрокомандой ветвлени . Значение метки на выходе 23 блока 1 равно нулю, если втора  микрокоманда не  вл етс  микрокомандой вхождени  в цикл или конечной микрокомандой контролируемого участка . Предположим, что сигналы на выходах 22 и 23 блока 1 равны нулю.
значение контролируемого разр да. При его единичном значении на выходе мультиплексора 5 сформирован единичный сигнал, который поступает на первый вход элемента И 16.По импульсу синхронизации с выхода 26 генератора 12 содержимое счетчика 9,становитс  равным единице.. При существовании
нулевых сигналов на выходах 22 и 23 блока 1 работа устройства продолжаетс  по описанному выше алгоритму.
30
, Q 5
При реализации последней микрокоманды контролируемого участка или микрокоманды вхождени  в цикл сигнал на выходе 23 блока 1 равен единице. Этот сигнал поступает на соответствующий вход элемента И 17. На другой вход элемента И 17 поступает сигнал с выхода элемента ИЛИ 15. Этот сиг- нал единице, если содержимое чае, если на выходе элемента ИЛИ 15 присутствует единичный сигнал, что если сигнал на выходе элемента ИЛИ 15 равен нулю, элемент И 17 закрыт и работа устройства продолжаетс  без изменений по описанному выше апго- 1М1тму,
счетчика 9 отлично от нул , и равен нулю в противном случае. В том слуПри реализации последней микрокоманды контролируемого участка или микрокоманды вхождени  в цикл сигнал на выходе 23 блока 1 равен единице. Этот сигнал поступает на соответствующий вход элемента И 17. На другой , вход элемента И 17 поступает сигнал с выхода элемента ИЛИ 15. Этот сиг- нал единице, если содержимое Q чае, если на выходе элемента ИЛИ 15 присутствует единичный сигнал, что 5 если сигнал на выходе элемента ИЛИ 15 равен нулю, элемент И 17 закрыт и работа устройства продолжаетс  без изменений по описанному выше апго- 1М1тму,
говорит о возникновении отказа при реализации контролируемого участка микропрограммы, на выходе элемента
И 17 сформирован единичный сигнал, который поступает на информационный вход триггера 8. По импульсу синхронизации с выхода 27 генератора 12 триггер 8.установлен в единичное соQ сто ние, в результате чего на выходе 30 устройства сформирован единичный сигнал отказа,а триггер 7 установлен в нулевое состо ние. Работа устройства заблокирована. Б том случае.
9 13
В микрокомандах ветвлени  в поле логических условий записаны коды номеров провер емых логических условий . Сигнал на выходе 22 блока 1 равен единице. Работа мультиплексора 5 в этом случае блокируетс , а мультиплексора 4 разрешаетс . Мультиплексор 4 осуществл ет модификацию младшего разр да кода адреса микрокоманды перехода в соответствии с реализуемой им логической функцией.
При считьшании последней микрокоманды реализуемой микропрограммы алгоритм работы устройства полностью аналогичен описанному алгоритму начальной фазы функционировани . После считывани  в регистр 2 микроопераций кода конца работы устройства единичным сигналом с выхода 24.2 регистра 2 триггер 7 установлен в нулевое состо ние и нулевым сигналом с единичного выхода блокирует работу генератора 12 и всего устройства в целом.
ормула изобретени  25
45
Микропрограммное устройство управлени  с контролем, содержащее блок пам ти микрокоманд, регистр микроопераций , регистр адреса, первьй мультиплексор,коммутатор адреса,первый ивторой триггеры, элемент И-НЕ, генератор тактовых импульсов и пер- йый элемент ИЛИ, причем выход пол  микроопераций блока пам ти микрокоманд соединен с информационным входом регистра микроопераций, выход которого  вл етс  выходом микроопераций устройства, выход признака конца работы регистра микроопераций соединен с первым входом первого элемента ИЛИ,а выход признака конца команды регистра микроопераций соединен с управл ющим входом коммутатора адреса и входом синхронизации первого триггера, вход пуска устройства подключен к S-входу второго триггера, выход первого элемента ИЛИ соединен с R-входом второго триггера , единичньй выход которого соединен 50 счетчика, второй выход генератора
с входом пуска генератора тактовых импульсов, первьй выход генератора тактовых импульсов соединен с входом синхронизации регистра микроопераций, а второй выход генератора тактовых импульсов соединен с входом синхронизации регистра адреса, выходы пол  логических условий блока пам ти микрокоманд соединены с группой уп10
5
0
0
5
равл ющих входов первого мультиплексора и входами элемента И-НЕ, вход кода значений логических условий устройства соединён с информационным входом первого муль- тигшексора,вход кода операции устройства подключен к первому информационному входу коммутатора адреса, выход пол  модифицируемого разр да адреса блока пам ти микрокоманд соединен с первым,управл ющим входом первого мультиплексора, выход которого и выход пол  немодифицируемых разр дов адреса блока пам ти микрокоманд соединены с вторым информационным входом коммутатора адреса, выход которого соединен с информационным входом регистра адреса, выход регистра адреса соединен с адресным входом блока пам ти микрокоманд, выход элемента И-НЕ соединен с информационным входом первого триггера, отличающеес  тем, что, с целью повышени  достоверности функционировани  устройства, оно содержит второй мультиплексор, счетчик, третий триггер, первый и второй элементы И и второй и третий элементы ИЛИ,причем выход пол  микроопераций блока пам ти микрокоманд соединен с первым информационным входом второго мультиплексора , выход пол  логических условий блока пам ти микрокоманд соединен с вторым информационным входом второго мультиплексора, выход пол  первой метки блока пам ти микрокоманд соединен с управл ющим входом второ го мультиплексора,и вторым управл ющим входом первого мультиплексора, выход второго мультиплексора соединен с первым входом первого элемента И, выход пол  второй метки блока пам  ти микрокоманд соединен с первым входом второго элемента И, выход которого соеди- 5. нен с информационным входом третьего триггера, первый выход генератора тактовых импульсов соединен с вторым входом первого элемента И, выход которого соединен с счетным входом
5
0
тактовых импульсов соединен с входом синхронизации третьего триггера, единичный выход которого соединен с первым входом второго элемента ИЛИ,еди- ничньй выход первого триггера соединен с вторым входом второго элемента ИЛИ, выход которого соединен с вторым входом первого элемента ИЛИ, и.  вл етс  выходом отказа устройства.
выходы счетчика соединены с входами го соединен с вторым входом второго третьего элемента ИЛИ., выход которо- элемента И.
Редактор Г.Гербер
Составитель Д.Ванюхин
Техред Л.Олейник Корректор Т.Колб
Заказ 1452/46
Тираж 673Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4

Claims (1)

  1. Формула изобретения 25
    Микропрограммное устройство управления с контролем, содержащее блок памяти микрокоманд, регистр микроопераций, регистр адреса, первый 30 мультиплексор,коммутатор адреса,первый ивторой триггеры, элемент И-НЕ, генератор тактовых импульсов и первый элемент ИЛИ, причем выход поля микроопераций блока памяти микроко- 35 манд соединен с информационным входом регистра микроопераций, выход которого является выходом микроопераций устройства, выход признака конца работы регистра микроопераций со- до единен с первым входом первого элемента ИЛИ,а выход признака конца команды регистра микроопераций соединен с управляющим входом коммутатора адреса и входом синхронизации 45. первого триггера, вход пуска устройства подключен к S-входу второго триггера, выход первого элемента ИЛИ соединен с R-входом второго триггера, единичный выход которого соединен 5о с входом пуска генератора тактовых импульсов, первый выход генератора тактовых импульсов соединен с входом синхронизации регистра микроопераций, а второй выход генератора тактовых 55 импульсов соединен с входом синхронизации регистра адреса, выходы поля логических условий блока памяти микрокоманд соединены с группой управляющих входов первого мультиплексора и входами элемента И-НЕ, вход кода значений логических условий устройства соединен с информационным входом первого мультиплексора, вход кода операции устройства подключен к первому информационному входу коммутатора адреса, выход поля модифицируемого разряда адреса блока памяти микрокоманд соединен с первым. управляющим входом первого' мультиплексора, выход которого и выход поля немодифицируемых разрядов адреса блока памяти микрокоманд соединены с вторым информационным входом коммутатора адреса, выход которого соединен с информационным входом регистра адреса, выход регистра адреса соединен с адресным входом блока памяти микрокоманд, выход элемента И-НЕ соединен с информационным входом первого триггера, отличающееся тем, что, с целью повышения достоверности функционирования устройства, ‘оно содержит второй мультиплексор, счетчик, третий триггер, первый и второй элементы И и второй и третий элементы ИЛИ,причем выход поля микроопераций блока памяти микрокоманд соединен с первым информационным входом второго мультиплексора, выход поля логических условий блока памяти микрокоманд соединен с вторым информационным входом_ второго мультиплексора, выход поля первой метки блока памяти микрокоманд соединен с управляющим входом второ-л го мультиплексора,и вторым управляющим входом первого мультиплексора, выход второго мультиплексора соединен с первым входом первого элемента И, выход поля второй метки блока памяти микрокоманд соединен с первым входом второго элемента И, выход которого соединен с информационным входом третьего триггера, первый выход генератора тактовых импульсов соединен с вторым входом первого элемента И, выход которого соединен с счетным входом счетчика, второй выход генератора тактовых импульсов соединен с входом синхронизации третьего триггера, единичный выход которого соединен с первым входом второго элемента ИЛИ,единичный выход первого триггера соединен с вторым входом второго элемента ИЛИ, выход которого соединен с вторым входом первого элемента ИЛИ, и. является выходом отказа устройства,
    1 1 выходы счетчика соединены с входами третьего элемента ИЛИ., выход которо го соединен с вторым входом второго элемента И.
    Фиг.2
SU864016108A 1986-01-29 1986-01-29 Микропрограммное устройство управлени с контролем SU1305679A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864016108A SU1305679A1 (ru) 1986-01-29 1986-01-29 Микропрограммное устройство управлени с контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864016108A SU1305679A1 (ru) 1986-01-29 1986-01-29 Микропрограммное устройство управлени с контролем

Publications (1)

Publication Number Publication Date
SU1305679A1 true SU1305679A1 (ru) 1987-04-23

Family

ID=21219368

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864016108A SU1305679A1 (ru) 1986-01-29 1986-01-29 Микропрограммное устройство управлени с контролем

Country Status (1)

Country Link
SU (1) SU1305679A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 849894, кл. G 06 F 9/22, G 06 F 11/00, 1979. Авторское свидетельство СССР № 1140121, кл. G 06 F 9/22, G 06 F 11/00, 1983. *

Similar Documents

Publication Publication Date Title
SU1305679A1 (ru) Микропрограммное устройство управлени с контролем
SU1140121A1 (ru) Микропрограммное устройство управлени с контролем
SU1142833A1 (ru) Микропрограммное устройство управлени
SU1659983A1 (ru) Программируемое устройство управлени
SU1476465A1 (ru) Микропрограммное устройство управлени
SU1180888A1 (ru) Микропрограммное устройство управлени
SU1270772A1 (ru) Микропрограммное устройство управлени с контролем
SU1280574A1 (ru) Устройство дл программного управлени и контрол
SU1256024A1 (ru) Микропрограммное устройство дл тестового диагностировани и управлени
SU1193641A1 (ru) Устройство дл контрол и управлени технологическими процессами
SU1322282A1 (ru) Микропрограммное устройство управлени
SU1211724A1 (ru) Микропрограммное устройство управлени
SU1297063A1 (ru) Устройство дл управлени ,контрол и диагностировани
SU1179338A1 (ru) Микропрограммное устройство управлени
SU1327103A1 (ru) Микропрограммное устройство управлени
SU1365091A1 (ru) Микропрограммный процессор
SU1481712A1 (ru) Асинхронное устройство дл программного управлени
SU1280629A1 (ru) Микропрограммное устройство управлени с контролем
SU1062711A1 (ru) Секционный микропроцессор
SU1208556A1 (ru) Микропрограммное устройство с контролем
SU1267415A1 (ru) Микропрограммное устройство управлени
SU1702370A1 (ru) Микропрограммное устройство управлени с контролем
SU1376084A1 (ru) Микропрограммное устройство управлени
SU1649539A1 (ru) Устройство микропрограммного управлени
SU1005049A1 (ru) Микропрограммное устройство управлени