SU1309275A1 - Генератор последовательности импульсов - Google Patents
Генератор последовательности импульсов Download PDFInfo
- Publication number
- SU1309275A1 SU1309275A1 SU843821126A SU3821126A SU1309275A1 SU 1309275 A1 SU1309275 A1 SU 1309275A1 SU 843821126 A SU843821126 A SU 843821126A SU 3821126 A SU3821126 A SU 3821126A SU 1309275 A1 SU1309275 A1 SU 1309275A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- counter
- inputs
- information
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение предназначено дл вычислительных устройств и может быть использовано в синхронизаторах, управл ющих и вычислительных снстемах. Цель изобретени - 1ювын1ение надежности устройства и его быстродействи . Устройство содержит суммирующее счетное устройство I, вычитаюн1ий счетчик 7, дешифратор 8, формирователь 10 имиульсоЕ онорной частоты и формирователь II импульсов синхрони- зании. Введение анализатора 9 неренолпе- ний, вьпюлпение суммируюн1его счетного устройства 1 в виде счетчиков 2 и 3 адреса и числа, блока 4 пам ти, анализатора 5 переполнений и б,1ока 6 установки и образование новых функниональных св зей позвол ет достичь ноставленную цель. I з.п.ф-лы, 7 и. 1. сл со о со го СП
Description
Изобретение относитс к импульсной технике, предназначено дл вычислительных устройств и может быть исгюльзоЕиню в синхронизаторах, управл ющих и вычислительных системах.
Цель изобретени - повышение 11адеж- ности и быстродействи .
На фиг. 1 приведена блок-схема устройства; на -фиг. 2-7 -- функциональные схемы соответственно блока установки счетного устройства, анализатора переполнени , вычитающего счетчика, формировател импульсов опорной частоты и источника- формировател и.мпульсов синхрониза),ии, дешифратора.
Генератор последовательности импульсов состоит из суммирую дего счетного устройства 1, содержащего счетчик 2 ад,реса и счетчик 3 числа, блок 4 па.м ти, анализатор ;) переполнени и блок 6 установки, из кы- читающего счетчика 7, дсншфрато - 8, дополнительного анализатора 9 перспо, :- нений, формировател К) HMiiyju-jCOB orjo)- ной частоты и формировател 11 импул1 сов синхронизации.
Формирователь 10 импульсов oiioj iioi i частоты соединен со счетными входами счетного устройства 1, вычитающего счетчика 7 и стробирующим входом 12 ден:ифрагора 8. Информационные входы 13 вычнтаюндего счетчика соединены с выходами счетчика 2 адреса. Выход формирователи 1 1 импульсов синхронизации через блок 6 установки соединен с входами сброса счетчиков 2 и 3 счетного устройства и с входом 14 записи вычитающего счетчика 7. В глход переполнени при вычитаиии peBepriuiHoi o счетчика 3 соединен с информационным входом 15 анализатора 9 нсренолнений, выход которого соединен с вычитающим счетным входом счетчика 3. Выход переполнени счетчика 2 соединен с входом 16 установа анализатора 9, а один из ин(|юр- мационных выходов соединен с синхро- входом анализатора 5 и через инвертор 17 с синхровходом 18 анализатора 9.
Устройство работает следующим образом .
Счетное устройство 1 измен ет свое состо ние с каждой серией импульсов, поступающих с формировател 10 импульсов опорной частоты, импульс с выхода 19 переписывает информацию из блока 4 пам ти (ЗУ) в счетчик 3 числа, импульс с выхода 20 переписывает информацию из счетчика 3 в блок 4 и измен ет состо ние счетчика 2 адреса, подготавлива цикл циркул ции информации блок 4 - счетчик 3 числа -- блок 4 дл следующего адреса блока пам ти . Каждый имнульс перенолнени счетчика 2 устанавливает в «1 (взводит) анализаторы 5 и 9 (по входу 21).
Импульс с выхода 21 формировател 10 фиксирует вре.менное положение пОложи
S
0
5
0
5
0
5
O
55
тельного фронта с выходов анализаторов 5 и 9. Отрицательный фронт импульсов с выходов анализаторов 5 и 9 формируетс с входов синхронизации. Один из разр дов счетчика 2 адреса (например, младший 22) поочередно обеспечивает фиксацию в ана- ;1изаторах 5 и 9 по 1)ходу 18 состо пи выходов перенолнени счетчика 3 при суммировании и вычитании соответственно. Импульсы на выходе анализаторов 5 и 9 по вл ютс после импульса переполнени счетчика 2 и исчезают при нерво.м же отсутствии соответствующего сигнала переполнени счетчика 3. Таким образом, в блоке 4 пам ти но четным адресам хран тс числа, измен юнлиес в сторону уменьшегт , а по нечетным -- числа, измен ющиес в сторону увеличени . Счетное устройство 1 в этом с. анало1л-1чио счетчику с потенциально кодироваппыми младнш.ми разр дами (пыхол,ы счетчика 2) и двум счетчикам с динамическим представлением информации, вычитающему и суммирующему, работающим в нараллсль. Разр дность нотенциаль- но кодированного счетчика равна разр дности счетчика 3, а разр дггость динамичес- Koi o счетчика равна половине информационного объема блока 4. Вычитаю ций счетчик 7 работает в па)аллель со счетчиком 2. Импульс синхронизании с формировател 11 обеснечивает iio входу 23 фиксацию ( в регистре 24) состо ни счетчика 2, обнуление вычитающего счетчика 25 и зануск блока 6 установки на фор.мирование временной диаграммы, осуществл ющей окончание начатого дина.мического процесса циркул ции информа и1и блок 4 -- счетчик 3 числа б.чок 4. обнуление части блока 4 (вычитающейс ), сохранение от по влени имнульса перенолнени на входе 26 до окончани цикла нересчета счетчика 7 (до по влени сиг- ia/ia перенолнени на входе 27) неизменной информации в части блока 4 (суммирующейс ). Имнульс на входе 27 обеспечит также на выходе 28 изменение нол р- ности фронтов, поступающих на синхровхо- ды анализаторов 5 и 9, тем самым не из- .мен физического расположени инфор.ма- ции в блоке 4, уменьшение чисел с нечетными адресами и увеличение чисел с четными адресами, что эквивалентно нерениси информации из суммирующего динамического счетчика в вычитающий. Процесс об- ||уле и блока 4 и сохранени информации в нем неиз.менной обеспечиваетс формированием блоком 6 сигналов на выходах 29 и 30 соответственно. По окончании этих процессов импульсом с выхода 31 блока 6 счетчик 2 обнул етс , а в счетчик 25 переписываетс информаци о предыдущей разнице фаз счетчиков 2 и 7, таким образо.м обеспечиваетс прив зка опережающих импульсов с точпостью до дискрета опорной частоты.
Формирование выходных запаздывающих и опережающих импульсов осуществл етс динамическим дешифратором 8. По каждому импульсу синхронизации сформированный в блоке 6 установки на выходе 31 импульс переводит в исходное состо ние счетчик 32 каналов (пор дковых номеров выходов) дешифратора 8, инфор- маци о выходе которого адресует начальное (исходное) слово, выбираемое из пам ти кодов (времени) каналов блока 33. В каждом из циклов пересчета счетчик 2 адреса динамически, например потетрадно, выбирает из блока 33 код времени канала, который сравниваетс с кодом времени, поступающим со счетчика 3 числа по входу 34, на элементе 36 сравнени и на триггерах- защелках 36 и 37, затем фиксируетс на триггерах 38 и 39. Пол рность фронтов синхронизации триггеров 36 и 37 выбрана такой, что в триггерах 36 и 38 формируетс результат сравнени с суммирующимс кодом в блоке 4, а в триггерах 37 и 39 - с вычитающимс . Элементы 32, 33, 35-41 дешифратора 8 узла образуют канал грубого отсчета, отсчета времени с точностью до периода переполнени счетчика 2. Канал точного отсчета (с точностью до периода импульсов опорной частоты) содержит дешифраторы 42 и 43 счетчиков 2 и 7, коммутатор 44 и мультиплексор 45. На коммутаторе 44, например, путем соединени соответствующего выхода дешифратора с входом .мультиплексора 45, соответствующим определенному номеру канала, фиксируетс положение выходного импуль са внутри периода переполнени счетчика адреса в каждом из выходных каналов и передаетс с выхода мультиплексора 45 на стробирую- щий вход выходного дешифратора 41.
Таким образом на выходах 41 будут сформированы импульсы, имеющие временное положение относительно импульса синхронизации , старшие разр ды кода которого определены в блоке 33, а младшие - в соединени х коммутатора 44. В предлагаемом варианте построени устройства коды опережающих и запаздывающих импульсов не должны пересекатьс , поскольку дл их хранени использован общий блок 33.
Claims (2)
1. Генератор последовательности импульсов , содержащий выходной дешифратор, суммирующее счетное устройство и вычитающий счетчик, в котором счетные входы счетного устройства и вычитающего счетчика соединены со стробирующим входом дешифратора и с первым выходом формировател импульсов опорной частоты, информационные входы вычитаюшего счетчика соединены с адресными входами выходного дешифратора и выходами счетного
0
устройства, информационные выходы вычитающего счетчика соединены с информационными входами выходного дешифратора , фор.мирователь импульсов синхронизации , отличающийс тем, что, с целью повышени надежности и быстродействи , в него введены первый анализатор переполнени , а счетное устройство содерж1гг блок установки, блок пам ти, счетчик числа, анализатор переполнени и счетчик адреса, информационные выходы которого соединены с адресными выходами счетного устройства и адресными входами блока пам ти, информационные входы которого соединены с инфор.мационными выходами счетного
5 устройства и счетчика числа, а выходы соединены с информационными входами счетчика числа, выходы переполнени при суммировании и при вычитании соединены с первыми входами анализаторов переполнени при суммировании и при вычитании соответственно, выходы которых соединены со счетны.ми входами счетчика числа, вход сброса которого соединен с первым выходом блока установки, второй выход которого соединен с входом сброса счетчи5 ка адреса и с выходом сброса счетного устройства , третий выход блока установки соединен с входами синхронизации анализаторов переполнени и с выходо.м синхронизации счетного устройства, четвертый выход блока установки соединен с входом разре0 шени записи блока пам ти, вход записи которого соединен со счетным входом счетчика адреса, с первым входом блока установки и со счетным входом счетного устройства , выход переполнени счетчика адреса соединен с входами установки анализаторов переполнени , с вторым входом узла установки и с выходом переполнени счетного устройства, третий вход узла установки соединен с информационным выходом счетчика адреса, четвертый и п тый
0 входы узла установки соединены с входами синхронизации и информационным счетного устройства соответственно, выход сброса счетного устройства соединен с входом сброса выходного дешифратора и с входом записи вычитающего счетчика, выходы син5 хронизации и переполнени счетного устройства соединены с входами синхронизации и установа выходного дешифратора соответственно , входы данных которого соединены с информационными выходами счет- .. ного устройства, выход переполнени вычитаюшего счетчика соединен с входом синхронизации счетного устройства, информационный вход которого соединен с выходом формировател синхронизирующих импульсов и с входом сброса вычитающего счет5 чика.
2. Генератор по п. I, отличающийс тем, что блок установки счетного устройства содержит первый, второй, третий и четвертый
триггеры, информационный вход первого триггера соединен с информационным входом блока установки, синхровход которого соединен с синхровходами первого и четвертого триггеров, выход первого триггера соединен с информационным входом второго триггера, и с первым входом первого элемента И, второй вход которой соединен с первым входом второго элемента И, с выходом элемента равенства и с третьим выходом блока установки, первый выход которой соединен с выходом первого элемента И, второй вход второго элемента И соединен с информационным входом четвертого тригФиг .З
гера и с пр мым выходом второго триггера, инверсный выход которого соединен со счетным входом третьего триггера, выход которого соединен с первым входом элемента равенства, второй вход которого соединен с третьим входом блока установки, второй вход которого соединен с синхровходом второго триггера, вход сброса которого соединен с инверсным выходом четвертого триггера , пр мой выход которого соединен с вторым выходом блока установки, четвертый выход которого соединен с выходом второго элемента И, вход сброса соединен с входом сброса четвертого триггера.
Фиг. 2
13
2ii
r
25
:гФиг Л
фиг. 5
Фиг. 6
сриг. 7
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843821126A SU1309275A1 (ru) | 1984-12-06 | 1984-12-06 | Генератор последовательности импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843821126A SU1309275A1 (ru) | 1984-12-06 | 1984-12-06 | Генератор последовательности импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1309275A1 true SU1309275A1 (ru) | 1987-05-07 |
Family
ID=21150017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843821126A SU1309275A1 (ru) | 1984-12-06 | 1984-12-06 | Генератор последовательности импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1309275A1 (ru) |
-
1984
- 1984-12-06 SU SU843821126A patent/SU1309275A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 790197, кл. Н 03 К 3/64. 1980. Авторское свидетельство СССР № 961119, кл. Н 03 К 5/00, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1309275A1 (ru) | Генератор последовательности импульсов | |
SU1405105A1 (ru) | Распределитель импульсов | |
SU395989A1 (ru) | Накапливающий двоичный счетчик | |
SU949823A1 (ru) | Счетчик | |
SU1129723A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1487085A1 (ru) | Устройство для устранения избыточности циклической информации | |
SU1206806A1 (ru) | Устройство дл редактировани списка | |
SU1123032A1 (ru) | Числоимпульсный квадратор | |
SU1160410A1 (ru) | Устройство адресации пам ти | |
SU1226619A1 (ru) | Формирователь последовательности импульсов | |
SU441642A1 (ru) | Лини задержки | |
SU1338020A1 (ru) | Генератор М-последовательностей | |
SU450233A1 (ru) | Запоминающее устройство | |
SU976482A1 (ru) | Умножитель частоты следовани импульсов | |
SU849474A1 (ru) | Селектор импульсов | |
SU1256181A1 (ru) | Умножитель частоты следовани импульсов | |
SU1647591A1 (ru) | Устройство дл обращени матриц | |
SU809534A1 (ru) | Преобразователь последовательностииМпульСОВ B ОдиНОчНый пР МОугОльНыйиМпульС | |
SU1672586A1 (ru) | Синхрогенератор | |
SU1487159A1 (ru) | Цифровой умножитель час тоты | |
SU563732A1 (ru) | Устройство временной коммутации | |
SU1247773A1 (ru) | Устройство дл измерени частоты | |
SU1255984A2 (ru) | Преобразователь интервалов времени в цифровой код | |
SU717756A1 (ru) | Устройство дл определени экстремального числа | |
SU1145335A1 (ru) | Распределитель импульсов |