SU1300483A1 - Устройство дл сопр жени ЭВМ с периферийным устройством - Google Patents

Устройство дл сопр жени ЭВМ с периферийным устройством Download PDF

Info

Publication number
SU1300483A1
SU1300483A1 SU853982198A SU3982198A SU1300483A1 SU 1300483 A1 SU1300483 A1 SU 1300483A1 SU 853982198 A SU853982198 A SU 853982198A SU 3982198 A SU3982198 A SU 3982198A SU 1300483 A1 SU1300483 A1 SU 1300483A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
decoder
inputs
control
Prior art date
Application number
SU853982198A
Other languages
English (en)
Inventor
Михаил Геннадьевич Кулаков
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU853982198A priority Critical patent/SU1300483A1/ru
Application granted granted Critical
Publication of SU1300483A1 publication Critical patent/SU1300483A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к области цифровых вычислительных машин и может быть использовано в качестве устройства управлени  инДикаторньвт приборами со статическими средствами дп  представлени  переменных величин системой символов, например строки путем составлени  этой строки из комбинаций отдельных элементов, располо женных в матрице, дл  выполнени  фун- ; кций индикации пультового терминала ЭВМ. Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет расширени  номенклатуры периферийньтх устройств Уст- ройство содержит дешифратор, управл - к цих сигналов, блок канальных приемопередатчиков , дешифратор адреса, канальный приемник, шифратор, два регистра сдвига, канальный передатчик, элемент НЕ, элемент И-НЕ, три элемента ИЛИ, дев ть элементов И, семь триггеров, дешифратор, два реверсивных счетчика, мультиплексор данных, М узлов управлени  индикацией. 1 з.п. ф-лы, 7 ил. i СЛ DO О 4 00 со

Description

Изобретение относитс  к цифровым вычислительным машинам и может быть использовано в качестве устройства управлени  индикаторными приборами со статическими средствами дл  представлени  переменных величин системой символов, например строки путем составлени  этой строки из комбинаций отдельных элементов, расположенных
элемент И 52, первый элемент И 53. регистр 54, дешифратор 55, первый выход 56, второй выход 57.
Дешифратор адреса содержит (сЬиг.З) вторую группу информационны входов 58 и 59, первую группу инфор мационных входов 60, 61, К элементов НЕ 62 и 63, первый канальный приемник 64, второй канальный прием
в матрице, дл  выполнени  функций ин- ник 65, первую группу из К микропе-
дикации пультового терминала микро- ЭВМ.
Целью изобретени   вл етс  расширение функциональных возмотшостей за счет расширени  номенклатуры периферийных устройств.
На фиг.1 представлена структурна  схема устройства; на фиг.2 - структурна  схема узла управлени  индикацией; на фиг.З - структурна  схема дешифратора адреса; на фиг„4 - структурна  схема дешифратора управл ющих сигналов; на фиг,5,6 и 7 - временные диаграммы устройства.
Устройство содержит (фиг.1) шину 1 ЭВМ, тактовый вход 2, дешифратор 3 управл ющих сигналов, блок 4 канальных приемопередатчиков, дешифратор 5 адреса, канальный приемник 6, шифратор 7, первый элемент ИЗ, первый регистр 9 сдвига, первый элемент RHH 10, канальный передатчик 11 второй элемент И 12, элемент НЕ 13, третий элемент И 14, седьмой элемент И 15, п тый элемент И 16, четвертый триггер 17, шестой триггер 18, дешифратор 19, второй регистр 20 сдвига , щестой элемент И 21, третий элемент КПИ 22, первьй триггер 23, втот рой элемент ИЛИ 24, третий триггер 25, п тый триггер 26, седьмой триггер 27, четвертый элемент И 28, первый управл ющий выход 29, первый ре- версивньй счетчик 30, мультиплексор 31 данных, второй реверсивный счетчик 32, восьмой элемент И 33, дев тый элемент И 34, второй триггер 35, выходной дешифратор 36, второй управл ющий выход 37, элемент И-НЕ 38, М узлов 39-41 управлени  индикацией , группу управл ющих выходов 42 - 44, третий управл ющий выход 45,
Узел управлени  индикацией содержит (фиг.2) вход 46 Запрет, вход 47 Гашение, вход 48 Разрешение, синхровход 49, информационный вход 50, элемент 51 задержки, второй
элемент И 52, первый элемент И 53. регистр 54, дешифратор 55, первый выход 56, второй выход 57.
Дешифратор адреса содержит (сЬиг.З) вторую группу информационных входов 58 и 59, первую группу информационных входов 60, 61, К элементов НЕ 62 и 63, первый канальный приемник 64, второй канальный приемник 65, первую группу из К микропе-
5
0
5
0
реключателей 66 и 67, вторую группу из К микропереключателей 68 и 69, первый элемент И 70, триггер 71, второй элемент И 72, элемент 73 задержки, выход 74 и 75 Устройство выбрано.
Дешифратор управл ющих сигналов содержит (фиг.4) первую группу 76, 77 и вторую группу 78, 79 информационных входов, группу разрешающих входов 80 и 81, первый к второй канальные приемники 82 и 83, первый и второй элементы НЕ 84 и 85, третий элемент И 86, элемент ИЛИ 87, первьй элемент И 88, второй элемент И |89, первый триггер 90, второй триггер 91, третий выход 92 Вывод, первый выход 93 СИП, четвертью вьпсод 94 Вьгоод 2, второй выход 95 Ввод О.
На фиг.5, 6 и 7 представлены следующие сигньш: 96 - Данные - адрес ; 97 - Синхронизаци  активного устройства ; 98 - Вывод шины ЭВМ;/ 5 99 - Синхронизаци  пассивного устройства ; 100 - импульсы опорной частоты; 101 - выход Вьгаод ; 102 - втз1ход Вьгеод 103 - третий выход первого регистра сдвига; 104 - второй выход первого регистра сдвига; 105 - первый выход первого регистра сдвига; 106 - выход седьмого триггера; 107 - первый пр мой выход выходного дешифратора; 108 - второй пр мой выход выходного дешифратора; 109 - второй инверсный выход выход- ого дешифратора; 110 - третий пр мой выход выходного дешифратора; 111 - перва  группа выходов шифратора; 112 - втора  группа выходов пгаф- ратора; 113 - первьй выход шифратора; 114 - второй выход шифратора; 115 - выход второго элемента И; 116- Данные - адрес ; 117 - Синхрони- заци  активного устройства ; 118 - Вьшод шины ЭВМ; 119 - Синхронизаци  пассивного устройства ; 120 - импульсы опорной частоты; 121 - вы0
5
0
ход Вьгеод ; 122 - выход Вывод 123 - третий выход первого регистра сдвига; 2Д - второй выход первого регистра сдвига; 125 - первый выход первого регистра сдвига; 126 - выход седьмого триггера; 127 - первый пр мой выход выходного дешифратора; 128 - первый инверсньй выход выходного дешифратора; 129 - второй пр мой выход выходного дешифратора; 130 - М-й пр мой выход выходного дешифратора; 131 - перва  группа выходов шифратора; 132 - втора  группа выходов шифратора; 133 - первый выход шифратора; 134 - второй выход шифратора; 135 - выход второго элемента И; 136 - выход первого триггера; 137 - выход четвертого триггера; 138 - Данные - адрес } 139 - Синхронизаци  активного устройства ; 140 - Вьгеод шины ЭВМ; 141 - Синхронизаци  пассивного устройства ; 142 - импульсы опорной частоты; 143 - выход Вывод ; 144 - выход Вывод 145 - третий выход первого регистра сдвига; 146 - второ выход первого регистра-сдвига; 147 - первьй выход первого регистра сдвига 148 - выход седьмого триггера; 149 - седьмой пр мой выход выходного депм- Оратора; 150 - седьмой инверсный выход выходного дешифратора; 151 -восьмой пр мой выход выходного дешифратора; 152 - восьмой инверсный выход выходного дешифратора; 153 - М-й пр  мой выход выходного дешифратора; 154 - перва  группа выходов шифратора; 155 -„втора  группа выходов шифратора; 156 - первый выход шифратора; 157 - второй выход шифратора; 157 - второй выход шифратора
158- выход второго элемента И;
159- выход второго регистра сдвига; 160 - выход шестого триггера.
Устройство работает следующим образом .
Устройство обеспечивает отображение информации пультового терминала при обмене данными с использованием тины 1 ЭВМ и минимального количества индикаторов дл  микроЭБМ типа Электроника 60 М (Электроника В1). В процессе этого устройство выполн ет анализ последовательности символов, и в соответствии с резуль татами этого анализа код символа помещаетс  в определенный узел управлени  индикацией (УУИ). За счет
O
5
0
5
5
0
5
0
5
р да специальных технических решений повышаетс  помехозащищенность устройства .
Обмен данными между центральным процессором (ЦП) и устройством осуществл етс  посредством программных операций с опросом признака (флага) через шину 1 ЭВМ.
Направление передачи при выполнении операций обмена данными через шину 1 ЭВМ определ етс  по отношению к 1Щ. При выполнении канального цикла Ввод данные передаютс  от УПО в шину 1 ЭВМ и далее ЦП. При выполнении канального цикла Вывод данные передаютс  от ЦП в шину 1 ЭВМ и далее УПО. Признак готовности (флаг), свидетельствующий о готовности устройства прин ть информацию, считываетс  в течение канального цикла Ввод. Код символа выводитс  ЦП в течение канального цикла Вывод .Код символа обеспечивает программную совместимость устройства со всеми другими устройствами обмена.
Дл  обмена данными с устройством выдел ютс  два адреса регистров внешних устройств: адрес регистра состо ни  (обычно 177564g) и адрес регистра вьгеода (обычно 177566„). В данном устройстве данные по адресу регистра состо ни  только считываютс  в течение канального цикла Ввод, а данные по адресу регистра вьгеода только записываютс  в течение канального цикла Вывод. При обращении по адресу регистра состо ни  считьшает- с  один разр д данных - признак готовности (обычно этот признак выдаетс  в 7-м разр де регистра состо ни ) . При обращении по адресу регистра вывода вьтодитс  один байт (восемь разр дов) данных,все разр ды помещаютс  в шину 1 ЭВМ одновременно.
Когда ЦП обращаетс  к устройству, ЦП помещает адрес одного из регист- стров устройства в шину 1 ЭВМ. Этот адрес принимаетс  блоком 4 канальных приемопередатчиков и поступает в дешифратор 5 адреса. Последний дешифрирует адрес и в случае, если этот адрес одного из регистров устройства, устанавливает СБОЙ триггер. При этом на выходе дешифратора 5 адреса по вл етс  сигнал Устройство выбрано, который разрешает функционирование дешифратора 3 управл ющих сигналов. Работа дешифратора 3 управл ющих
5
сигналов определ етс  сигналом Устройство выбрано, младшими разр дами адреса и канальными сигналами, присутствующими в шине 1 ЭВМ. Дешифратор 3 управл ющих сигналов выра- батьшает соответствующие сигналы, управл ющие элементами устройства из канальных сигналов, и тем самым обеспечивает обмен в соответствии с диаграммами обмена шины 1 ЭВМ, Благодар  работе дешифратора 3 управл ющих сигналов устройство представл етс  ЦП и шине 1 ЭВМ как два адресуемых регистра (регистр состо ни  и регистр выходной),  вл ющихс  логическими буферами данных.
Младшие разр ды адреса, наход - щегос  в шине 1 ЭВМ, запоминаютс  в дегпифраторе 3 управл ющих сигналов во врем  адресной части цикла обращени  к шине 1 ЭВМ и используютс  дл  формировани  синхроимпульса подтверждени  (сип), формировани  управл ющих сигналов на выходе первого регистра 9 сдвига и разрешени  работы шифратора 7,
При помощи устройства и индикаторов оператор получает возможность наблюдать за выполнением различных операций управлени  состо ни  микро- ЭВМ (занесение адреса, считывание данных, запись данных и пр.) с использованием индикаторных приборов со статическими средствами дл  представлени  переменных величин системой символов (строкой символов), путем составлени  этой строки из комбинации отдельных элементов, Дл  этого устройство способно принимать, из Щ1 через шину 1 ЭВМ коды символов соответствующие буквенно-цифровым символам, и преобразовывать их в коды дл  отображени  на индикаторах, а также сигналы управлени  индикаторами .
Дл  существующих микроЭВМ максимальное количество символов,отображаемых в процессе обмена с пультовым терминалом, выводитс  при выполнении команды открыть  чейку пам ти (регистр), считать содержимое и заменить содерткимое на новое (дл  микроэвм Электроника 60 М это команда /, длина обмена 22 символа). Остальные операции обмена с пультовым терминалом требуют не более половины этого количества символов. При обменах используютс  хдаЛровые
ПП4ЯЗ6
символы 0...7 и ограниченное количество буквенных символов (не более 15).
Наибольша  надежность устройства 5 достигаетс  при минимальном количестве индикаторов„управл емых УУИ, и простоте этих индикаторов (например, цифровые индикаторы ЗЛС 321 Б).
Это достигаетс  сокращением числа JO отображаемых символов на одну треть при выполнении команды открыть  чейку пам ти (регистр),считать содержимое и заменить содержимое на новое за счет вьгоода содержимого  чейки 15 на место старого (при плавающем формате вывода) и отображени  символов Готов (а или х) и на светоди- одах. При этом требуетс  тринадцать УУИ и два светодиода.
20 Вьгаод данных на устройство и индикаторы при отображении команд пультового терминала упом нутых микроЭВМ осуществл етс  исход  из того,что при вьгеоде символов через устройст- во на индикаторы коды символов следуют в определенной последовательности , анализ которой позвол ет выполн ть вывод на минимальное число индикаторов .
Вывод символа ЦП начинает с опроса регистра состо ни  устройства, т.е. выполн етс  ввод данных при обращении по адресу регистра состо ни . Если при этом ЦП определ ет, что бит 35 готовности в регистре состо ни  установлен , то выполн етс  вывод кода символа по адресу регистра вывода. Бит готовности регистра состо ни  формируетс  на первом выходе перво- го регистра 9 сдвига, значение сиг- нала с этого выхода подаетс  в блок 4 канальных приемопередатчиков. Ноль на первом выходе .первого регистра 9 сдвига свидетельствует о готовности устройства к обмену. Дешифратор 3 управл ющих сигналов сигналом Ввод О открьгоает (разрешает передачу) канальные приемопередатчики -в блоке 4 канальных приемопередатчиков, гфи 50 этом значение бита готовности передаетс  в шину 1 ЭВМ.
Код символа выводитс  в первьй УУИ 39, если ему предшествовал код символа Возврат каретки, Перевод 55 строки или Готовность (один или в любой последовательности).
Если вьгаеден код символа Возврат, каретки, Перевод строки или Го-
30
Г
овиость , а других символов не выводилось , то на всех индикаторах сохран ете;; стара  информаци .
Коды символов, отображенных на индикаторах , последовательно помещают в УУИ, начина  с первого УУИ 39 и конча  М-м УУИ 41, кроме одного случа .
Код символа помещаетс  в УУИ, следующее за УУИ, хран щее код символа Открыть  чейку, если завершен вывод содержимого  чейки (т.е. после символа Открыть  чейку были коды символов Пробел) и начат вывод нового содержимого  чейки.
В случае использовани  УПО дл  каких-либо других обменов, а не только дл  отображени  операций пультового терминала, возможен случай, когда число символов превьшает М. В этом случае символы после М-го тер ютс .
Код символа в стандартном цикле Вывод через блок А канальных приемопередатчиков поступает на вход шифратора 7. После поступлени  кода символа дешифратор 3 управл ющих сиг налов формирует сигнал Вывод, разрешающий по вление информации на выходах шифратора 7.
Шифратор 7 построен иа посто нном запоминающем устройстве (ПЗУ) с организацией 128 слов на Р разр дов (число слов определ етс  максимальным числом вьшодимых символов). Каждому коду символа в ПЗУ отведено одно слово из Р разр дов, причем адрес этого слова совпадает с двоич- ным КОДСИ4 символа в коде.
Каждое слово ПЗУ разбито на четыре зоны: зона кода символа индикатора , данные из которой поступают на хранение в УУИ 39 - 41 (данные поступают на вторую группу вьтходов шифратора 7); зона кода символа в дешифраторе , управл юща  состо нием триггеров (данные поступают на первую группу выходов шифратора 7); зона признака вьгаода на индикатор (разр д данных поступает на первый выход шиЛратора 7); зона управлени  счетчиками (разр д данных поступает на второй выход шифратора 7).
На основе информахщи, присутствующей на выходах шифратора 7, указьта етс  УУИ, в который выполн етс  запись кода символа, устанавливаетс  определенный триггер или выполн ет0
5
0
5
0
5
0
5
0
5
с  запись во второй регистр 20 сдвига .
Сигнал, разрешающий запись кода символа в определении УУИ 39-41, формируетс  первьУм и вторым реверсивными счетчиками 30 и 32,, мультиплек- fcopoM 31 данных и выходным дешифратором 36. Кроме этого- сигнала, выходной дешифратор 36 формирует сигнал,управл ющий гашением индикаторов.
УУИ, в который выполн етс  запись кода символа в данном цикле обмена, определ етс  исход  из количества ранее выведенных символов, наличи  кода символа Открыть  чейку в строе символов, вывода кодов символо в Пробел , Возврат каретки, Перевод строки, Готовность.
Подсчет числа УУИ 39 - 41, в которые выполнена запись кодов символов j осуществл ют двоичные реверсив- ньш счетчики 30 и 32. Мультиплексор 31 данных в зависимости от состо ни  седьмого триггера 27 коммутирует состо ние одного из них на вход выходного дешифратора 36. При этом лишь на одном пр мом выходе выходного дешифратора 36 присутствует сигнал высокого уровн , на остальных пр мых выходах выходного дешифратора 36 - сигналы низкого уровн . Сигнал с каждого пр мого выхода выходного дешифратора 36 поступает на вход Разрешено одноименного (выходу выходного дешифратора) УУИ. Сигнал с первого пр мого выхода выходного дешифратора 36 поступает на вход Разрешено первого УУИ 39, с второго пр мого выхода - на вход Разрешено второго УУИ 40,..., с М-го пр мого выхода - на вход разрешено М-го УУИ 41.
Если код символа записываетс  в УУИ, то одновременно с по влением кода символа на второй группе выходов шифратора 7 по вл етс  признак вывода на индикатор на первом выходе шифратора 7. Этот признак вывода стробируетс  во втором элементе И 12 импульсом, присутствующим на первом выходе первого регистра 9 сдвига . В результате на выходе второго элемента И 12 по вл етс  строб записи , поступающим на вход синхроимпульсов каждого УИ 39 - 41, а через третий или седьмой элементы И 14, 15 - на входы реверсивных счетчиков ЗП, 32.
В УУИ, запись в который разрешена выходным дешифратором 36, запись кода символа выполн етс  по переднему фронту импульса на выходе второго элемента И 12, Двоичные реверсивные счетчики 30 и 32 мен ют свое состо ние по заднему фронту импульса на выходе второго элемента И 12,
Первый двоичный реверсивный счетчик 30 считает все УУИ, в которые выполнена запись кода символа, а второй реверсивный счетчик 32 выполн ет подсчет УУИ, в которые выполнена запись кода символа, включа  УУИ, хран щий код символа Открыть  чейку, затем прекращает счет и возобновл ет его только после вывода кода символа Пробел. В результате коды символов, следующие за кодом символа Пробел, записываютс  на место ранее вьшеденнык кодов символов, следующих за кодом символа Открыть  чейку.
Запрет подсетча УУИ вторым ревер- 25 ствующей на первой группе выходов
сивным счетчиком 32 осуществл етс  седьмым триггером 27 с помощью восьмого и дев того элементов И 33, 34 после вьгаода кода символа Открыть  чейку. При этом второй двоичный реверсивный счетчик 32 запоминает номер УУИ, следующий за УУИ, в которой хранитс  код символа Открыть  чей- ку.
Мультиплексор 31 данных имеет два групповых входа по К сигналов и  вл етс  селектором-мультиплексором из двух направлений в одно. Выбор направлени  передачи данных в мультиплексоре 31 данных осуществл ет седьмой триггер 27.. До вывода кода символа Открыть  чейку седьмой триггер 27 сброшен, при этом на вход выходного дешифратора 36 коммутируетс  состо гние второго реверсивного двоичного счетчика 32. После вывода кода символа Открыть  чейку седьмой триггер 27 устанавливаетс , при этом на вход выходного дешифратора 36 коммутируетс  состо ние первого реверсивного двоичного счетчика 30. Если после вьгоода кода символа Пробел (одного или нескольких подр д) осуществл етс  выгод кода символа на УУИ, то седьмой триггер 27 сбрасываетс , при этом на вход выходного дешифратора 36 коммутируетс  состо ние второго реверсивного двоичного счетчика 32, который вновь выполн 30
35
40
45
50
55
шифратора 7.
При вьшоде кода символа Готовность на третьем выходе дешифрато 19 по вл етс  единична  информаци  на остальных выходах - нулева . Ин формаци  с третьего выхода дешифра тора 19 поступает на D-вход первог триггера 23 и записываетс  в первы триггер 23 по по влении строба на первом выходе первого регистра 9 сдвига. При этом первый триггер 23 устанавливаетс  в единичное состо  ние. При выводе другого кода симво с выхода дешифратора 19 в первьй триггер 23 записьгоаетс  нулева  ин формаци .
При выводе кода символа Возвра каретки или кода символа Перевод строки на втором выходе дешифрато ра 1 9 по вл етс  единична  информа ци , на остальных выходах - нулева Информаци  с второго выхода дешифр тора 19 поступает на D-вход третье го триггера 25 и записываетс  в тр тий триггер 25 по по влении строба на первом выходе первого регистра сдвига. При этом третий триггер 25 устанавливаетс  в единичное состо ние . При выводе любого другого кода символа с выхода дешифратора в третий триггер 25 записываетс  н лева  информаци .
При выводе кода символа Открыт  чейку устанавливаетс  п тый тпиг
5
0
ет подсчет УУИ, хпак щих коды символов .
Выходной депгифратор 36 преобразует параллельный код, присутствующий на его входе, в потенциальный сигнал на одном определенном выходе. При этом сигнал высокого уровн  имеетс  только на одном пр мом выходе, на остальных пр мых выходах выходного дешифратора сигна,пы имеют низкий уровень . На инверсивных выходах выходного дешифратора 36 сигналы имеют пол рность , обратную пол рности t пр мых выходов. На основании информации на пр мых выходах выходного дешифратора 36 осуществл етс  запись кодов символов в УУИ 39-41, а информации на инверсных выходах - запрет вьгеода символа на индикаторы, св занные с УУИ.
Управление триггерами 23, 25 - 27, 35 осуществл ет дешифратор 19 в соответствии с информацией, присут0
5
0
5
0
5
шифратора 7.
При вьшоде кода символа Готовность на третьем выходе дешифратора 19 по вл етс  единична  информаци , на остальных выходах - нулева . Информаци  с третьего выхода дешифратора 19 поступает на D-вход первого триггера 23 и записываетс  в первый триггер 23 по по влении строба на первом выходе первого регистра 9 сдвига. При этом первый триггер 23 устанавливаетс  в единичное состо ние . При выводе другого кода символа с выхода дешифратора 19 в первьй триггер 23 записьгоаетс  нулева  информаци .
При выводе кода символа Возврат каретки или кода символа Перевод строки на втором выходе дешифратора 1 9 по вл етс  единична  информаци , на остальных выходах - нулева . Информаци  с второго выхода дешифратора 19 поступает на D-вход третьего триггера 25 и записываетс  в третий триггер 25 по по влении строба на первом выходе первого регистра 9 сдвига. При этом третий триггер 25 устанавливаетс  в единичное состо ние . При выводе любого другого кода символа с выхода дешифратора 19 в третий триггер 25 записываетс  нулева  информаци .
При выводе кода символа Открыть  чейку устанавливаетс  п тый тпигrep 26 (аналогично первому и третьему триггерам).
При переходе п того триггера 26 из единичного состо ни  в нулевое устанавливаетс  седьмой триггер 27, на D-вход которого посто нно подаетс  сигнал логической единицы. При этом реализуетс  управление реверсивными счетчиками 30, 32 мультиплексором 31 данных.
При вьтоде кода символа или кодов символов, запрещенных в обмене с пультовым терминалом, на п том выходе дешифратора 19 по вл етс  единична  информаци , на остальных выходах - нулева . Информаци  с п того выхода дешифратора 19 поступает на вход четвертого элемента И 28. На другой вход четвертого элемента И 28 поступает строб с первого выхода первого регистра 9 сдвига . По совпадении информации на входах четвертый элемент И 28 формирует 1шпульс, поступающий на синхро- вход второго триггера 35. На D-вход второго триггера посто нно подаетс  сигнал высокого уровн . По стробу на выходе четвертого элемента И 28 второй триггер 35 устанавливаетс  и сохран ет свое состо ние до вывода следующей строки символов.
При выводе кода символа Пробел на первом выходе дешифратора 19 по вл етс  единична  информаци , на остальных выходах - нулева . Информаци  с первого выхода дешифратора 19 поступает на D-вход второго регистра 20 сдвига и записываетс  во второй регистр сдвига по по влении строба на втором выходе первого регистра 9 сдвига. При выводе любого другого кода символа во второй регистр 20 сдвига с его D-входа записываетс  нулева  информаци .
Четвертый и шестой триггеры 17 и 18 предназначены дл  формировани  импульсов сброса триггеров и счетчиков УПО.
Четвертый триггер 17 устанавливаетс , если после кода символа Возврат каретки, Перевод строки или Готовность (эти коды символов означают , что вьгоод первого кода символа , следующего за ними, должен быть произведен в первый УУИ 39) выводитс  символ на УУИ. Дл  этого выходы первого 23 и третьего 25 триггеров собираютс  по ИЛИ вторым зле
5
0
5
ментом Ш1И 24 и с его входов поступа- ют на один из входов п того элемента И 16. На другой вход п того элемента И 16 подаетс  сигнал с третье- го выхода первого регистра 9 сдвига. С выхода п того элемента И 16 сигнал подаетс  на вход синхроимпульсов четвертого триггера 17. На D-вход четвертого триггера подаетс  сигнал с первого выхода шифратора 7, свиде- тельствуюрщй о вьгаоде кода символа в УУИ 39. На вход установки в ноль четвертого триггера 17 подаетс  сигнал с второго выхода первого регистра Ч сдвига. При этом четвертый триггер 17 устанавливаетс  в единичное состо ние при по влении импульса на третьем выходе первого регистра 9 сдвига и сбрасываетс  в нулевое состо ние при по влении импульса на втором выходе первого регистра 9 сдвига. При установке четвертого триггера в единичное состо ние происходит сброс реверсивных двоичных счетчиков 30 и 32 непосредственно перед выводом кода символа в первый УУИ 39, а также сброс триггеров 26, 27 и 35 (сброс триггеров 26 и 27 выполн етс  через третий элемент ИЛИ 22).
Шестой триггер 18 устанавливаетс  в единичное состо ние импульсом на третьем выходе первого регистра 9 сдвига при выводе кода символа с УУИ 39 - 41, так как на его В-вход подаетс  сигнал с первого выхода шифратора 7. Шестой триггер 18 сбра- сьгеаетс  в нулевое состо ние импульсом на втором выходе первого регистра 9 сдвига.
Шестой элемент И 21 формирует строб сброса триггеров 26 и 27, по- звол юрщй осуществл ть вывод нового содержимого  чейки на место старого содержимого (с перекрытием). Дл  этого на входы шестого элемента И 21 подаютс  сигналы с выхода второго регистра 20 сдвига и шестого триггера 18. Если на всех входах шестого элемента И 21 сигналы-имеют вы- сокий уровень, то на его выходе формируетс  импульс, сбрасывающий триггеры 26 и 27. Это происходит в том случае, если вслед за одним или несколькими знаками Пробел следует запись кода символа в УУИ.
Первый регистр 9 сдвига предназначен дл  формировани  последовательности синхроимпульсов, управл 0
5
0
ющих работой всех узлов УПО. Дл  этого на параллельные входы данных первого регистра 9 сдвига поданы сигналы низкого уровн , на управл ющий вход (параллельна  или последовательна  запись) - сигнал Вьгаод дешифратора 3 управл ющих сигналов, на последовательный вхед-,данных - сигнал Вьшод 2 дешифратора управл ющих сигналов, на вход синхроимпульсов - сигналы опорной частоты. При отсутствии сигнала Вывод первый регистр 9 сдвига выполн ет запись данных (нулевой информации) с параллельньпс входов данных, при по влении сигнала Вывод и до по влени  сигнала Вьюод 2 - нулевой информации с последовательного входа данных, после по влени  сигнала 1Вы- вод 2 - единичной информации с последовательного входа данных. Запись выполн етс  по фронту импульсов опорной частоты (1 МГц). Таким образом, если на последовательном входе данных первого регистра 9 сдвига - сигнал высокого уровн , то на выходах первого регистра сдвига 9 последовательно по вл ютс  сигналы высокого уровн  (на первом, втором и третьем выходах).
При по влении операции Забой символа на втором выходе пгафрато- ра 7 по вл етс  сигнал высокого уровн  , привод щий к.по влению счетного импульса на входах Вычитание единицы двоичных реверсивных счетчиков 30 и 32. Если установлен седьмой триггер - только на входе первого реверсивного счетчика 30. Символы - Открыть  чейку, Возврат каретки Перевод строки не касаютс  операции Забой символа.
При установке триггеров 23 и 25 формируютс  сигналы управлени  све- тодиодами 29, 37.
Казвдый УУИ 39-41 включает два элемента И 52, 53, элемент 5Т задержки , параллельный регистр 54 и дешифратор 55.
Параллельньй регистр 54 хранит код вьтаеденного символа, а дешифра- .тор 55 формирует в соответствии с этим кодом сигналы, управл ющие свечением отдельных сегментов индикатора .
Повышенна  помехоустойчивость УУИ 39-41 достигаетс  тем, что строб записи в параллельный регистр 54 фор
5
0
5
0
5
0
5
0
5
мируетс  по совпадении трех сигналов: сигнала 48 Разрешение, сигнала 49 Синхроимпульс и сигнала Синхроимпульс с выхода элемента 51 задержки, при этом происходит селекци  помех с длительностью, меньшей времени задержки в элементе 51 задержки. Если на одном из входов УУИ ( 47 Гашение или вхэде 46 Запрет) - сигнал низкого уровн , то дешифратор 55 не вырабатывает сигналы, управл ющие свечением отдельных сегментов индикатора. Причем каждый УУИ способен запретить с выхода Запрет свечение последуилцего УУИ, если ему запрещена выдача управл ющих сигналов.
На вход канального приемника 6 подаетс  из шины 1 ЭВМ сигнал первоначального сброса устройства при включении питани ,
При выполнение цикла Ввод пор док выполнени  операций следующий: активное устройство в адресной части передает по лини м Данные - адрес адрес, а также вырабатывает сигнал Внешнее устройство, если адрес принадлежит адресам внешних устройств, далее с задержкой (150 не) активное устройство вырабатьшает сигнал Синхронизаци  активного устройства ; пассивное устройство дешифрирует адрес и запоминает его; активное устройство снимает адрес с линий Данные - адрес, очищает линию Внешнее устройство и вьфабатывает сигнал Ввод, сигнализиру  о том, что оно готово прин ть данные от пассивного устройства и ожидает поступлени  сигнала Синхронизаци  пассивного устройства ; пассивное устройство помещает данные на линии Данные - адрес, и вырабатьгоаег сигнал Синхрс/низаци  пассивного устройства, сигнализиру .кЯщй о том, что данные наход тс 
в канале; акт:ивное устройство принимает сигнал Синхронизаци  пассивного Устройства, принимает данные, снимает сигнал пассивное устройство снимает сигнал Синхронизаци  пассивного устройства, заверша  операцию передачи данных; активное устройство снимает сигнал Синхронизаци  активного устройства по заднему фронту сигнала Синхронизаци  пассивного устройства, заверша  тем самым канальный цикл Ввод.
При выполнении цикла ВыБод пор док выполнени  операций следующий активное устройство в адресной части цикла передает по лини м Данные - адрес адрес, а такте сигнал Внешнее устройство, если это необходимо , далее с задержкой (150 не) активное устройство вырабатывает сигнал Синхронизаци  активного устройства; пассивное; устройство дешифрирует адрес и запоминает его; активное устройство снимает адрес с линии Данные - адрес, очищает линию Внешнее устройство, после этого активное устройство помещает данные на линии Данные - адрес и с задержкой (100 не) вырабатывает сигнал Вьгоод, означающий,что на лини х Данные - адрес помещены данные; пассивное устройство принимает данные с линий Данные - адрес и вырабатывает сигнал Синхронизаци  пассивного устройства, означающий, что данные прин ты пассивным устройством; активное устройство, получив сигнал синхронизации пассивного устройства,очищайт (с задержкой ) линию Вьгаод и с задержкой (7.5Л не) снимает данные; пассивное устройство снимает сигнал Синхронизаци  пассивного устройства , заверша  операцию приема даиньгх; активное устройство снимает сигнал Синхронизаци  активного устройства , заверша  цикл канала Вьгоод.
Активным устройством  вл етс  1Щ, пассивным - данное устройство,
Данные - адрес подаютс  на вторую группу информационных входов дешифратора 5 адреса, сигнал Внешнее устройство - на первый вход первой группы информационных входов дешифратора 5, сигнал Синхронизаци  активного устройства - на второй вход первой группы информационных входов дешифратора 5 адреса. Причем на вторую группу информационных входов дешифратора 5 адреса поданы разр ды Данные - адрес с двенадцатого по второй. Две группы микропереключателей обеспечивают набор кода адреса (один из двух одноименных микропереключателей должен быть замкнут), который дешифрирует дешифратор адреса с триггером. На вход первого канального приемника 64 в дешифраторе адреса с триггером подаетс  сигнал Внешнее устройство.
на вход второго канального приемника 65 - сигнал Синхронизаци  активного устройства.
Первый разр д Ik сигнала Устройство выбрано в дешифраторе адреса с триггером формируетс  на выходе второго элемента И 72, второй разр д 75 сигнала Устройство выбрано - на выходе второго канального приемника 65.
На адресные входы дешифратора 3 управл ющих сигналов подаютс  два младших разр да Данные - адрес. При этом учитываетс  тот факт, что обычно адрес регистра состо ни  имеет эти разр ды с кодом 00, а регистр выходной - с кодом 10 (где перва  циЛра соответствует первому разр ду Данные - адрес, а втора  - нулевому разр ду). Первый разр д Данные - адрес подаетс  на вход второго элемента НЕ 85 дешифратора управл ющих сигналов, а нулевой разр д - на вход первого элемента НЕ 84.
Канальный сигнал Вывод подаетс  на первый вход 76 управл кмцих входов дешифратора 3 управл ющих сигналов, а канальный сигнал Вывод - на второй вход 77 управл ющих входов
дешифратора управл ющих сигналов.
На фиг.5 приведен пример вьшода кода символа на второй УУИ (лева  часть) и его забо  (исправлени ) при выводе кода символа Забой символа (права  часть).
На фиг.6 приведен пример вывода кода символа Готовность (права  часть), формирование импульсов сброса и вьшода кода символов на первый
УУИ (лева  часть).
На фиг.7 приведен пример вьгоода кода символа с перекрытием.

Claims (2)

1. Устройство дл  сопр жени  ЭВМ с периферийным устройством, содержащее блок канальных приемопередатчиков, мультиплексор данных, дешифратор адреса , дешифратор управл ющих сигналов , три элемента И, два элемента ИЛИ, выходной дешифратор, шифратор, причем перва  группа информационных .входов дешифраторов управл ющих сигналов образует группу входов устройства дл  подключение к группе управл ющих выходов ЭВМ, группа информационных входов-выходов блока канальных приемопередатчиков образует группу входов-выходов устройства дл  подключени  к группе информационных входов-выходов ЭВМ, перва  группа информационных входов дешифратора ад- , реса образует группу устройства дл  подключени  к группе адресных выходов ЭВМ, при этом первый вход первого элемента ИЛИ соединен с выходом
к второму управл к цему входу устройства индикации данных, первые выходы М узлов управлени  индикацией образуют группу выходов устройства дл  подключени  к группе управл ющих входов устройства индикации данных ,, при этом управл ющий вход перво го регистра сдвига соединен с третьи выходом дешифратора управл ющих сигпервого элемента И, первьй вход кото- О налов, четвертый выход которого сорого соединен с первым выходом дешифратора управл нэдих сигналов, второй выход которого соединен с вторым входом первого элемента И и с разрешающим входом блока канальных приемопередатчиков , группа информационных выходов которого соединена с вторыми группами информационных входов дешифратора управл ющих сигналов и дешифратора адреса, с группой информационных входов шифратора, разрешающий аход которого соединен с третьим выходом дешифратора управл кицих сигналов , группа разрешающих входов которого соединена с группой выходов дешифратора адреса, первый и второй выходы шифратора соединены с первыми входами второго и третьего элементов И соответственно, информационный выход мультиплексора данных со единен с информационным входом выходного дешифратора, о т л и ч а ю щ е- е с   тем, что, с целью расширени  функциональных возможностей за счет расширени  номенклатуры периферийных устройств, в него введены два регистра сдвига, канальный передатчик , канальный ГЕриемник, шесть элементов И, семь триггеров, элемент ИЛИ, два реверсивных счетчика, деаш- фратор, элемент НЕ, элемент И-НЕ, М узлов управлени  индикацией, причем информационньй выход канального передатчика  вл е.тс  выходом устройства дл  подключени  к входу подтверждени  ЭВМ, информационный вход канального приемника  вл етс  входом устройства дл  подключени  к установочному выходу ЭВМ, синхровход первого регистра сдвига  вл етс  тактовым входом устройства, выход первого триггера соединен с первыми входами второго элемента ИЛИ и элемента и  вл етс  выходом устройства
f5
20
25
3
единен с информационным входом первого регистра сдвига, первый выход которого соединен с информационным входом блока канальных приемопередатчиков , синхровходами первого и третьего триггеров, первым входом четвертого элемента И, вторым входом второго элемента И, вторым входом первого элемента ИЛИ, выход которого соединен с информационным входом канального передатчика, разрешающий вход которого соединен с первым выходом дешифратора управл кидих сигналов, выход канального приемника соединен с нулевыми входами первогЬ и третьего триггеров, с единичным входом четвертого триггера, нулевой вход которого соединен с синхровходом п того триггера, нулевьм входом шестого триггера, с синхровходом второго регистра сдвига и с вторым выходом первого регистра сдвига, третий выход которого соединен с первым входом п того элемента И и с синхровходом ше35 стого триггера, выход которого соединен с первым входом шестого элемента И, второй вход которого соединен с выходом второго регистра сдвига, информационный вход которого соединен с первым выходом дешифратора, группа информационных входов которого соединена с первой группой выходов шифратора , первый выход которого соединен с информационным входом шестого триг 5 гера и информационным входом четвертого триггера, синхровход которого соединен с выходом п того элемента И, второй вход которбго соединен с выходом второго элемента ИЖ, второй
50 вход которого соединен с выходом третьего триггера, информационный вход которого соединен с вторым выходом дешифратора, третий, четвертьй и п тьй выходы которого соединены с
40
Мл  подключени  к первому управл :ю- информационными, входами первого, п - щему входу устройства индикации дан-того триггеров и с вторым входом четных , выход второго триггера  вл етс вертого элемента И соответственно, выходом устройства дл  подключени .выход второго элемента И соединен с
к второму управл к цему входу устройства индикации данных, первые вы ходы М узлов управлени  индикацией образуют группу выходов устройства дл  подключени  к группе управл ющих входов устройства индикации данных ,, при этом управл ющий вход первого регистра сдвига соединен с третьим выходом дешифратора управл ющих сиг
единен с информационным входом первого регистра сдвига, первый выход которого соединен с информационным входом блока канальных приемопередатчиков , синхровходами первого и третьего триггеров, первым входом четвертого элемента И, вторым входом второго элемента И, вторым входом первого элемента ИЛИ, выход которого соединен с информационным входом канального передатчика, разрешающий вход которого соединен с первым выходом дешифратора управл кидих сигналов, выход канального приемника соединен с нулевыми входами первогЬ и третьего триггеров, с единичным входом четвертого триггера, нулевой вход которого соединен с синхровходом п того триггера, нулевьм входом шестого триггера, с синхровходом второго регистра сдвига и с вторым выходом первого регистра сдвига, третий выход которого соединен с первым входом п того элемента И и с синхровходом шестого триггера, выход которого соединен с первым входом шестого элемента И, второй вход которого соединен с выходом второго регистра сдвига, информационный вход которого соединен с первым выходом дешифратора, группа информационных входов которого соединена с первой группой выходов шифратора , первый выход которого соединен с информационным входом шестого триггера и информационным входом четвертого триггера, синхровход которого соединен с выходом п того элемента И, второй вход которбго соединен с выходом второго элемента ИЖ, второй
вход которого соединен с выходом третьего триггера, информационный вход которого соединен с вторым выходом дешифратора, третий, четвертьй и п тьй выходы которого соединены с
вторым входом третьего элемента И, с синхровходами М узлов управлени  индикацией н г. первым входом седьмого элемента И, второй вход которого соединен с выходом элемента НЕ,вход .которого соединен с вторым выходом шифратора, втора  группа выходов которого соединена с информационными входами М уэлов управлени  индикацией , выход шестого элемента И соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом четвертого триггера, с нулевыми входами первого и второго реверсивных счетчиков и с нулевым входом второго триггера, синхровход которого соединен с выходом четвертого элемента И, выход третьего элемента ИЛИ соединен с нулевымвходом седьмого триггера и с нулевым входом п того триггера, выход которого соединен с синхровходом седьмого триггера, выход которого соединен с первыми входами восьмого и дев того элементов И и с управл ющим входом мультиплексора данных, первый и второй информационные входы которого соединены с выходами первого и второго реверсивных счетчиков соответственно, выход третьего элемента И соединен с входом уменьшени  счета первого реверсивного счетчика и вторым входом восьмого элемента И, выход которого соединен с входом уменьшени  счета второго реверсивного счетчика, вход увеличени  счета которого соединен с выходом дев того элемента И, второй вход которого соединен с выходом седьмого элемента И и с входом увеличени  счета первого реверсивного счетчика , первьй пр мой выход выходного дешифратора соединен с вторым входом элемента И-НЕ и с входом разре
5
тени  первого узла управлени  инди- / кацией, первый инверсный выход узла управлени  индикацией  вл етс  тре- управл ющ выходом устройства дл  подключени  к третьему управл ющему входу устройства индикации данных , пр мой и инверсные выходы выходного дешифратора (i 27м) соединены с входами гашени  и разрешени  i-ro узла управлени  индикацией соответственно, второй выход з--го узла управлени  индикацией (i 1,М-1) соединен с входом запрета J-jro узла управлени  индикацией (J 2,М), выход элемента И-НЕ соединен с входом запрета и входом гашени  первого узла управлени  индикацией.
2. Устройство по п.1, о т л и ч а- ю щ е е с   тем, что узел управлени  индикацией содержит регистр, дешифратор , два элемента И, элемент задержки , причем первый, второй входы первого элемента И и первый вход второго элемента И  вл ютст входами запрета , гашени  и разрешени  узла управлени  индикацией соответственно, второй вход второго элемента И соединен с входом элемента задержки и  вл етс  синхровходом узла управле- ни  индикацией, информационньй вход регистра  вл етс  информационным входом узла управлени  индикацией,выход дешифратора и выход первого элемента И  вл ютс  первым и вторьм выходами узла управлени  индикацией соответственно , при этом в узле управлени  индикацией выход первого элемента И соединен с управл ющим входом дешифратора , информационный вход которого соединен с выходом регистра, синхровход которого соединен с выходом второго элемента И, третий вход которого соединен с выходом элемента задержки .
0
5
0
0
Фие-З
u.f
7g -
7179 80ЛЯ
ii
S7
-ffj
88
S4
es
90
91
96УЖХ
97
98
99
101 101 ЮЗ
т
W5
т
Ю7 Ю81-4фиг .5
Редактор И.Рыбченко
Составитель С.Пестмал
Техред А.Кравчук Корректор М.Демчик
Заказ 1150/48 Тираж 673Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4
SU853982198A 1985-11-25 1985-11-25 Устройство дл сопр жени ЭВМ с периферийным устройством SU1300483A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853982198A SU1300483A1 (ru) 1985-11-25 1985-11-25 Устройство дл сопр жени ЭВМ с периферийным устройством

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853982198A SU1300483A1 (ru) 1985-11-25 1985-11-25 Устройство дл сопр жени ЭВМ с периферийным устройством

Publications (1)

Publication Number Publication Date
SU1300483A1 true SU1300483A1 (ru) 1987-03-30

Family

ID=21207253

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853982198A SU1300483A1 (ru) 1985-11-25 1985-11-25 Устройство дл сопр жени ЭВМ с периферийным устройством

Country Status (1)

Country Link
SU (1) SU1300483A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Устройство параллельного обмена И 1 15-КС-180-004. 3. ТО. Авторское свидетельство СССР 1164688, кл.а 06 F 13/00, 1983. *

Similar Documents

Publication Publication Date Title
US5619722A (en) Addressable communication port expander
SU1300483A1 (ru) Устройство дл сопр жени ЭВМ с периферийным устройством
US4086588A (en) Signal generator
SU1238085A2 (ru) Устройство дл контрол цифровых узлов
SU1295393A1 (ru) Микропрограммное устройство управлени
SU798785A1 (ru) Устройство дл вывода информации
SU1647580A1 (ru) Устройство дл сопр жени ЭВМ с каналом передачи данных
SU1474630A1 (ru) Устройство дл ввода информации
SU1481901A1 (ru) Преобразователь последовательного кода в параллельный
SU851391A1 (ru) Адаптер канал-канал
SU1667116A1 (ru) Устройство дл идентификации паролей пользователей
SU1010632A1 (ru) Устройство дл задани тестов
SU826332A1 (ru) Устройство для сопряжения вычислительной машины с телеграфными каналами связи
SU1461230A1 (ru) Устройство дл контрол параметров объекта
SU1305689A1 (ru) Устройство дл контрол системы обработки данных
SU1251092A1 (ru) Устройство дл сопр жени ЭВМ с телеграфными аппаратами
SU1183974A1 (ru) Устройство для сопряжения абонентов с каналом передачи данных
SU1392571A1 (ru) Устройство дл сопр жени вычислительной машины с телеграфными каналами св зи
RU2047920C1 (ru) Устройство для программирования микросхем постоянной памяти
SU1288706A1 (ru) Устройство дл сопр жени ЭВМ с каналами св зи
SU1481774A1 (ru) Система дл отладки программ
SU1297069A1 (ru) Устройство дл сопр жени внешних устройств с общей пам тью
SU1290325A1 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали
SU1679492A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
RU2018942C1 (ru) Устройство для сопряжения абонентов с цвм