SU1285502A1 - Устройство дл считывани информации - Google Patents

Устройство дл считывани информации Download PDF

Info

Publication number
SU1285502A1
SU1285502A1 SU843793014A SU3793014A SU1285502A1 SU 1285502 A1 SU1285502 A1 SU 1285502A1 SU 843793014 A SU843793014 A SU 843793014A SU 3793014 A SU3793014 A SU 3793014A SU 1285502 A1 SU1285502 A1 SU 1285502A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
decoder
trigger
inputs
Prior art date
Application number
SU843793014A
Other languages
English (en)
Inventor
Владимир Константинович Александров
Виктор Иванович Зубко
Ольга Николаевна Шабурова
Original Assignee
Войсковая часть 45807-Р/П
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 45807-Р/П filed Critical Войсковая часть 45807-Р/П
Priority to SU843793014A priority Critical patent/SU1285502A1/ru
Application granted granted Critical
Publication of SU1285502A1 publication Critical patent/SU1285502A1/ru

Links

Landscapes

  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

Изобретение относитс  к автоматике и вычислител« ной технике и может быть использовано дл  считывани  информации с фотопленки. Цепь (изобретени  - повышение надежности устройства. Дл  этого в устройство введены последовательно соединенные четвертый регистр, блок элементов И, вычитающий счетчик и дополнительный дешифратор, а также первый и (Второй дополнительные элементы И, элемент НЕ, триггер и элемент задержки , выход которого подключен к единичному входу триггера и первому ;входу второго дополнительного элемента И, второй вход которого соединен с выходом элемента НЕ, а выход - с одним из входов вычитающего счетчика, другой вход которого подключен к первому выходу дешифратора, соединенному с нулевым выходом триггера , третий выход дешифратора подключен к первь входам блока элементов И и первого дополнительного элемента И и элемента задержки, выход дополнительного дешифратора соединен с входом элемента НЕ и вторым входом.первого дополнительного элемента И, третий вход которого подключен к единичному выходу триггера , а выкод - к третьему входу блока формировани  сигналов записи, причем вторые входы блока элементов И соединены с нулевьи выходом триггера . 1 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  считывани  информации с фотопленки.
Целью изобретени   вл етс  повышение надежн-ости устройства.
На чертеже представлена блок-схема предлагаемого устройства.
Устройство содержит фотоэлектронный преобразователь 1, первый 2 и второй 3 регистры, дешифратор 4, -блок 5 формировани  сигналов записи, третий регистр 6, элемент И 7, блок 8 управлени , блок 9 элементов И, вычитающий счетчик 10, дополнительный дешифратор 11, триггер 12, элемент
13задержки, дополнительные первый
14и второй 15 элементы И, элемент НЕ 16 и четвертый регистр 17.
Дешифратор 4 состоит из формирователей 18-20, элементов И 21-23 и элементов НЕ 24 и 25.
Блок 5 формировани  сигналов записи состоит из элемента 26 задержки , элемента ИЛИ 27, триггеров 28 и 29 и элементов И 30-32.
Блок 8 управлени  состоит из элемента ИЛИ 33, формирователей 34 и 35 элементов 36 и 37 задержки, триггеро 38 и 39, генёр атора 40 тактовых импульсов , вычитающих счетчиков 41 и 42, дешифраторов 43 и 44, шифраторов 45 и 46 и элемента И 47.
Блок 9 состоит из элементов И 48 и 49.
Выходы фотоэлектронного преобразовател  1 соединены с первыми входами первого 2 и второго 3 регистров, первый вход первого регистра 2 соединен с вторым входом дешифратора 4, первый вход которого соединен с выходом и входом второго регистра 3, вторые выходы первого регистра 2 соединены с входами блока 8 управлени , первый выход которого соединен с вторым входом первого регистра 2, другим входом второго регистра 3 и с первым входом элемента И 7, второй и третий выходы блока 8 управлени  соединены с соответствующими входами второго регистра 3, а четвертый выход  вл етс  выходом устройства, один из выходов дешифратора 4 соединен с первыми входами элементов И 48 и блока 9, первым входом первого дополнительного элемента И 14 и с входом элемента 13 задержки, . другие выходы дешифратора 4 соединен
соответственно с вторым входом блока 3 формировани  сигналов записи, нулевым входом триггера 12, третьим входом вычитающего счетчика 10 и .
вторым входом элемента И 7, выход которого соединен с первым входом блока 5 формировани  сигналов записи, третий вход которого соединен с выходом первого дополнительного элемента
И 14, а выходы - с входами третьего регистра 6, выходы которого соединены с внешним устройством (не показано ) , вход четвертого регистра 17  вл етс  входом устройства, а его выходы соединены с третьими входами элементов И 48 и 49, выходы которых соединены с первыми входами вычитающего счетчика 10, второй вход кото- рого соединен с выходом дополнительного элемента И 15, а выход - с входом дополнительного дешифратора 11, выход которого соединен с вторым входом первого дополнительного элемента И 14 и входом элемента НЕ 16, выход которого соединен с вторым входом второго дополнительного элемента И 15, выход элемента 13 задержки соединен с первым входом второго дополнительного элемента И 15 и единичным входом триггера 12, единичный выход которого соединен с третьим входом первого дополнительного элемента И 14, а нулевой выход - с вторыми входами элементов И 48 и 49. Устройство работает следующим образом.
Перед запуском устройства на считывание информации на шифраторе 46 набираетс  код числа, соответствую- щий ЧИСЛУ строк в кодовой матрице меток, а в регистр 17 с внешнего устройства записываетс  код числа, соответствующий числу блокируемых сигналов формировател  18 (числу
блокируемых кодовых комбинаций 11, действующих на входе дешифратора 4).
При считывании с носител  информации кодовой матрицы меток в первый 2 и второй 3 регистры первой заноситс  строка с метками во всех разр дах и этот код сохран етс  во втором регистре 3 на весь цикл считывани  кодовой матрицы в качестве
шаблона. При этом после считывани  указанной строки и изменени  состо ни  первого регистра 2 на выходе элемента ИЛИ 33 формируетс  сигнал, запускающий формирователь 34.
На выходе формировател  34 формируетс  сигнал, который устанавливает триггер 39 в единичное состо ние , в результате чего выходным сигналом триггера 39 блокируетс  запись во второй регистр 3 последующих строк кодовой матрицы меток. Одновременно сигнал формировател  34 поступает на элемент 36 задержки, на шифраторы 45 и 46 и во внешнее устройство. Под действием этого сигнала на выходе шифратора 45 формируетс  код числа, соответствующий числу разр дов в первом 2 и втором 3 регистрах (число разр дов в обоих регистрах одинаково и равно числу разр дов счетчика 41), и этот код записываетс  в счетчик 41. В счетчик 42 через шифратор 46 записываетс  код числа, соответствующий числу строк в кодовой матрице меток. Сигнал формировател  34, задержанный .элементом 36, устанавливает триггер 38 в единичное состо ние, в результате чего запускаетс  генератор 40, вырабатывающий тактовые сигналы. Под действием тактовых сигналов, поступающих от блока 8 управлени  на входы первого 2 и второго 3 ре- гистров и вход элемента И 7, код первой строки матрицы через дешифратор 4, первый дополнительный элемент И 14 и блок 5 формировани  сигналов записи передаетс  в третий регистр 6. Одновременно тактовые сигналы поступают на вход вычитающего счетчика 41, в результате чего с каждым тактом содержимое счетчика 41 уменьшаетс  на единицу, приближа сь к значению О.
I
Так как размеры фотоприемников фотоэлектрического преобразовател  1 значительно меньше размеров считываемых меток, то при считывании кажда  метка, воздейству  на несколькр фотоприемников, фиксируетс  несколькими разр дами первого 2 и второго 3 регистров, а при последовательной пересылке считанного кода строки в дешифратор 4 на один разр д считанной информации передаетс  несколько импульсов.
Число -тактовых импульсов, необходимое дл  передачи одной строки кодовой матрицы из первого 2 и второго 3 регистров в дешифратор 4, равно числу разр дов в этих регистрах.
При поступлении на вход дешифратора 4 кода 00 на выходе элемента
85502
И 21 формируетс  сигнал разрешени  дл  элемента И 7. Под действием тактовых импульсов на выходе элемента И 7 формируетс  сигнал, опрашивающий . блок 5 формировани  сигналов записи. Если в предшествующие промежутки времени на входе дешифратора 4 действовал только код числа 00 и на его первом и втором выходах сигналы fO отсутствовали, то при опросе блока 5 сигналом с выхода элемента И 7 на выходе этого блока сигналы записи не формируютс .
При поступлении на входы дешифра- f5 тора., 4 с выходов первого 2 и второго 3 регистров кода П на его первом выходе (на выходе формировател  18) формируетс  сигнал наличи  метки в
строке, который поступает на первые 20 входы элементов И 14, 48и49ина вход элемента 13 задержки. Так как в исходном состо нии на вторых входах элементов И 48 и 49 действует разре- щающий сигнал, поступающий с нулевого 25 выхода триггера 12, то под действием сигнала формировател  18 в вычитающий счетчик 10 через элементы И 48 и 49 записываетс  код числа, соответ- ствую11р1Й числу блокируемых кодов 30 1 Г% поступающих на вход дешифратора 4. Необходимое число блокируемых кодов 11 записываетс  с внешнего устройства в регистр 17, управл ющий прохождением информации через эле- 35 менты И 48 и 49.
Так как элемент И 14 в исходном состо нии блокируетс  сигналом, поступаюпщм с единичного выхода триггера 12, то первый сигнал фор- 40 мировател  18 (сигнал наличи  метки в строке матрицы) через элемент И 14 не проходит. После записи в счетчик 10 соответствующего кода на выходе дешифратора 11 формируетс  сигнал 45 логического О (блокирукмций сигнал), который блокирует элемент И 14, а через элемент НЕ 16 разрешает второй дополнительный элемент И 15. Первый сигнал формировател  IS через зле- 50 мент 13 задержки опрашивает разрешенный элемент И 15.
На выходе элемента И 15 формируетс  сигнал, поступающий на выход счетчика 10. В результате действи  55 этого сигнала содержимое счетчика уменьшаетс  на единицу. Одновременно сигнал элемента 13 задержки устанавливает триггер 12 в единичное состо ние, в результате чего с единичного .выхода этого триггера на вход элемента И 14 поступает разрешающий сигнал, а с нулевого выхода на входы элементов И 48 и 49 - блокирующий сигнал. Если после вычитани  из счетчика 10 единицы содержимое этого счетчика не равно нулю, то на выходе дешифратора 11 продолжает действовать сигнал, блокирующий элемент И 14.
При повторном действии на входах дешифратора 4 кода 11 на выходе формировател  18 формируетс  второй сигнал наличи  метки в строке, который через элемент 13 задержки опрашивает элемент И 15 и подтверждает единичное состо ние триггера 12. На выходе;элемента И 15 формируетс  очередной сигнал, уменьшающий содержимое счетчика 10 на единицу. Если после вычитани  из счетчика 10 очередной единицы значение его содержимого станет равным нулю, то на выходе дешифратора 11 формируетс  сигнал разрешени  дл  элемента И 14, Этот же сигнал через элемент НЕ 16 блокирует элемент И 15. При действии на входах дешифратора 4 кода 11 на выходе формировател  18 формируетс  сигнал, который через разрешенный по двум входам элемент И 14 поступает в блок 5 формировани  сигналов записи на единичный вход триггера 28, а через элемент ИЛИ 27 - на нулевой вход триггера 29. Под действием этого сигнала триггер 29 устанавливаетс  в нулевое состо ние (или подтверждаетс  это состо ние), а триггер 28 устанавливаетс  в единичное состо ние. С единичного выхода триггера 28 на вход элемента И 31 поступает разрешакщий сигнал, а с нулевого выхода на вход элемента И 30 - блокирующий сигнал.
Если при считьшании одного разр да информащш вместо кода 11 на входе дешифратора 4 по вл етс  хот  бы одна комбинаци  кода 01 (на выходе первого регистра 2 действует код О, а на выходе второго регистра 3 - 1), то на выходе формировател  19 формируетс  сигнал отсутстви метки в строке, который через блокированный элемент И 30 не проходит
После считывани  пачки импульсов относ щихс  к одному разр ду информции (к одной метке), на вход дешифртора 4 поступает код 00, под дейсвием которого на выходе формировател  20 формируетс  сигнал разрешени  дл  элемента И 7.
Под действием очередного тактового импульса на выходе элемента И 7 формируетс  сигнал, который через элемент И 31 поступает на вход третьего регистра 6. В последний записываетс  1. Этот же сигнал через элемент 26 задержки переключает триггер 28 в нулевое состо ние, в результате чего на вход элемента И 30 подаетс  сигнал разрешени , а на вход элемента И 31 - блокирующий сигнал.
5 Если на входах дешифратора 4 действует код 01 (на выходе второго регистра 3 действует код 1, а на выходе первого регистра 2 - код О), то на выходе формировател  19 форми0 руетс  сигнал отсутстви  метки в
строке матрицы. Этот сигнал поступает на блок 5 формировани  сигналов записи, где через элемент И 30 устанавливает триггер 29 в единичное сос5 то ние. На выходе триггера 29 формируетс  сигнал разрешени  дл  элемента И 32. При поступлении на вход дешифратора 4 последующих кодов 01 на выходе формировател  19 формируютс 
0 сигналы, подтверждакицие предьщущее единичное состо ние триггера 29.
После считывани  всех импульсов, относ щихс  к данному разр1 ду информации , на входе дешифратора 4 по вл - 35 етс  код 00, под действием которого на выходе формировател  20 формируетс  сигнал разрешени  дл  элемента И 7. Под действием очередного тактового импульса на выходе элемента 40 И 7 формируетс  сигнал, поступаю- ЩЛ& в блок 5 формировани  сигналов записи. Этот сигнал опрашивает элементы И 31 и 32, в результате чего на выходе элемента И 32 формиру- 45 етс .сигнал, который записьтает в
f а через
третий регистр 6 код О элемент 26 задержки и элемент ИЛИ 27 возвращает триггер 29 в ис-- ходное (нулевое) состо ние. На вы- триггера 29 формируетс  сигнал , блокирующий элемент И 32.
При считывании последующих кодов 11 или 00 работа устройства 55 осуществл етс  аналогично.
После считывани  всей строки значение содержимого счетчика 41 становитс  равным О. В этом случае на выходе дешифратора 43 формируетс 
/
сигнал, запускающий формирователь 35. На выходе последнего формируетс  импульс, под действием которого триггер 38 устанавливаетс  в нулево состо ние и генератор 40 выключает- .с . Кроме того, сигнал формировател  35 уменьшает содержимое счетчика |42 на единицу (счетчик 42 считает .число строк в кодовой матрице меток и через элемент 37 задержки опрашивает элемент И. 47. Если содержимое счетчика 42 не равно нулю, то на выходе дешифратора 44 действует сигнал , блокирующий элемент И 47. В этом случае при опросе элемента И 47 задержанным сигналом формировател  35 на его выходе сигнал не формируетс .
При считывании последующих строк кодовой матрицы меток работа устройства осуществл етс  аналогично.
После считывани  последней строки кодовой матрицы в счетчик 42 за- письшаетс  О и на дешифраторе 44 формируетс  сигнал разрешени  дл  элемента И 47. При опросе элемента И 47 сигналом формировател  35 (после . считывани  всех кодовых меток в очередной строке) на его выходе формируетс  сигнал, устанавливающий триггер 39 и второй регистр 3 в исходное состо ние. На выходе триггера 39 формируетс  сигнал, разрешающий запись информации во второй регистр 3.
Считывание информации следующей кодовой матрицы осуществл етс  аналогично .
В зависимости от степени повреж- денности пленки надежность считывани  информации в предлагаемом устройстве вьпие, чем в известном.

Claims (1)

  1. Формула изобретени 
    Устройство дл  считывани  информации , содержащее фотоэлектрический преобразователь, выходы которого подключены к первым входам первого
    853028
    третий, четвертый и п тый входы которого подключены соответственно к первому, второму и третьему выходам блока управлени , четвертый выход которого  вл етс  первым выходом устройства , а входы соединены с одними из выходов первого регистра, второй вход которого подключен к первому вькоду блока управлени , соединенному с первым входом элемента И, другой выход первого регистра подключен к второму входу дешифратора, первый выход которого соединен с вторым входом элемента И, выход которого подключен к первому входу блока формировани  сигналов записи, выходы которого соединены с входами третьеJO
    J5
    0
    5
    0
    го регистра, выход которого  вл етс  вторым выходом устройства, а второй вход подключен к второму выходу дешифратора ,- отличающеес  тем, что, с целью повышени  надежности устройства, в него введены последовательно соединенные четвертый регистр , вход которого  вл етс  входом устройства, блок элементов И, вычитающий счетчик и дополнительный дешифратор , а также первый и второй дополнительные элементы И, элемент НЕ, триггер и элемент задержки, выход которого подключен к единичному входу триггера и первому входу второго дополнительного элемента И, второй вход которого соединен с выходом 5 элемента НЕ, а выход - с одним из входов вычитающего счетчика, другой вход которого подключен к первому выходу дешифратора, соединенному с нулевым входом триггера, третий вы- 0 ход дешифратора подключен к первым . входам блока элементов И и первого дополнительного эл емента И и элемента задержки, выход дополнительного дешифратора соединен с входом элемен- 5 та НЕ и вторым входом первого дополнительного элемента И, третий вход которого подключен к единичному выходу триггера, а выход - к третьему входу блока формировани  сигналов
    и второго регистров, дешифратор, пер-50 записи, причем вторые входы блока йый вход которого соединен с выходом элементов И соединены с нулевым вы- и вторым входом второго регистра, ходом триггера.
SU843793014A 1984-09-22 1984-09-22 Устройство дл считывани информации SU1285502A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843793014A SU1285502A1 (ru) 1984-09-22 1984-09-22 Устройство дл считывани информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843793014A SU1285502A1 (ru) 1984-09-22 1984-09-22 Устройство дл считывани информации

Publications (1)

Publication Number Publication Date
SU1285502A1 true SU1285502A1 (ru) 1987-01-23

Family

ID=21139363

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843793014A SU1285502A1 (ru) 1984-09-22 1984-09-22 Устройство дл считывани информации

Country Status (1)

Country Link
SU (1) SU1285502A1 (ru)

Similar Documents

Publication Publication Date Title
GB1071692A (en) Digital signal processing system
SU1285502A1 (ru) Устройство дл считывани информации
JPS5931751B2 (ja) ドツト式印刷装置
SU1096651A1 (ru) Устройство дл обнаружени ошибок в параллельном @ -разр дном коде
SU1174919A1 (ru) Устройство дл сравнени чисел
SU1541622A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
SU1603418A1 (ru) Устройство дл приема и обработки информации
SU467352A1 (ru) Устройство дл контрол формата сообщений
SU720507A1 (ru) Буферное запоминающее устройство
SU1451868A2 (ru) Устройство декодировани пространственно-временного кода
SU369705A1 (ru) Биелиотека
SU1234860A1 (ru) Мозаичное печатающее устройство
SU1425588A1 (ru) Устройство дл чтени микрофиш с автоматической установкой кадра
SU703842A1 (ru) Устройство дл считывани информации
SU1363224A1 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
SU1488967A1 (ru) Преобразователь кода
SU1580568A1 (ru) Устройство дл обнаружени и исправлени ошибок в кодовой последовательности
SU1474630A1 (ru) Устройство дл ввода информации
SU1305870A1 (ru) Устройство дл преобразовани чисел из позиционной системы счислени в модул рный код
SU1683017A1 (ru) Устройство дл формировани контрольного кода по модулю два
SU1156057A1 (ru) Преобразователь @ -значного двоичного кода в @ -значный
SU419884A1 (ru) Устройство для регистрации информации
SU1327297A1 (ru) Устройство дл исправлени ошибок
SU1109727A1 (ru) Устройство дл ввода информации
SU1302437A1 (ru) Устройство дл преобразовани параллельного кода в последовательный