SU1451868A2 - Устройство декодировани пространственно-временного кода - Google Patents
Устройство декодировани пространственно-временного кода Download PDFInfo
- Publication number
- SU1451868A2 SU1451868A2 SU864138567A SU4138567A SU1451868A2 SU 1451868 A2 SU1451868 A2 SU 1451868A2 SU 864138567 A SU864138567 A SU 864138567A SU 4138567 A SU4138567 A SU 4138567A SU 1451868 A2 SU1451868 A2 SU 1451868A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- elements
- synchronizer
- memory
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/02—Arrangements for detecting or preventing errors in the information received by diversity reception
- H04L1/06—Arrangements for detecting or preventing errors in the information received by diversity reception using space diversity
- H04L1/0618—Space-time coding
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
Изобретение относитс к автома- , может быть использовано в системах обработки дискретных данных и вл етс усовершенствованием известного устройства, описанного в авт.ев, № 966895. Изобретение позвол ет обрабатывать дублированные радио- граммы с целью получени одной, но более достоверной, за счет чего повышаетс его помехоустойчивость. Устройство декодировани пространст- венно-временного кода содержит эле- мент ИЛИ 1, формирователь 2 тактовых импульсов, синхронизатор 3 цикла, первые сидвиговые регистры 4, дешифраторы 5 группы, синхронизатор 6 метки, блок.7 максимума, вторые сдвиговые регистры 8, общий дешифратор 9, дополнительные сдвиговые регистры 10, элементы ИЛИ 11, ключи 12, элементы 13 и 14 пам ти, элементы 15 и 16 сравнени , выходной ключ 17, элемент 18 задержки, счетчик 19 импульсов и преобразователь 20 кодов. 1 ил. (Л
Description
Изобретение относится к автоматике, может быть использовано в системах обработки дискретных данных и является усовершенствованием известного устройства по авт.св. № 966895.
Целью изобретения является повышение помехоустойчивости.
На чертеже представлена функциональная схема устройства.
Устройство декодирования пространственно-временного кода содержит элемент ИЛИ 1, формирователь 2 тактовых импульсов, синхронизатор 3 цикла, первые сдвиговые регистры 4, дешифраторы 5 группы, синхронизатор 6 метки, блок 7 максимума, вторые сдвиговые регистры 8, общий дешифратор 9, дополнительные сдвиговые регистры 10, элементы ИЛИ 11, ключи 12, элементы 13 и 14 памяти, элементы 15 и 16 сравнения, выходной ключ 17, элемент 18 задержки, счетчик 19 импульсов и преобразователь 20 кодов. На чертеже обозначены, вход 21 и выход 22 устройства.
Устройство работает следующим образом.
На вход 21 поступает двоичная последовательность, разнесенная по времени и по разрядам. Эта последовательность поступает на сдвиговые входы регистров 10, каждая единица входной последовательности сдвигает еди~г ницу в старший разряд и записывает в младший. Нуль.входной последовательности не изменяет- состояние регистров 10, т.е.’в них число разрядов, заполненнвгх единицами, соответ’ствует числу единиц в каждой из раз несенных по времени входных последовательностях за первой, определяемой синхронизатором 3. По сигналу о конце цикла с выхода синхронизатора 3 устанавливаются в нулевое состояние регистры 10, и подсчет начинается заново.
Исправному каналу соответствует единица на первом выходе регистра 10 и нуль на втором выходе. Эта Комбинация выявляется элементом 11 при опросе синхронизатора 3, нй выходе которого присутствует сигнал, открывающий ключ 12 на время следующего цикла. Если сигнала нет, т.е. комбинация на выходах регистра 10 другая, то вход 21 отключается от регистра 4.
Сигнал с выхода элементов 11 поступает также на преобразователь 20, который, подсчитывая число исправных каналов, преобразует это число в двоичную форму. Это число характеризует вероятность и качество принятой посылки: чем оно больше, тем больше вероятность принятой посылки. Остальные каналы, состоящие из соответствующих регистров 10, элементов 11, ключей 12, работают аналогично. Кроме того, входная разнесенная последовательность через элемент ИЛИ 1 поступает на вход формирователя 2, который вырабатывает импульсы с фазой, соответствующей фазе информационных символов. Тактовые импульсы поступают на тактовые входы регистров 4 и производят запись информации. Состояние пространственновременной матрицы, записанной в сдвиговых регистрах 4, непрерывно декодируется дешифраторами 5, причем декодирование производится по всем возможным признакам. Результат декодирования поступает на входы синхронизатора 6 и на входы блока 7 максимума, входы которого соответствуют номеру групп. Если в данный момент г времени определенная группа продекодировалась по большему количеству признаков, чем остальные, то сигнал появляется на соответствующем выходе блока 7. Одновременно синхронизатор 6 запускает синхронизатор 3, вырабатывающий синхроимпульсы групп, которые, поступая на тактовые входы регистров 8, производят запись в них информации, поступающей с выхода блока 7 максимума. В результате в регистрах 8 записывается пространственновременная матрица. Далее комбинации декодируются дешифратором 9. Декодированная информация поступает на эяегмент 14 памяти.
Для надежного вхождения в синхронизм перед передачей радиограммы передается синхропоследовательность в элемент 16 сравнения матрица синхропоследовательности. Синхропоследовательность декодируется аналогично информационным сигналам. Декодированный сигнал поступает на вход элемента 16. При его совпадении с матрицей синхропоследовательно-ст'и выдается сигнал запрета работы преобразователя 20. В противном случае сигнал запрета отсутствует, т.е.
элемент 16 служит для установления начала передачи радиограммы.
Элементы 13 и 14 представляют собой запоминающие устройства с автоматическим наращиванием адреса при каждом обращении к ним по сигналу Запись.
В исходном состоянии элемент 13 обнулен. Число (двоичное), характеризующее число исправных каналов, поступает на вход элемента 13 и первый вход элемента 15 сравнения. На второй вход элемента 15 поступает число из элемента 13 по сигналу считывания с выхода синхронизатора 3 цикла. Если число на первом входе элемента 15 больше, чем на втором, то на его выходе появляется сигнал записи. В противном случае сигнал записи отсутствует. Так как пе~. ред принятием первой радиограммы элемент 13 был обнулен, то на выходе элемента 13 всегда нуль и при принятии первой радиограммы всегда на выходе элемента 15 формируется сигнал записи, по которому происходит · запись числа, характеризующего количество исправных каналов в элементе 13, а самой посылки - в элементе 14. Через время задержки на элементе 18 задержки сигнал считывания опрашива*ет элемент 14, на выходе которого появляется значение только что записанной посылки, которая поступает на вход ключа 17. Так как сигнал разрешения со счетчика 19 поступает только при передаче последней радиограммы, то и информация с выхода элемента 14 на выход 22 поступает только в этом случае. При приеме второй радиограммы происходит следующее. С выхода преобразователя 20 вероятность качества посылки (ВК 2) поступает на первый вход элемента 15, на второй вход поступает вероятность качества аналогичной посылки, но из первой радиограммы (ВК 1).. Если ВК 2 больше ВК 1, то появляется сигнал на выходе элемента 15 и ВК 2 записывается на место ВК 1, а также посылка из второй радиограммы на место посылки из первой радиограммы. Если ВК 1 больше ВК 2, то в элемен10 t;
ВНИИПИ Заказ 7092/56 тах 14 и 13 остается информация от первой радиограммы.
При приеме третьей и последующих радиограмм устройство работает аналогично.
Таким образом, окончательная радиограмма формируется из аналогичных посылок, принадлежащих различным радиограммам, но имеющих наибольшую вероятность качества.
Claims (1)
- Формула изобретенияУстройство декодирования пространственно-временного кода по авт. св. № 966895, о тличающеес я тем, что, с целью повышения помехоустойчивости, в устройство дополнительно введены элементы памяти, элементы сравнения, выходной ключ, элемент задержки, счетчик импульсов и преобразователь кодов, выход которого соединен с информационным входом первого элемента памяти и с первым входом первого элемента сравнения, выход которого соединен с входами записи первого и элементов памяти, выходы соединены соответственно входом первого элемента сравнения и с первым входом выходного ключа, выходы второго элемента сравнения и счетчика импульсов соединены соответственно с входами запрета преобразователя кодов и с вторым входом выходного ключа, выход элемента задержки соединен с входом считывания второго элемента памяти ка импульсов и вход памяти объединены и подключены к выходу синхронизатора цикла, информационный вход воторого элемента памяти и .вход второго элемента сравнения объединены и подключены к выходу общего дешифратора, информацонные входы преобразователя кодов подключены к выходам соответствующих элементов И, третьи - прямые входы которых подключены к выходу синхронизатора цикла, выход выходного ключа является выходом устройства.второго которых с вторым , вход счетчи, вход элемента задержки считывания первого элементаIТираж 879ПодписноеПроизв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4 ft
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864138567A SU1451868A2 (ru) | 1986-10-17 | 1986-10-17 | Устройство декодировани пространственно-временного кода |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864138567A SU1451868A2 (ru) | 1986-10-17 | 1986-10-17 | Устройство декодировани пространственно-временного кода |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU966895 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1451868A2 true SU1451868A2 (ru) | 1989-01-15 |
Family
ID=21264259
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864138567A SU1451868A2 (ru) | 1986-10-17 | 1986-10-17 | Устройство декодировани пространственно-временного кода |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1451868A2 (ru) |
-
1986
- 1986-10-17 SU SU864138567A patent/SU1451868A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторские свидетельство СССР W 966895, кл. Н 03 М 13/00, 1981. I * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4408325A (en) | Transmitting additional signals using violations of a redundant code used for transmitting digital signals | |
US4665533A (en) | Digital signal transmission system | |
US4177456A (en) | Decoder for variable-length codes | |
GB1471419A (en) | Signal conversion system | |
SU1451868A2 (ru) | Устройство декодировани пространственно-временного кода | |
US4551720A (en) | Packet switching system | |
JPS6031372B2 (ja) | 無線受信装置 | |
US4229819A (en) | Data transmission system | |
SU1566500A1 (ru) | Устройство цикловой синхронизации | |
SU1196934A1 (ru) | Устройство дл приема телеметрической информации | |
SU1275508A1 (ru) | Устройство дл приема дискретной информации | |
SU1068927A1 (ru) | Устройство дл ввода информации | |
GB1570914A (en) | Method and apparatus for bandwidth compression | |
SU1597890A1 (ru) | Способ приема управл ющих сигналов | |
SU1319316A1 (ru) | Синхрогенератор | |
SU1285502A1 (ru) | Устройство дл считывани информации | |
SU1755722A3 (ru) | Устройство дл устранени обратной работы в системах передачи дискретных сообщений с фазовой манипул цией | |
SU1075433A1 (ru) | Приемник команд стаффинга | |
US6169773B1 (en) | System for synchronizing a block counter in a radio-data-system (RDS) receiver | |
SU1200290A1 (ru) | Формирователь адреса | |
SU1439608A1 (ru) | Устройство дл сопр жени @ источников информации с ЦВМ | |
SU1305747A1 (ru) | Устройство приема информации с временным разделением каналов | |
SU1598191A1 (ru) | Устройство дл приема биимпульсных сигналов | |
JPH0338786B2 (ru) | ||
SU1711342A1 (ru) | Способ цикловой синхронизации и система дл его осуществлени |