SU703842A1 - Устройство дл считывани информации - Google Patents
Устройство дл считывани информацииInfo
- Publication number
- SU703842A1 SU703842A1 SU762392720A SU2392720A SU703842A1 SU 703842 A1 SU703842 A1 SU 703842A1 SU 762392720 A SU762392720 A SU 762392720A SU 2392720 A SU2392720 A SU 2392720A SU 703842 A1 SU703842 A1 SU 703842A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- decoder
- output
- input
- code
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ИHФOP IAЦИИ
1
Изобретение относитс к о.бла.сти автоматики и вычислительной техники и может быть испольэов.ано, в частности . дл считывани информации с фотопленки . ..
Одно из известных устройств . содержит блок воспри ти , подключенный к бтюку логической обработки информации 1 . .
Наиболее близким техническим решением к насто щему изобретению вл етс устройство, содержащее блок воспри ти , подключенный к первому регистру , соединенному с одним из входоз дешифратора и с блоком управлени , подключенным ко второму регистру , блок формировани сигналов записи , соединенный с дешифратором и элементом И, подключенным к дешифратору и к третьему регистру 2.
Недостатком известных устройств дл считывани информации вл етс критичность к размерам считываемых кодовых меток, что делает невозможным устран ть избыточность считываемой И 1формации и снижает надежность работы устройства.
Целью изобретени вл етс повышение надежности устройства дл считывани информации путем устранени . избыточности в учитываемой, информа- ции. Это обеспечиваетс тем, что в предлагаемом устройстве дл считывани информации выход блока воспри ти подключен к первым -входам второго регистра, вторые входы которого соединены с блоком управлени , выход второго регистра подключен к третьему его входу и другому входу дешифратора а вход элемента .И соединен с выходом блока управлени .
Изобретение по сн етс чертежом, на котором приведена блок-схема Устройства дл считывани информации. Устройство содержит блок 1 воспри ти , выполненный в виде матрицы фотоприемников , соединенный со входами первого и второго регистров 2, 3, дешифратор 4, подключенный через блок 5 формировани сигналов записи к третьему регистру б, элемент 7 И, соединенный с блоком 8 управлени , с блоком 5 формировани сигналов записи и с дешифратором 4, подключенньви -к первому и второму регистрам 2,3, которые соединены с блоком 8 управлени .
Устройство дл считывани информации работает следующим образом.
Claims (2)
- 703842 При считывании с носител информа .ции колЬвой матрицы ме-ток, первой заноситс в первый и второй регистр 2, 3 строка метками во всех разр дах (столбцах) и-этот код сохран атс во втором регистре 3 на веСЕ цикл считывани кодовой матрицы в качеств шаблона. При этом после считывани гйазэнной .строки, блок 8 управлени блокирует запись во второй pierndrp 5 последующих строк кодовой матрицы, запись которых во второй регистр 3 осуществл етс через первый регистр 2 и блок 8 управлени , причем под действием; тактовых сигйалов, поступа адих от блока 8 управле:ни на входы первого и второго регистров 2, .3 и вход элемента 7 И, кЬд каждой строки передаетс через дешифратор 4 и блок 5 формировани снгналЬв записи в тре : тий регистр б, вл йвдййс выХбдйОм р гистром, а код первой строки перезап J сываетсй;7снр 0 вгорой регистр 3. Takкёк размеры фотопрйемников в 7 блоке 1 Боспр-и тк IHачительно мень :йё размеров считываемых меток, то ; при считывании кажда метка, воздейству на несколько фОГЪприейНиков, будет фиксироватьс несколькими аз р дами и первого и второго регйстр ов 2, 3, а при последовательной перебыл :ке считанного кода строки в дешифратор 4 на один разр д считанной- инфор мации будет передаватьс нес1 олько импульСсэв.;: : .:. Число такт.Овых импульсов, необходимое дл передачи .одной строки кодо . вой матрицы из первого и второго регистров 2, 3 в дешифратор 4 равно i числу разр дов в этих регистрах. Йри коде.рр на входе дешифратора .4 на его первом выходе формиру ,етс сигнал, отпирающий элемен т 7 И. Под .BieftcTBHeM тактовых импульсов на ; йыходё 1лёмёнта 7 И формируюЬгй сигналы , опрашивающие блок 5 формировани сигналов записи. Если в предшествующие промежутки времени на входе дешифратора 4 действозза тоЛЁкО йбд числа 00 и на его втором и треTbeiM входах сигналы отсутствовали, то в этом случае, при опросе блока 5 формировани сигцплов записи сигналом с выхода элемента 7 И, на выходе этого блока сигналы записи не формируютс . При поступлении на вход дешифратора 4 с выходов первого и второго регистров 2, 3 кодов 11 на его выходе вырабатываетс код 1 который по,сигналу с, элемента 7 И переписыйаГётс в третий регистр; если же на выходе первого регистра 2 имеетс -1 а на выходе второго рекод . -г-fГистра 3 - . 1 - 3 третий регистр 6 записываетс О . После считывани последней строки кодовой матрицы логические блоки устройства устанавливаютс в исходное состо ние. Технико-экономический эффект от изобретени заключаетс в повышении надежности устройства дл считывани информации. f- - Формула изобретени Устройство дл считывани информации , соде 5Жащее блок воспри ти , подключенный к первому регистру, соединенномус одним из входов дешифратора и с блоком управлени , подключенным ко второму perftcTjsy, блок формировани сигналов записи, соединенный с Дешифратором, и элементом И, прдклю ейным к дешифратору, и к третьему регистру, отличающеес тем, что, с целью повышени надежности устройства путем устранени избыточнрсти в считываемой информации , выход блока воспри тий подключен , к первым входам второго регистра, вторые входа которого соединены с блоком управлени , выход второго регистра подклиэчен к третьему его входу и другому входу дешифратора, а вход элемента И Соединен с выходом блока уп ййлени . Источники информации, рин твге во внимание при экспертизе :ГТ: патент CWA 3473036, л. 250-219Д, опублик, 1969.
- 2. Патент CIUAi 3970990, л. 340-146.3 от 20.07-.76 (прототип) .703842
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762392720A SU703842A1 (ru) | 1976-08-05 | 1976-08-05 | Устройство дл считывани информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762392720A SU703842A1 (ru) | 1976-08-05 | 1976-08-05 | Устройство дл считывани информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU703842A1 true SU703842A1 (ru) | 1979-12-15 |
Family
ID=20672831
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762392720A SU703842A1 (ru) | 1976-08-05 | 1976-08-05 | Устройство дл считывани информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU703842A1 (ru) |
-
1976
- 1976-08-05 SU SU762392720A patent/SU703842A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4031515A (en) | Apparatus for transmitting changeable length records having variable length words with interspersed record and word positioning codes | |
GB1394548A (en) | Data recirculator | |
GB1422819A (en) | Matrix data manipulator | |
SU703842A1 (ru) | Устройство дл считывани информации | |
GB1257142A (ru) | ||
SU745389A3 (ru) | Устройство дл формировани знаков на матричном индикаторе | |
SU1182533A1 (ru) | Устройство для сопряжения источника и приемника информации | |
SU670958A2 (ru) | Устройство дл обработки телеизмерительной информации | |
JPS55136753A (en) | Compressed data recovery system | |
JPS578829A (en) | Input and output controller | |
US3222648A (en) | Data input device | |
SU1300514A1 (ru) | Устройство дл считывани информации с перфоленты | |
SU1195381A1 (ru) | Устройство дл магнитной записи цифровой информации | |
SU363108A1 (ru) | Многоканальное счетное устройство | |
SU924754A1 (ru) | Ассоциативна запоминающа матрица | |
SU428383A1 (ru) | Устройство управления цифровой вычислительной машины | |
SU1275540A1 (ru) | Устройство дл обнаружени и исправлени ошибок в доменной пам ти | |
SU656052A1 (ru) | Преобразователь двоичнодес тичного кода в двоичный | |
SU1203498A1 (ru) | Цифровой генератор функций | |
SU1244656A1 (ru) | Устройство дл вывода информации | |
SU1182529A1 (ru) | Устройство сопряжения процессора с арифметическим расширителем | |
SU583424A1 (ru) | Устройство дл сопр жени | |
SU1564695A1 (ru) | Буферное запоминающее устройство | |
SU362291A1 (ru) | УСТРОЙСТВО дл МОДЕЛИРОВАНИЯ ОДНОРОДНЫХ КОНЕЧНЫХ ЦЕПЕЙ МАРКОВА | |
SU1070548A1 (ru) | Генератор случайного Марковского процесса |