SU1280386A1 - Digital correlator - Google Patents
Digital correlator Download PDFInfo
- Publication number
- SU1280386A1 SU1280386A1 SU843841611A SU3841611A SU1280386A1 SU 1280386 A1 SU1280386 A1 SU 1280386A1 SU 843841611 A SU843841611 A SU 843841611A SU 3841611 A SU3841611 A SU 3841611A SU 1280386 A1 SU1280386 A1 SU 1280386A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- mask
- group
- inputs
- elements
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относитс к области автоматики и вычислительной техники, в частности к устройствам статистической обработки сигналов, и может примен тьс дл построени статистических анализаторов сигналов, используемых в автоматизированных сис0-4J темах научных исследований и т.п. Цель изобретени - повышение достоверности результатов при работе с периодами коррел ции большими, чем единица-,- за счет исключени повторных сравнений одного и того же символа одной строки с повтор ющимис символами другой строки. Коррел тор содержит регистр 1 эталона, группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ , регистр 3 сигнала, две группы элементов И 4 -4 , , сумматор 6, регистр 7 маски сигнала, регистр 8 маски эталона, входы 9-13 коррел тора . Определение коррел ции в устройi стве осуществл етс путем последовательного сдвига содержимого регист (Л ра 1 и поразр дного сравнени значени регистра 3 и регистра 1 при помощи группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ. 1 ил., I табл. гоThe invention relates to the field of automation and computer technology, in particular, to devices for statistical signal processing, and can be used to build statistical signal analyzers used in automated systems for scientific research topics, etc. The purpose of the invention is to increase the reliability of results when working with correlation periods longer than one -, by eliminating repeated comparisons of the same character of one line with repeated characters of another line. The correlator contains a register of 1 standard, a group of elements EXCLUSIVE OR NOT, a register of 3 signals, two groups of elements AND 4-4, an adder 6, a register 7 of a signal mask, a register 8 of a mask of a standard, inputs 9-13 of the correlator. Determination of correlation in the device is carried out by sequentially shifting the contents of the register (Lra 1 and a bitwise comparison of the value of register 3 and register 1 with the help of the group of elements EXCLUSIVE OR NONE. 1 ill., Table I
Description
Изобретение относитс к автоматике и вычислительной технике, в частности к устройствам статистической обработки сигналов, и может быть применено дл построени статистических анализаторов сигналов, используемых в автоматиизированных системах научных исследований, в информационно-поисковых системах и т.п.The invention relates to automation and computing, in particular to devices for statistical signal processing, and can be used to build statistical signal analyzers used in automated research systems, information retrieval systems, and the like.
Цель изобретени - повышение достоверности результате при работе с периодами коррел ций большими,. 1чем единица, за счет исключени повторных сравнений одного и того же символа одной строки с повтор ющимис символами другой строки.The purpose of the invention is to increase the reliability of the result when working with long periods of correlation. 1 unit, by eliminating repeated comparisons of the same character of one line with repeated characters of another line.
На чертеже изображена структурна схема коррел тора.The drawing shows a structural diagram of a correlator.
Цифровой коррел тор-содержит регистр 1 эталона, группу элементов ИСКЛЮЧАЩЕЕ ИЛИ-НЕ 2,-2, регистр 3 сигнала, первую группу элементов И 4-4 вторую группу элементов И 5.-5 , сумматор 6, регистр 7 маски сигнала, регистр 8 маски эталона, первый информационный вход 9, вход JO сигнала коррекции масок, второй . информационный вход П, вход 12 задани кода маски эталона и вход 13 задани кода маски сигнала.Digital correlator torus contains a register of 1 standard, a group of elements EXCLUSIVE OR NOT 2, -2, a register of 3 signals, the first group of elements AND 4-4 a second group of elements AND 5.-5, an adder 6, a register of 7 signal masks, a register 8 master mask, the first information input 9, the input JO signal correction masks, the second. information input P, input 12 of the reference mask code and input 13 of the signal mask code.
Коррел тор работает следующим образом .The correlator works as follows.
Исследуема строка вдвигаетс в регистр 3 сигнала,, эталонна строка- в регистр 1 эталона,коды соответствующих масок, состо щие из нулей и единиц , - в регистр 8 маски эталона и регистр 7 маски сигнала. Опре деление коррел ции в устройстве осуществл етс путем последовательного сдвига содержимого регистра t и поразр дного сравнени значени регистра 3 и регистра 1 при помощи группы элементов ИСКЛЮЧАЮЩЕЕ ШШ-НЕ 2, выходы которых поступают на 6 через элементы И 4 группй, управл емые кодами масок, поступающих из per гистров 7 и В. На выходе сунматора 6 за период коррел ции накапливаетс двоичное слово, прет етавл ющее собой число разр дов 3 и регистра 1, совпавших дл текущего такта синхронизации регистров с учетом кодов масок из регистров 7 и 8, которые определ ют те разр ды, дл которых выполнение сравнений не требуетс . В этих разр дах или в регистре 8, или в регистре 7, или вThe line under investigation is moved into register 3 of the signal, the reference string, into register 1 of the reference, codes of the corresponding masks consisting of zeros and ones, into register 8 of the mask of reference and register 7 of the signal mask. The device determines the correlation in the device by sequentially shifting the contents of the register t and sequentially comparing the values of register 3 and register 1 with the help of the group of EXCLUSIVE SHW-HE 2 elements, the outputs of which enter 6 through the elements of the 4 groups controlled by mask codes, arriving from per gistrov 7 and B. At the output of the filler 6 during the correlation period, a binary word accumulates, which is the number of bits 3 and register 1, which coincided for the current register synchronization cycle taking into account mask codes from registers 7 and 8 which define those bits for which comparisons are not required. In these bits or in register 8, or in register 7, or
том и другом могут быть записаны О и, поскольку разр дные выходы регистров 7 и 8 соединены с первыми и вторыми входами элементов И 4, на третьи входы которых поступают сигналы с выходов элементов 2 ИСКЛЮЧАЮТЦЕЕ ИЛИ-НЕ, максированные разр ды не достигают сумматора 5. Далее процесс вычислени функции коррел ции повтор етс дл каждого последующего такта сдвига. Содержимое регистров 1 и 8 сдвигаетс синхронно, а содержимое регистров 3 и 7 сохран етс , т.е. не сдвигаетс . Тем самым устанавливаетс однозначное соответствие каждому символу в регистре 3 О или 1 в регистре 7 маски символа в регистре 1 и кода в регистре 8. Перед каждым новым тактом сдвига по сигналу коррекции масок, поступающему на вход 10 коррел тора и далее на вторые входы И 5 группы, происходит коррекци кодов масок. Она заключаетс в том, что дл тех разр дов, в которых произшло сравнение и на выходах элементов И 4 возникла 1, в регистрах 7 и 8 масок выставл ютс О и соответствующие им символы эталона и сигнала в дальнейших сравнени х не участвуют и не измен ют результата в сумматоре 6. Выставление О происходит по цепи: выход элемента И 4 первой группы - элемент И 5 второй группы вход соответствующего маскируемого разр да регистра 8 - регистр 7.that and the other can be written O and, since the bit outputs of registers 7 and 8 are connected to the first and second inputs of the AND 4 elements, the third inputs of which receive signals from the outputs of the elements 2 EXCLUDING OR NOT, the maximal bits do not reach the adder 5. Then, the process of calculating the correlation function is repeated for each successive shift cycle. The contents of registers 1 and 8 are shifted synchronously, and the contents of registers 3 and 7 are saved, i.e. does not shift. This establishes a one-to-one correspondence to each character in register 3 O or 1 in register 7 of the character mask in register 1 and the code in register 8. Before each new shift stroke, the mask correction signal is applied to the input 10 of the correlator and then to the second inputs AND 5 group, the mask codes are corrected. It consists in the fact that for those bits in which the comparison was made and the outputs of the elements And 4 appeared 1, registers 7 and 8 of the masks are set to O and the corresponding symbols of the reference and signal do not participate in further comparisons the result in the adder 6. The setting of O occurs on the circuit: the output of the element And 4 of the first group - the element And 5 of the second group the input of the corresponding masked bit of register 8 - register 7.
В таблице приведены состо ни регистров и сумматора по тактам начина с момента завершени набора информации на регистры сигнала, эталона и масок и на два такта коррел ции как дл первого, так и дл второго эталона. Из таблицы следует, что цифровой коррел тор вычисл ет итоговое значение S 3 дл эталона DASD и дл DDSK. Таким образом , идентификаци исследуемого сигнала выполнена правильно и однозначно .The table shows the states of the registers and the adder in cycles starting from the moment of completing the set of information on the signal, standard and mask registers and on two correlation cycles for both the first and second standards. It follows from the table that the digital correlator calculates the total value of S 3 for the DASD standard and for DDSK. Thus, the identification of the test signal is performed correctly and unambiguously.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843841611A SU1280386A1 (en) | 1984-09-25 | 1984-09-25 | Digital correlator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843841611A SU1280386A1 (en) | 1984-09-25 | 1984-09-25 | Digital correlator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1280386A1 true SU1280386A1 (en) | 1986-12-30 |
Family
ID=21157789
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843841611A SU1280386A1 (en) | 1984-09-25 | 1984-09-25 | Digital correlator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1280386A1 (en) |
-
1984
- 1984-09-25 SU SU843841611A patent/SU1280386A1/en active
Non-Patent Citations (1)
Title |
---|
Элтон Дж. 64-разр дный коррел тор - шаг вперед в области цифровой обработки сигналов. - Электроника, 1981, № 14, с. 41-49. Авторское свидетельство СССР № 1076914, кл. G 06 F 15/336, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2719959A (en) | Parity check system | |
EP0118978A3 (en) | Address sequencer for pattern processing system | |
US3159810A (en) | Data transmission systems with error detection and correction capabilities | |
SU1280386A1 (en) | Digital correlator | |
US2894067A (en) | Code translator | |
SU1571614A1 (en) | Symbol correlator | |
JPS5592054A (en) | Unique word detection circuit | |
SU1424011A1 (en) | Associative adder | |
SU1243100A1 (en) | Device for detecting and correcting errors | |
SU1315997A1 (en) | Device for generating coordinates of net area | |
SU553609A1 (en) | Communication device | |
SU1575168A1 (en) | Device for isolation of median of three numbers | |
SU1432784A1 (en) | Converter of binary code to residual class system code | |
SU1242933A1 (en) | Device for comparing binary numbers | |
SU1481744A1 (en) | Multiplier | |
SU1495800A1 (en) | Device for data check in parallel code | |
SU1376081A1 (en) | Adding device | |
SU1661791A1 (en) | Boolean differential equations solving device | |
SU1278863A1 (en) | Interface for linking the using equipment with digital computer | |
SU1107133A1 (en) | Device for computing coefficients of walsh-adamard transform | |
SU1427577A1 (en) | Device for reducing fibonacci codes to minimal form | |
SU1552171A1 (en) | Device for comparison of numbers in residual classes system | |
SU1615702A1 (en) | Device for numbering permutations | |
SU1667050A1 (en) | Module for boolean function logic transformation | |
SU1059573A1 (en) | Microprogram control unit |