SU553609A1 - Communication device - Google Patents
Communication deviceInfo
- Publication number
- SU553609A1 SU553609A1 SU1976368A SU1976368A SU553609A1 SU 553609 A1 SU553609 A1 SU 553609A1 SU 1976368 A SU1976368 A SU 1976368A SU 1976368 A SU1976368 A SU 1976368A SU 553609 A1 SU553609 A1 SU 553609A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- shift register
- communication device
- bit
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Description
1one
Изобретение относитс к области вычислительной техники и может найти применение дл построени устройства св зи между объектами различного назначени .The invention relates to the field of computing and can be used to build communication devices between objects of various purposes.
Известно устройство св зи в вычислительной системе, содерн ащее дискрипторные регистры св зей, с которыми может работать ЭВМ.A communication device in a computer system is known, containing descriptor communication registers with which a computer can operate.
Однако, это устройство не позвол ет сократить объем оборудовани устройства св зи и повысить его надежность 1.However, this device does not allow to reduce the amount of equipment of the communication device and to increase its reliability 1.
Из известных устройств наиболее близким по технической супдности вл етс устройство св зи, содержащее блок передачи, первый и второй элементы «И, первый и второй элементы «НЕ, регистр сдвига, шифратор, первый вход устройства соединен с первым входом первого элемента «И, второй вход устройства соединен с первым входом второго элемента «Pi, третий вход устройства соединен со входом шифратора, четвертый вход- с первым входом регистра сдвига и со входом первого элемента «НЕ, выход которого соединен со вторым входом второго элемента «И, выход которого соединен со вторым входом регистра сдвига и через второй элемент «НЕ с третьим входом регистра сдвига, выход первого элемента «И соединен с четвертым входом регистра сдвига, первый выход которого соединен с его п тым входом, группа выходов регистра сдвига соединена с соответствующими входами шифратора, выход которого соединен с первым входом блока передачи, группа входов блока передачи вл етс входами устройства, группа выходов- выходами устройства 2.Of the known devices, the closest in technical support is a communication device containing a transmission unit, the first and second elements are AND, the first and second elements are NOT, the shift register, the encoder, the first input of the device is connected to the first input of the first element AND, the second the input of the device is connected to the first input of the second element Pi, the third input of the device is connected to the input of the encoder, the fourth input is connected to the first input of the shift register and to the input of the first element NOT, the output of which is connected to the second input of the second element I, O one of which is connected to the second input of the shift register and through the second element “NOT to the third input of the shift register, the output of the first element“ I ”is connected to the fourth input of the shift register, the first output of which is connected to its fifth input, the group of outputs of the shift register is connected to the corresponding inputs the encoder, the output of which is connected to the first input of the transmission unit, the group of inputs of the transmission unit is the device inputs, the output-output group of the device 2.
Недостаток - невозможность выполнить его в виде интегральной схемы. Цель - упрощение устройства.The disadvantage is the inability to perform it in the form of an integrated circuit. The goal is to simplify the device.
Поставленна цель достигаетс тем, что устройство содержит третий и четвертый элементы «И, элемент «ИЛИ, третий элемент «НЕ, триггер, группа выходов регистра сдвига соединена с ответствующими входами элемента «ИЛИ, выход которого соединен с первым входом третьего элемента «И, второй вход которого соединен со вторым выходом регистра сдвига, а выход вл етс первым выходом устройства и соединен со вторым входом первого элемента «И и первым входом четвертого элемента «И, второй и третий входы которого вл ютс п тым и шестым входами устройства, а выход соединен с нулевым входом триггера, единичный вход которого через элемент «НЕ соединен с выходом элемента «ИЛИ, а единичный выход вл етс вторым выходом устройства и соединен со вторым входом блока передачи. На чертелсе изображена функциональна The goal is achieved by the fact that the device contains the third and fourth elements "AND, the element" OR, the third element "NOT, trigger, a group of outputs of the shift register is connected to the corresponding inputs of the element" OR, the output of which is connected to the first input of the third element "AND, the second the input of which is connected to the second output of the shift register, and the output is the first output of the device and connected to the second input of the first element "And and the first input of the fourth element" And, the second and third inputs of which are the fifth and sixth inputs The output is connected to the zero input of the trigger, the single input of which through the element is NOT connected to the output of the element OR, and the single output is the second output of the device and is connected to the second input of the transmission unit. The sketch is functional.
схема устройства св зи.communication device diagram.
Устройство состоит из блока передачи 1, регистра сдвига 2, шифратора 3, четырех элементов «И 4, 5, 6, 7, трех элементов «НЕ 8, 9, 10 элемента «ИЛИ 11 и триггера 12.The device consists of the transfer unit 1, the shift register 2, the encoder 3, the four elements “AND 4, 5, 6, 7, the three elements“ NOT 8, 9, 10 elements “OR 11 and the trigger 12.
Импульсы сдвига иостуиают иа первый вход устройства 13, а импульсы сброса на второй вход устройства 14. Последовательиость тактовых импульсов, необходима дл работы шифратора 3, подаетс на третий вход устройства 15. На четвертый вход устройства 16 поступают сигналы вызова от группы «М внешних устройств. Опрос состо ни устройства св зи производитс через и тый вход 17, а запрет опроса - через шестой вход 18. Запрет опроса на «М внешних устройств поступает с первого выхода устройства 19, а вызов из устройства св зи - со второго выхода устройства 20. Груипа входов блока передачи 21, 22, 23, 24 вл етс входами , а группа выходов 25, 26, 27, 28 - выходами устройства. Второй вход первого элемента «И 4 инвентируюи.;ий. Количество внешних устройств, которые могут быть подключены к устройству св зи, определ етс разр дностью регистра сдвига.The shift pulses start the first input of the device 13, and the reset pulses to the second input of the device 14. The clock sequence, necessary for the encoder 3 to work, is fed to the third input of the device 15. The fourth input of the device 16 receives call signals from the M group of external devices. The interrogation of the state of the communication device is carried out via the input 17, and the prohibition of the interrogation via the sixth input 18. The interrogation is denied to the "M external devices" from the first output of the device 19, and the call from the communication device - from the second output of the device 20. the inputs of the transmission unit 21, 22, 23, 24 are the inputs, and the group of outputs 25, 26, 27, 28 are the outputs of the device. The second input of the first element "And 4 Inventory.; S. The number of external devices that can be connected to a communication device is determined by the size of the shift register.
Работу устройства св зи можно проследить на примере, когда к нему подключено семь внешних устройств.The operation of the communication device can be traced by an example when seven external devices are connected to it.
В этом случае регистр сдвига имеет восемь разр дов. В каждом восьмом такте на второй вход устройства 14 поступает импульс сброса , который проходит через элемент «И 5 и поступает на инвертируюший вход сброса регистра сдвига 2. Этот импульс устанавливает разр ды его в нулевое состо ние. Сигнал с выхода элемента «И 5 через второй элемент «НЕ 9 поступает на инвертирующий третий вход записи нулевого разр да регистра сдвига 2. Следовательно, после восьмого такта регистр сдвига 2 имеет в нулевом разр де «1, а в остальных разр дах «О.In this case, the shift register has eight bits. In every eighth cycle, a reset pulse is sent to the second input of the device 14, which passes through the AND 5 element and arrives at the inverting reset input of the shift register 2. This pulse sets the bit to the zero state. The signal from the output of the element “AND 5” through the second element “NOT 9” enters the inverting third input of the zero-bit recording of the shift register 2. Therefore, after the eighth clock cycle, the shift register 2 has “1” in the zero bit, and in the remaining bits “O.
В следуюш;ем первом такте в регистре 2 с иомошью сдвигаюш,их тактовых импульсов, приход ших на вход 13 через элемент «И 4, происходит сдвиг «1, записанной в нулевом разр де, в первый разр д регистра. Одновременно регистр сдвига 2 ожидает прихода вызова от первого внешнего устройства с входа 16. Если вызов от первого внешнего устройства на входе 16 не был прин т в первом такте , то во втором такте происходит сдвиг «1 во второй разр д регистра сдвига 2 и ожидание вызова от второго внешнего устройства.The next step in register 2 with the shift and its clock, their clock pulses, which arrived at input 13 through the element “And 4,” is shifted “1, recorded in zero bit, for the first bit of the register. Simultaneously, shift register 2 waits for a call from the first external device from input 16. If a call from the first external device at input 16 was not received in the first cycle, then in the second cycle there is a shift "1 in the second bit of shift register 2 and call waiting from the second external device.
Допустим, что вызов от второго внешнего устройства поступил во втором такте. В этом случае в нулевой разр д регистра сдвига 2 записываетс «1. Таким образом, во втором такте регистр сдвига 2 находитс в состо нии, когда к него в нулевом и во втором разр дах записана «1. В этом случае «1 с выхода второго разр да регистра сдвига 2 через элемент «ИЛИ 11 поступает на первый вход элементов «И 6, а втора «1 с выхода нулевого разр да регистра сдвига 2 непосредственно поступает на второй вход этого элемента . Логическа «1, с выхода элемента «И 6 поступает на первый выход устройства 19, через который происходит запрет опроса впешиих устройств, подключенных к устрой5 ству св зи. того, сигнал с выхода элемента «И 6 поступает на первый вход элемента «И 7 и на второй инвертируюш,ий вход элемента «И 4 и тем самым блокирует подачу имиульсов сдвига с входа устройства 13 на 10 четвертый вход регистра сдвига 2, который останавливаетс . В такте опроса, поступаюш ,его на вход 17, при отсутствии на входе 18 сигнала запрета опроса, на выходе элемента «И 7 по вл етс «1, котора перебрасы15 вает триггер 12. Сигиал с выхода триггера 12 поступает на второй выход устройства 20 и иа первый вход блока передачи «1, коммутиру входы - выходы устройства 25-23, 26-24, 21-27, 22-28 дл иередачи по ним 0 информации. Сигнал на втором выходе 20 устройства соответствует сигналу вызова из устройства св зи. Шифратор 3 с помощью тактовых импульсов, поступающих со входа 15, фор.мирует код второго внешнего устрой5 ства, который поступает на второй вход блока передачи 1 дл передачи на одии из выходов 27-28.Assume that the call from the second external device arrived in the second cycle. In this case, "1." Is written to the zero bit of shift register 2. Thus, in the second cycle, the shift register 2 is in the state when to it in the zero and in the second bit is written "1. In this case, “1 from the output of the second bit of the shift register 2 through the element“ OR 11 is fed to the first input of the elements “AND 6, and the second“ 1 from the output of the zero bit of the shift register 2 is fed directly to the second input of this element. Logical "1, from the output of the element" And 6 enters the first output of the device 19, through which the prohibition of interrogation of the upstream devices connected to the communication device occurs. In addition, the signal from the output of the element “AND 6” goes to the first input of the element “AND 7 and to the second inverting input element“ and 4 and thereby blocks the supply of shift emulsions from the input of the device 13 to 10, the fourth input of the shift register 2, which stops. In the polling cycle, it arrives at its input 17, in the absence of an interrogation prohibition signal at input 18, at the output of the element "And 7" appears "1, which sends trigger trigger 12. Sigal from the output of trigger 12 goes to the second output of device 20 and and the first input of the transmission unit "1, switching inputs - outputs of the device 25-23, 26-24, 21-27, 22-28 for transmitting 0 information on them. The signal at the second output 20 of the device corresponds to the call signal from the communication device. The encoder 3 uses the clock pulses from input 15 to format the code of the second external device, which is fed to the second input of transmission unit 1 for transmission on one of the outputs 27-28.
После прохождени информации через блок передачи «1 второе внешнее устройство пре0 кращает подачу на вход устройства 16 сигнала вызова, и на втором входе элемента «И 5 по вл етс «1.After the information passes through the transmission unit, "1 the second external device stops sending the call signal to the input of the device 16, and at the second input of the element" AND 5 it appears "1.
В восьмом такте иа вход устройства поступает импульс сброса, который устанавливает 5 регистр сдвига 2 в исходное состо ние. При этом сигнал, поступающий через элемент «НЕ 10, триггер 12 также в исходное состо ние .In the eighth cycle and the device input, a reset pulse arrives, which sets 5 shift register 2 to the initial state. In this case, the signal arriving through the element NOT 10, the trigger 12 is also in the initial state.
Регистр сдвига 2 имеет циклическую обрат0 ную св зь между первым выходом и п тым входом, котора служит дл перезаписи «1 в восьмом такте из разр да семь в разр д ноль регистра сдвига 2. Така перезапись производитс , если не проходит импульс сброса 5 в восьмо.м такте на вход 14 и если за первые семь тактов не иоступит сигнал вызова на вход 16 устройства св зи. Така ситуаци возникает тогда, когда врем передачи информаии больше одного цикла следовани тактовых импульсов.Shift register 2 has a cyclic feedback between the first output and the fifth input, which is used to overwrite "1 in the eighth clock cycle from bit seven to bit zero in shift register 2. Such a dubbing is performed if the reset pulse 5 is not passed in the eighth .m cycle to input 14 and if for the first seven cycles there is no call signal to the input 16 of the communication device. Such a situation arises when the transmission time of information is more than one clock cycle.
Предложенное устройство позвол ет уменьшить число выводов в схеме и тем самым упростить его.The proposed device makes it possible to reduce the number of terminals in the circuit and thereby simplify it.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1976368A SU553609A1 (en) | 1973-11-30 | 1973-11-30 | Communication device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1976368A SU553609A1 (en) | 1973-11-30 | 1973-11-30 | Communication device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU553609A1 true SU553609A1 (en) | 1977-04-05 |
Family
ID=20569524
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1976368A SU553609A1 (en) | 1973-11-30 | 1973-11-30 | Communication device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU553609A1 (en) |
-
1973
- 1973-11-30 SU SU1976368A patent/SU553609A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU553609A1 (en) | Communication device | |
SU558658A3 (en) | Device for transmitting digital information | |
SU710104A1 (en) | Switching apparatus | |
SU843213A1 (en) | Pulse selector | |
SU1176360A1 (en) | Device for transmission and reception of information | |
SU1174919A1 (en) | Device for comparing numbers | |
SU1474853A1 (en) | Parallel-to-serial code converter | |
SU1674392A1 (en) | Discrete data transceiver | |
SU964642A1 (en) | Priority device | |
SU419947A1 (en) | DEVICE FOR REGISTRATION OF TELEMECHANICAL INFORMATION | |
SU471581A1 (en) | Sync device | |
SU532095A1 (en) | Input device | |
SU1762307A1 (en) | Device for information transfer | |
SU1246084A1 (en) | Device for registering state of monitored object | |
SU737941A1 (en) | Information input arrangement | |
SU1239722A1 (en) | Signature analyzer | |
SU1531116A1 (en) | Device for processing images of objects | |
SU377759A1 (en) | DEVICE FOR COLLECTING INFORMATION FROM DISCRETE SENSORS | |
SU558274A1 (en) | Device mate | |
SU1557565A1 (en) | Device for interfacing computer and terminals | |
SU1081637A1 (en) | Information input device | |
SU1030816A1 (en) | Device for geometrical transformations of object images | |
SU126305A1 (en) | A method for performing mathematical operations on shift registers and a device for implementing this method | |
SU1580559A1 (en) | Device for coding and decoding information | |
SU734681A1 (en) | One-digit adder |