SU532095A1 - Input device - Google Patents

Input device

Info

Publication number
SU532095A1
SU532095A1 SU2088276A SU2088276A SU532095A1 SU 532095 A1 SU532095 A1 SU 532095A1 SU 2088276 A SU2088276 A SU 2088276A SU 2088276 A SU2088276 A SU 2088276A SU 532095 A1 SU532095 A1 SU 532095A1
Authority
SU
USSR - Soviet Union
Prior art keywords
amplifier
computer
input
register
decoder
Prior art date
Application number
SU2088276A
Other languages
Russian (ru)
Inventor
Владимир Васильевич Осетров
Татьяна Михайловна Ермакова
Александр Сергеевич Тягунов
Original Assignee
Предприятие П/Я В-2725
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2725 filed Critical Предприятие П/Я В-2725
Priority to SU2088276A priority Critical patent/SU532095A1/en
Application granted granted Critical
Publication of SU532095A1 publication Critical patent/SU532095A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

1one

Изобретение относитс  к области вычислительной техники и может быть использовано в системах обработки результатов экспериментальных исследований.The invention relates to the field of computer technology and can be used in systems processing the results of experimental studies.

Известны устройства дл  ввода информации в ЭВМ. Работа этих устройств основана на взаимодействии с соответствующими, специально введенными в систему управлени  ЭВМ устройствами, осуществл ющими выработку и передачу сигналов и команд, обеснечивающих финкционирование устройства ввода информации в режиме св зи с ЭВМ 1.Devices are known for inputting information into a computer. The operation of these devices is based on the interaction with the corresponding devices specially introduced into the computer control system, generating and transmitting signals and commands, which ensure that the data input device is in communication with the computer 1.

Известно устройство дл  ввода информации , содержащее аналого-цифровой преобразователь , подключенный к элементу НЕ, через эмиттерный повторитель - к первому элементу И, и через дифференцирующую цепочку- к фо1рмирователю, генератор импульсов, соединенный с переключателем и ключом, св занным с элементом НЕ 2.A device for inputting information is known, which contains an analog-to-digital converter connected to the NOT element, through an emitter follower to the first AND element, and through a differentiating chain to a shaping device, a pulse generator connected to the switch 2 and HE 2.

Недостатками этих устройств  вл ютс  наличие больщого количества элементов, в том числе коммутационных с малым быстродействием , наличие схем сопр жени  с ЭВМ, что усложн ет устройство ввода и снижает его надежность.The disadvantages of these devices are the presence of a large number of elements, including switching ones with low speed, the presence of computer interface circuits, which complicates the input device and reduces its reliability.

С целью упрощени  устройства в него введена группа элементов, содержаща  триггер управлени , второй элемент И, дешифратор и усилители, причем входы первого усилител  соединены с переключателем и с одппм из входов триггера управлеии , входы второго усилител  подключены к элементу НЕ и ключу , а выходы первого и второго усилителей соединены со входами третьего усилител  и дешифратора, выход которого подключен к одному из входов второго усилител  и ко входам первого и второго элементов И, другие входы которых соединены с выходами триггера управлени , один из входов которого соединен с переключателем, а другой с формирователем.In order to simplify the device, a group of elements is included in it, containing a control trigger, a second And element, a decoder and amplifiers, with the inputs of the first amplifier connected to the switch and from the inputs of the control trigger, the inputs of the second amplifier are connected to the element NOT to the key, and the outputs of the first and the second amplifiers are connected to the inputs of the third amplifier and the decoder, the output of which is connected to one of the inputs of the second amplifier and to the inputs of the first and second elements And, the other inputs of which are connected to the outputs of the trigger Board, one input of which is connected to the switch, and another with a generator.

На чертеже представлена блок-схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.

Устройство содержит аналого-цифровой преобразователь 1, эмиттерный повторитель 2, первый элемент И 3, элемент НЕ 4, дифференцирующую цепочку 5, формирователь 6, триггер 7 управленн , дешифратор 8, усилители 9-11, второй элемент II 12, генератор 13 импульсов, переключатель 14 и ключ 15.The device contains an analog-to-digital converter 1, an emitter follower 2, the first element I 3, the element NOT 4, a differentiating chain 5, a driver 6, a trigger 7 is controlled, a decoder 8, amplifiers 9-11, the second element II 12, a pulse generator 13, a switch 14 and key 15.

Устройство работает следующим образом.The device works as follows.

При включении переключател  14 импульсов положительной пол рности с геиератора 13 импульсов производитс  установка в «О триггера 7 управлени , одновременно импульс отрицательной пол рности поступает на вход усилител  9, с выхода которого импульсом производитс  сброс в «О всех трехWhen the switch is turned on, the 14 positive polarity pulses from the geerator 13 pulses are set to “On the control trigger 7”, while the negative polarity enters the input of the amplifier 9, the output of which pulses the reset to

триггеров дешифратора 8 (состо ние 000) Импульс с другого выхода усилител  9 через усилитель 10 поступает на вход внешнего устройства ЭВМ и тем самым подготавливает регистр внешнего устройства ЭВМ к приему кода первого символа начального адреса.Trigger Trigger 8 (state 000) A pulse from another output of amplifier 9 through amplifier 10 is fed to the input of an external computer device and thereby prepares the register of an external computer device to receive the first character code of the starting address.

На регистр внешнего устройства поступают потенциалы с элементов И 12, одни входы которых св заны с первой выходной шиной дешифратора 8, а другие - с выходами триггера 7 управлени . Таким образом завершаетс  первый такт передачи первого символа начального адреса в регистр ВУ ЭВМ.The external device register receives potentials from elements 12, some inputs of which are connected to the first output bus of the decoder 8, and others to the outputs of control trigger 7. Thus, the first cycle of transmission of the first character of the starting address to the VW register of the computer is completed.

Далее импульс отрицательной пол рности с генератора 13 импульсов поступает на ключ 15, па управл ющий вход которого подаетс  разрешающий потенциал с элемента НЕ 4, затем через усилитель 11 он поступает одновременно на вход дешифратора 8 (состо ние 001), а через усилитель 10-на вход регистра внешнего устройства ЭВМ и подготавливает регистр этого устройства к приему кода второго символа начального адреса. На регистр внешнего устройства соответственно поступают потенциалы с элементов И 12. Этим завершаетс  второй такт передачи второго символа начального адреса в регистр внешнего устройства ЭВМ.Next, a negative polarity pulse from the pulse generator 13 enters the key 15, the control input of which is supplied to the resolving potential from the HE 4 element, then through the amplifier 11 it simultaneously arrives at the input of the decoder 8 (state 001), and through the 10 amplifier on the input register of the external device of the computer and prepares the register of this device to receive the code of the second character of the starting address. The external device register, respectively, receives the potentials from AND 12 elements. This completes the second cycle of transmission of the second character of the starting address to the external device register of the computer.

Аналогично осуществл ютс  третий, четвертый , п тый и шестой такты передачи символов начального адреса. В результате состо ние дешифратора 8 принимает вид 101. Потенциал с выхода дешифратора 8 подаетс  па вход усилител  11 и одновременно через элемент НЕ 4 - на управл ющий вход ключа 15, запира  его, тем самым преп тству  прохождению импульсов с генератора 13 на дешифратор 8. Этим состо нием дешифратора (101) завершаетс  передача кодов всех символов начального адреса.Similarly, the third, fourth, fifth, and sixth cycles of transmitting the symbols of the starting address are performed. As a result, the state of the decoder 8 takes the form 101. The potential from the output of the decoder 8 is fed to the amplifier 11 and at the same time through the NOT 4 element to the control input of the key 15, locking it, thereby preventing the pulse 13 from passing to the decoder 8. This state of the decoder (101) completes the transmission of the codes of all the characters of the starting address.

При вводе полезной информации импульс цикла от аналого-цифрового преобразовател  1 через дифференцирующую цепочку 5 и формирователь 6 поступает на вход триггера 7 управлени , перебрасыва  его в состо ние «1, и одновременно - на вход усилител  9, с выхода которого импульсом производитс  сброс триггеров дещифратора 8 в нулевое состо ние (000), а с другого выхода усилител  9 через усилитель 10 импульс поступает на вход регистра внешнего устройства ЭВМ, подготавлива  его к приему информации. На регистр внешнего устройства поступают потенциалы с элементов И 3, входы которых св заны с выходными шинами аналого-цифрового преобразовател  1 кода первой цифры через эмиттерный повторитель 2, с первой выходной шиной дешифратора 8 и с единичным выходом триггера 7 управлени .When entering useful information, a cycle pulse from analog-digital converter 1 through differentiating chain 5 and shaper 6 is fed to the input of control trigger 7, transferring it to the state "1, and simultaneously to the input of amplifier 9, from whose output pulse is cleared by a pulse. 8 to the zero state (000), and from another output of the amplifier 9 through the amplifier 10 a pulse is fed to the register input of the external computer device, preparing it for receiving information. The external device register receives potentials from elements 3, the inputs of which are connected to the output buses of the analog-digital converter 1 of the first digit code through the emitter follower 2, the first output bus of the decoder 8, and the single output of the control trigger 7.

Таким образом завершаетс  первый такт передачи информации в коде первого символа от аналого-цифрового преобразовател .Thus, the first cycle of transmitting information in the code of the first symbol from the analog-to-digital converter is completed.

Второй такт передачи кода «зап та  осуществл етс  аналогично передаче кода второго символа начального адреса, с той лишь разницей, что используетс  элемент И 12. Третий, четвертый, п тый такты передачи последующих цифр от аналогового-цифрового цреобразовател , а также шестой такт передачи кода «пробел в регистр внешнего устройства ЭВМ аналогичны. Завершаетс  передача в регистр ВУ ЭВМ информации. В результате состо ние дешифратора 8 принимает вид 101.The second clock of the code transfer is the same as the transmission of the code of the second character of the starting address, with the difference that the element 12 is used. The third, fourth, fifth cycles of transmitting the subsequent digits from the analog-to-digital converter and the sixth clock of transmitting the code “The space in the register of an external computer device is similar. The transfer of information to the VW computer register is completed. As a result, the state of the decoder 8 takes the form 101.

Следующим импульсом цикла от АЦП 1 процесс передачи информации в регистр ВУ повтор етс  в той же последовательности.With the next pulse from ADC 1, the process of transmitting information to the WU register is repeated in the same sequence.

В результате упрощени  устройства ввода информации в ЭВМ повышаетс  надежность его работы, умепьщаетс , в частности, веро тность сбоев системы обработки информации в целом при вводе информации в ЭВМ, что позвол ет повысить производительность системы.As a result of the simplification of the input device in the computer, the reliability of its operation increases, in particular, the likelihood of the information processing system fails as a whole when the information is entered in the computer, which improves the system performance.

Claims (2)

1.Авт. св. СССР ЛЬ 381083, М. Кл. G 06F 3/02, 1970 г.1.Avt. St. USSR, LA 381083, M. Cl. G 06F 3/02, 1970 2.Авт. св. СССР № 378831, М. Кл. G 06F 3/02, 1971 г. (прототип).2. Avt. St. USSR № 378831, M. CL. G 06F 3/02, 1971 (prototype).
SU2088276A 1974-12-27 1974-12-27 Input device SU532095A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2088276A SU532095A1 (en) 1974-12-27 1974-12-27 Input device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2088276A SU532095A1 (en) 1974-12-27 1974-12-27 Input device

Publications (1)

Publication Number Publication Date
SU532095A1 true SU532095A1 (en) 1976-10-15

Family

ID=20604798

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2088276A SU532095A1 (en) 1974-12-27 1974-12-27 Input device

Country Status (1)

Country Link
SU (1) SU532095A1 (en)

Similar Documents

Publication Publication Date Title
SU532095A1 (en) Input device
US2894067A (en) Code translator
SU364089A1 (en) UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi
US3308286A (en) Statistical decision circuit
SU785865A1 (en) Device for converting parallel code into series one
SU1037258A1 (en) Device for determination of number of ones in binary code
SU798817A1 (en) Number comparing device
SU943707A1 (en) Device for sorting numbers
SU468234A1 (en) Device for entering discrete data
SU1005013A1 (en) Data input device
SU451081A1 (en) Device for controlling data processing equipment
SU402866A1 (en) HALF MATRIX OF MULTI-TACT DECRYPTION
SU1487154A1 (en) Code sequence generator
SU466508A1 (en) Device for comparing binary numbers
SU553609A1 (en) Communication device
SU367540A1 (en) DIGITAL FUNCTIONAL TRANSFORMER OF A SERIAL TYPE
SU911510A1 (en) Device for determining maximum number
SU1300470A1 (en) Microprogram control device
SU466506A1 (en) Apparatus for converting numbers from residual class system code to binary code
SU1142826A1 (en) Device for translating binary numbers to binary-coded decimal numbers and vise versa
SU610107A1 (en) Binary number sorting arrangement
SU1300460A1 (en) Device for generating number sequence
SU395988A1 (en) DECIMAL COUNTER
SU432487A1 (en) CONVERTER BINDING-DECIMAL CODE TO UNITARY CODE
SU383042A1 (en) FORMER OF CODE COMBINATIONS