SU1273945A2 - Устройство дл вычислени скольз щего среднего - Google Patents
Устройство дл вычислени скольз щего среднего Download PDFInfo
- Publication number
- SU1273945A2 SU1273945A2 SU843811205A SU3811205A SU1273945A2 SU 1273945 A2 SU1273945 A2 SU 1273945A2 SU 843811205 A SU843811205 A SU 843811205A SU 3811205 A SU3811205 A SU 3811205A SU 1273945 A2 SU1273945 A2 SU 1273945A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- register
- output
- code
- adder
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение может быть использовано при определении скольз щего среднего в устройствах обработки цифровой информации. Цель изобретени уменьшение времени определени оценки скольз щего среднего значени достигаетс за счет прекращени определени оценки среднего значени при достижении заданной точности.Дл этой цели в устройство введены элемент И 1, регистр 8, элемент сравнени 3, квадратор 4, компаратор 5. I ип. (Л Го
Description
Изобретение относитс к вычислительной технике и может быть исполь зовано дл определени скольз щего среднего в устройствах обработки цифровой и}1формации, в цифровых изм рительных приборах и других устройс вах и вл етс усовершенствованием изобретени по авт.св. № 1012272. Цель изобретени - сокращение времени определени оценки среднего значени . Сущность изобретени заключаетс в TOMJ .что в устройстве определ етс квадрат разности ДМ( котррьй сравниваетс со своЛм:. пороговым значением Н. При выполнении неравенства ДН Н(1) К раз принимаетс решение, чтб допустима погрешность оценки математического ожидани меньше пороговог значени , и процесс уточнени оценки математического ожвдани прекращаетс . На чертеже схематически показано предлагаемое устройство. Устройство содержит элемент И 1, регистр 2, элемент 3 сравнени , квадратор А, компаратор 5, коммутатор 6, сумматор 7, регистры 8 и 9, ;генератор 10 тактовых импульсов, распределитель 11 импульсов, блок 12 индикации. : Устр9йство работает следунлцим образом. Коммутатор 6, имек дий разр дност n+2k, подключает по сигналам с первого выхода распределител импульсов к второму входу (n+2k)-разр дного сумматора или входной п-разр д ный двоичньй код, или (п+2k)- разр д ный инверсный код с выхода регистра 9 поочередно. Количество разр дов k определ етс по двоичному логарифму числа L значений входного кода, сос тавл ющих объем выборки. Выход сумматора подключен поразр дно к соответствующим разр дным входным цеп м (n+2k)-разр дного регистра 8, выход которого подключен поразр дно к пер вому входу сумматора 7 дл обеспечени работы в режиме накапливающего сумматора. Вместе с этим (n+k) старших разр дов сумматора подключе ны к (n+k) входным цеп м регистра 9, соответствующие инверсные выходы которого используютс в качестве (n+k) младших разр дов инверсного кода. Таким образом, при записи знэ 452 чений кода из сумматора в регистр, осуществл етс смещение в сторону мпадших разр дов на k разр дов, т, реализуетс операци делени на и инвертирование полученных значений младших (n+k) разр дов кода. При этом значени k старших разр дов полной разр дной сетки кода со стороны входа регистра 9 не заполнены, т.е. равны нулю. Поэтому соответствующие им значени k старших разр дов инверсного кода на выходе регистра 9 формируютс как посто нные одинаковые сигналы .логической 1, дл передачи которых через коммута-; тор 6 при технической реализации достаточно одной проводной линии св зи, с которой на выходе сумматора соединены k старших разр дов второго входа сумматора. Дл выполнени операции вычитани образуетс дополнительный код на основе сформированного инверсного кода регистра 9 пугем подачи на вход переноса сумматора сигнала логической 1 с первого выхода распределител 11. Этот сигнал поступает в те промежутки времени, когда через коммутатор на второй вход сумматора передаетс с регистра 9 инверсный код. К выходу генератора импульсов подключены вхо ды распределител и регистра 8, выход которого вл етс выходом устройства , с которого снимаетс текущее значение скольз щего среднего М на N такте в форме п-разр дного параллельного кода. Код с регистра 8 поступает на вход компаратора, где он сравниваетс с предыдущим значением оценки математического ожидани М., . Разность ., поступает на вход квадратора, затем на первый вход элемента 3, на второй вход которого подаетс пороговое значение Н, характеризующее пороговую величину погрешности определени оценки математического ожвдани М. Элемент 3 провер ет выполнение неравенства (1), при удовлетворении которого в регистр 2 записываетс логическа I, в противном случае логический О. Регистр 2 накапливает k решений элемента 3, при наличии на его выходе ровно k логических 1 элемент И 1 выдаёт импульс на управл ющий вход генератора импульсов , прекраща тем самым работу устройства . При наличии на входе элемента И ровно k логических импульс
окончани работы на вход генератора не поступает.
Claims (1)
- Формула изобретениУстройство дл вычислени скольз щего среднего по авт.св. W 1012272, отличающеес тем, что, „ Q с целью сокращени времени определени оценки среднего значени , в него введены элемент И, третий регистр , элемент сравнени , блок индикации , квадратор и компаратор.выход которого через квадратор подключен к первому входу элемента сравнени , выход которого соединен с информационным входом третье го регистра , выходы которого подключены к соответствующим входам элемента И, выход которого соединен с входом блока индикации и входом Пуск генератора тактовых импульсов, выход которого подключен к тактовому входу третьего регистра, выход второго регистра соединен с входом компаратора , второй вход элемента сравнени подключен к входу задани порога устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843811205A SU1273945A2 (ru) | 1984-11-05 | 1984-11-05 | Устройство дл вычислени скольз щего среднего |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843811205A SU1273945A2 (ru) | 1984-11-05 | 1984-11-05 | Устройство дл вычислени скольз щего среднего |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1012272 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1273945A2 true SU1273945A2 (ru) | 1986-11-30 |
Family
ID=21146274
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843811205A SU1273945A2 (ru) | 1984-11-05 | 1984-11-05 | Устройство дл вычислени скольз щего среднего |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1273945A2 (ru) |
-
1984
- 1984-11-05 SU SU843811205A patent/SU1273945A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР , 1012272, кл. G 06 F 15/36, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4564918A (en) | Method and apparatus for measuring the time difference between two sampling times | |
US3493958A (en) | Bipolar analog to digital converter | |
US3727037A (en) | Variable increment digital function generator | |
CN108228136A (zh) | 基于优化查找表法的对数函数计算的方法及装置 | |
SU1273945A2 (ru) | Устройство дл вычислени скольз щего среднего | |
US4924421A (en) | Priority encoding system | |
US4086477A (en) | Decoding method and circuit | |
US4593377A (en) | High-speed processing method of line segment coordinates | |
JPH1078314A (ja) | 変位量検出装置 | |
SU1264170A1 (ru) | Дифференцирующее устройство | |
SU1465882A1 (ru) | Устройство дл вычислени обратной величины | |
US4141077A (en) | Method for dividing two numbers and device for effecting same | |
SU561966A1 (ru) | Вычислительна система дл обработки чисел и многомерных векторов | |
SU1197090A2 (ru) | Устройство дл определени ранга числа | |
SU947895A1 (ru) | Многоканальный преобразователь угла поворота вала в код | |
SU1402980A2 (ru) | Устройство дл автоматической коррекции погрешностей измерительного преобразовател | |
SU1084749A1 (ru) | Устройство дл допускового контрол последовательностей импульсов | |
SU401994A1 (ru) | УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ МИНОРАНТ ДВОИЧНЫХ КОДОВ | |
SU1201836A1 (ru) | Устройство дл вычислени модул вектора | |
SU1087978A1 (ru) | Устройство дл ввода информации | |
SU392494A1 (ru) | I ВСЕСОЮЗНАЯ|j;rn-:-fVi|O.TF)inHMFnMMАвторыЗа вительКиевска экспедици Украинского научно-исследовательскогогеологоразведоуного институтаSHSJiHOTEKA | |
SU809149A2 (ru) | Преобразователь двоичного кода сме-шАННыХ чиСЕл B дВОичНО-дЕС ТичНый КОд | |
SU943598A1 (ru) | Цифровой коррел ционный фазометр | |
JPS6033468Y2 (ja) | デイジタル信号の入力回路 | |
SU1434453A1 (ru) | Адаптивный статистический анализатор |