SU1246049A1 - Компаратор напр жени - Google Patents
Компаратор напр жени Download PDFInfo
- Publication number
- SU1246049A1 SU1246049A1 SU853841135A SU3841135A SU1246049A1 SU 1246049 A1 SU1246049 A1 SU 1246049A1 SU 853841135 A SU853841135 A SU 853841135A SU 3841135 A SU3841135 A SU 3841135A SU 1246049 A1 SU1246049 A1 SU 1246049A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channel
- type
- drain
- transistors
- type channel
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Amplifiers (AREA)
Abstract
Изобретение относитс к импульсной технике и может, быть использовано в качестве устройства сравнени двух - аналоговых напр жений. Цель изобретени - расширение области примене-. ки за счет увеличени динамического диапазона синфазных в одньпс напр жений и повьшение чувствительности. Дп этого в компаратор, содержащий tc NU О5 О 4ib О
Description
I 2/.
Mj UI-грасзисторы l, 3,S-- ,i, с каналом h - типа, элементы 10, 11, 16 нагрузки, шину питани 12, )3, входные; 14, 15, вьгходные 17, 18 пшны, введены МДП- транзисторы 2,4 с каналом р-типа. Эффект расширени динамического диапазона синфазных входных напр жений и повышение чувствительности компаратора достигаетс включением во входные цепи комплементарных пар MJIJI- транзисторов 1,.2 и 3,4. Расширение
1
Изобретение относитс к импульсной технике и может быть использовано в качестве устройства сравнени двух аналоговых напр жений.
Целью изобретени вл етс расти- рение динамического диапазона синфазных входных напр жений и повышение чувствительности«
На чертеже представлена принципиальна схема компаратора напр жений,
Компаратор напр жений содержит первый МДП-транзистор 1 с каналом h- типа, затвор которого подключен к затвору первого МДП-транзистора 2 с каналом р-типа, исток - к истоку второго МДП-транзистора 3 с каналом h-типа, затвором соединенного с затвором второго МДП-транзистора 4 с каналом р-типа, к истокам третьего, четвертого МДП-транзисторов 5 и 6 с каналом h-типа, затворы и стоки которых перекрестно соединены между собой, и к истокам п того, шестого и седьмого МДП-транзистора 7 - 9 с каналом -типа, при этом истоки пер вого и второго МДП-транзисторов 1 и 3 с каналом и-типа подключены соответственно через первый и второй элементы 10 и 11 нагрузки к шине 12 питани , а источник первого, второго, третьего, четвертого, п того, шестого и седьмого МДП-транзисторов 1, 3, 5 - 9 с каналом и-типа подключены к общей шине 13, причем затвор первого и затвор второго МДП-транзис торов 1 и 3 с каналом ь -типа подключены соответственно -к первой и второ входным шинам 14 и 15, сток седьмого МД Т-транзистора 9 с каналом ь -типа подключен к шине 12 питани через
9
динамического диапазона в область меньших входных напр жений достигаетс благодар управлению величиной тока, задаваемого в точки 19, 20 МД11-транзисторами 2,4 с каналом Р - типа, входным напр жением, меньшим по величине порогового напр жени МДП-транзистора с каналом и-типа. Чувствительность компаратора определ етс коэффициентом усилени его входных каскадов, 1 ил.
третий элемент 16 нагрузки, стоки третьего и четвертого МДП-транзисторов 5 и 6 с каналом н-типа соединены соответственно с первой и второй выходными шинами 17 и 18,
Устройство работает следующим образом ,
В общем случае ток через МДП-тран- зисторы 2, 10 и 4, 11 втекает в соответствующие узловые точки 19. и 20 и вьп екает из них через МДП-транзис- торы 1, 7, 5 и 3, 8,.6. Необходимым условием работы устройства вл етс превьш1ение величины тока, задаваемого в узловую точку 19(20) МДП-транзисто- рами 2 и 10 (4 и I1), над величиной тока, отбираемого МДП-транзисторами 1 и 7 (3 и 8). Разность втекающего в узловые точки 19 и 20 и вытекающего из них через МДП-транзисторы 1, 7 и 3, 8 токов протекает соответственно через транзисторы 5 и 6 и вызывает на них падение напр жени ,
В случае равенства входных напр жений и идентичности соответствующих элементов устройства разность потен- диалоБ в точках 19 и 20 равна нулю. При по влении дифференциального входного сигнала в узловые точки 19 и 20 через транзисторы 2 и 4 втекает раз HbiS по величине ток, а из узловых точек 19 и 20 через транзисторы 1 и 3 вытекает разный по величине ток, что св зано с изменением крутизны этих транзисторов в соответствии с фазировкой входных сигналов. Через транзисторы 5 и 6 протекает разный по величине ток и вызывает на них соответствующее падение напр жени . Возникает разность потенциалов между
точками 19 и 20. В результате действи положительной обратной св зи возникает лавинообразньш процесс усилени вьщеленной во входных каскадах дифференциальной разности напр жений Усиленный сигнал в пр мой и инверсной формах поступает на выходные шины - 17 и 18 устройства.
Эффект расширени динамического диапазона синфазных входных напр жений и повышени чувствительности компаратора достигаетс включением во входные цепи устройства комплемен тарных пар транзисторов 1, 2 и 3,4.
В отличие от известного устройства , которое не управл етс при синфазных входных напр жени х, -меньших порогового напр жени транзисторов с каналом h-типа, предлагаемое устройство управл етс в диапазоне синфазных входных напр жений от потёнци ала общей шины 13 до потенциала шины 12 питани (а теоретически и в более широком диапазоне). Расширение динамического диапазона в область меньши входных напр жений достигаетс благодар управлению величиной тока, задаваемого в точки 19 и 20 транзисторами 2 и 4 с каналом,р-типа, входным напр жением, меньшим по величине порогового напр жени транзистора с каналом и-типа.
Чувствительность компаратора определ етс коэффициентом усилени входных каскадов устройства, в которых вьщел етс дифференциальна разность входных сигналов, поступающих на входные шины 14 и 15, Входной каскад в известном устройстве представл ет собой транзистор с каналом h- типа и элементом нагрузки в цепи стока . Коэффициент усилени такого усилител принципиалыЛэ низок и не пре- вьшает 10.
Входной же каскад предлагаемого устройства представл ет собой комплементарную пару транзисторов. Коэффициент усилени такого каскада обычно составл ет сотни - тис чи единиц .
Такое значительное повьшгение чувствительности компаратора наблюдаетс в диапазоне синфазных входных напр жений , при которых одновременно управл ютс оба транзистора 1(3) с
ВНИИПИ Заказ 3996/39 Тираж 836
Произв.-полигр. пр-тие, г. Ужгород, ул. Проектна , 4
4(ОД9
каналом ь-типа и 2(4) с каналом р- тила вхолного каскада. Этот диапазон составл ет разность между напр жением шины 12 питани и суммой порого- с вых напр жений транзисторов с каналами h- и р-типа.
Claims (1)
- Формула изобре тени)0 Компаратор напр жени , содержащий первьш и второй МДП-транзисторы с каналом h, -типа, стоки которых через соответствующие первый и второй элементы-нагрузки соединены с шиной пи- 15 тани , их истоки - с общей шиной, а затворы - с соответствующими входными шинами компаратора, третий и четвертый МДП-транзисторы с каналом и - типа, истоки которых св заны с обшей 20 шиной, а затворы и стоки соединены перекрестно между собой, п тый МДП- транзистор с каналом h-типа, сток которого соединен со стоками первого, третьего МДП-транзисторов с каналом 5 л-типа и первой выходной шиной, шестой МДП-транзистор с каналом h -типа, сток которого соединен со стоками второго, четвертого МДП-транзисторов с каналом и -типа и второй выходной 0 шиной, исток - с истоком п того МДП- транзистора с каналом п-типа и с общей шиной, а затворы п того и шестого МДП-транзистора с каналом л -типа объединены и соединены с затвором и стоком седьмого МДП-транзистора с каналом h-типа, истоком подключенного непосредственно к общей шине и через третий элемент нагрузки - к щине питани ., отличаю щи й- ... с тем, что, с целью расширени области применени за счет увеличени динамического диапазона синфазных входных напр жений и повьш1ени чувст вительности компаратора, в него вве- . дены первый и второй МДП-транзисторы с каналом Р-типа, затворы которых соединены с соответствующими входными шинами, а истоки - с шиной питани ., сток первого МДП-транзистора с каналом Р -типа соединен со стоком первого МДП-транзистора с каналом Л-- типа, а сток второго МДП-транзистора с каналом Р -типа соединен со стоком второго МДП-транзистора с каналом h-типа,50Подписное
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853841135A SU1246049A1 (ru) | 1985-01-08 | 1985-01-08 | Компаратор напр жени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853841135A SU1246049A1 (ru) | 1985-01-08 | 1985-01-08 | Компаратор напр жени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1246049A1 true SU1246049A1 (ru) | 1986-07-23 |
Family
ID=21157596
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853841135A SU1246049A1 (ru) | 1985-01-08 | 1985-01-08 | Компаратор напр жени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1246049A1 (ru) |
-
1985
- 1985-01-08 SU SU853841135A patent/SU1246049A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 4333025, кл. Н 03 К 5/24, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6614301B2 (en) | Differential amplifier offset adjustment | |
US4100502A (en) | Class B FET amplifier circuit | |
US4506168A (en) | Schmitt trigger circuit | |
US4618785A (en) | CMOS sense amplifier with level shifter | |
KR860003607A (ko) | 센스 증폭회로 | |
JPH0345576B2 (ru) | ||
JPH08204470A (ja) | 演算増幅器 | |
US4736117A (en) | VDS clamp for limiting impact ionization in high density CMOS devices | |
US4749955A (en) | Low voltage comparator circuit | |
US5210236A (en) | Differential amplifier | |
SU1246049A1 (ru) | Компаратор напр жени | |
US4431971A (en) | Dynamic operational amplifier | |
US4240039A (en) | MOS Differential amplifier | |
US6822513B1 (en) | Symmetric and complementary differential amplifier | |
JPS63288512A (ja) | アナログ電圧比較器 | |
KR970705234A (ko) | 가변지연회로 | |
JPH0918328A (ja) | 電圧レベルシフト回路 | |
JPH058606B2 (ru) | ||
JPS598912B2 (ja) | 論理信号増幅回路 | |
JPH0741215Y2 (ja) | 差動増幅回路 | |
JPH01130620A (ja) | センスアンプ | |
JPH0818355A (ja) | 演算増幅器 | |
KR0137971Y1 (ko) | 차동증폭회로 | |
JPH0310247B2 (ru) | ||
JPH01137807A (ja) | ドレイン・ソース電圧を制御する回路 |