SU1239722A1 - Сигнатурный анализатор - Google Patents

Сигнатурный анализатор Download PDF

Info

Publication number
SU1239722A1
SU1239722A1 SU833614122A SU3614122A SU1239722A1 SU 1239722 A1 SU1239722 A1 SU 1239722A1 SU 833614122 A SU833614122 A SU 833614122A SU 3614122 A SU3614122 A SU 3614122A SU 1239722 A1 SU1239722 A1 SU 1239722A1
Authority
SU
USSR - Soviet Union
Prior art keywords
analyzer
inputs
modulo
group
input
Prior art date
Application number
SU833614122A
Other languages
English (en)
Inventor
Андрей Семенович Календарев
Игорь Евгеньевич Новиков
Александр Павлович Смирнов
Александр Орестович Тимофеев
Лев Алексеевич Шумилов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU833614122A priority Critical patent/SU1239722A1/ru
Application granted granted Critical
Publication of SU1239722A1 publication Critical patent/SU1239722A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

Изобретение огноситс  к области вычислительной техники и может быть использовано дл  контрол  информации в устройствах автоматики и вычислительной техники. Целью изобретени   вл етс  расширение области применени  анализатора путем использовани  его в качестве регистра дл  хранени  информации . Сигнатурньш анализатор содержит регистр, грушту сумматоров по модулю два, группу элементов ИЛИ, элемент И, группу элементов И, элемент НЕ, сумматор по модулю два. 1 ил. О) ю со со о

Description

Изобрете1ше относитс  к вычислительной технике и может быть использовано дл  конт- рол  информации в устройствах автоматики и- вы ислительной теишки.
Цель .изобретени - расширение области при менени  анализатора путем использовани  его в качестве регистра дл  хранени  информацииНа чертеже приведена функциональна  схема сиптатурного анализатора.
Сипштурный анализатор содержит регистр 1, группу 2 сумматоров по модулю два, групп
3информационных входов анализатора, группу
4элементов ИЛИ, элемент И 5, группу 6 элементов И, элемент НЕ 7, первый вход 8 задани  режима работы анализатора, сумма- тор 9 по модулю два, группу 10 выходов анализатора, второй вход 11 .задгши  режима работы анализатора, вход 12 синхронизации анализатора.
Сигнатурный анализатор работает следую- щим образом.
При поступлении на входы 8 и 11 задани  режима работы анализатора кода 00 устанавливаетс  режим работы многоканального анали- затора. В этом случае единичньц сигнал с вьг хода элемета НЕ 7 разрешает -прохождение сигналов с выхода кажр,ого. предыдущего разр да регистра 1 через соответствующие элементы И группы 6, элементы ИЛИ.группы 4 и сумматоры По модулю два группы 2 на ин- формациош1Ь1е входы последующих разр дов регистра 1. (На информаодо шый вход первого разр да регистра 1 через первый элемент И группы 6, nepHbrii элемент ИЛИ группы 4 и первый сумматор по модулю два группы 2 поступает. сигаал с выхода сумматора 9 по модулю два).
На первые входы сумматоров по модулю два группы 2 поступает по информационным входам группы 3 анализатора сигна.пы, подлежащие свертке. По сигналам синхронизации, поступающим по входу 12 анализатора, происходит формирование сигнатуры на регастре 1 путем записи на регастр 1 содержимого сумматоров по модулю два группы 2.
Значение сигнатуры снимаетс - с выходов группы 10 анализатора.
При поступлеши на входы 8 и 11 задшш  режима работы анализатора кода Ш сигнал с выхода элемента НЕ 7 закрьшает элементы И группы 6 и сигналы, поступающие на инфор- .-мациовные входы группы 3, без изменени  записьтаютс  на регистр 1. В этом случае сигнатурный анализатор может использоватьс  в качестве регистра дл  хранени  информащш
5
0
5 о
5
0
5
0
Этот режим может использоватьс  дл  записи начального кода на сигнатурньш анализатор. ;
При поступлении на входы 8 и 11 задани  режима работы анализатора кода 11 сигнал с выхода элеменга И 5 инвертирует на сумматора; , по модулю два группы 2, проход . через элементы ИЛИ группы 4, сигналы, поступающие на информационные входы группы 3 сумматора. В этом случае на регистре 1 оказы-; ваетс  инвертированиьш код.
Запись информации на регистр 1 во всех режимах работы осуществл етс  по сигналам: синхронизации, поступающим на вход 12 анализатора .

Claims (1)

  1. Формула изобретени 
    Сигнатурный анализатор, содержащий регистр , группы cyiviMaTopoB по модулю два, сумматор по модулю два, причем первью . входы с мматоров по модулю два группы образуют группу .информационных: входов анализатора, выходы сумматоров по модулю два группы соединены с информационны- ми входами соответствующих разр дов регистра , информационные выходы которого образуют групп} .выходов анализатора, вход записи регистра  вл етс  входом синхронизации . анализатора, входы сумматора по модулю два соединены с выходами соответствующих раз- р дон регастра в соответствии с правилом образовани  полинома обратной св зи, отличающийс  тем, что, с целью расшире- 1ШЯ области применени  анализатора путем ; использоваим его в качестве регистра дл  хранени  информации, в него введены элемент И, элемент НЕ, группа элементов ИЛИ и группа элементов И, причем выход элемента НЕ соединен с первыми входами всех элементов И rpjnmbi, выходы которых соединены с первыми входами соответствующих элементов ИЛИ группы, выходы которых сое-, динены с вторыми входами соответствующих сумматоров по модулю два группы, выход элемента И соединен с вторыми входами всех элементов ИЛИ rpjombi, выход сумматора по модулю два соединен с вторыми входами первого элемента И группы, выход каждого i-ro разр да регистра ( п-1, где п - разр5щность регистра) соединен с вторым .входом (i+l)-ro элемента И группы, первый вход элемента И объединен с входом элемента НК и  вл етс  первым входом задани  режима работы анализатора, второй вход элемента И  вл етс  вторым входом задани  режима работы анализатора.
    70
    10
SU833614122A 1983-07-07 1983-07-07 Сигнатурный анализатор SU1239722A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833614122A SU1239722A1 (ru) 1983-07-07 1983-07-07 Сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833614122A SU1239722A1 (ru) 1983-07-07 1983-07-07 Сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1239722A1 true SU1239722A1 (ru) 1986-06-23

Family

ID=21071634

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833614122A SU1239722A1 (ru) 1983-07-07 1983-07-07 Сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1239722A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гордон, Надиг. i Локализаци неисправностей в микропроцессорных системах при : помощи шестнадцатиричных ключевых кодов.- Электроника, 1977, № 5, с.23-24. Кирь нов К. Г. К структуре сигнатурного анагагза. - Техника средств св зи. Сер. ... Радиоизмерительна техника. -- М., 1980, вьш. 2, рис. 13. *

Similar Documents

Publication Publication Date Title
SU662926A1 (ru) Генератор последовательности обобщенных чисел фибоначчи с произвольными начальными услови ми
SU1239722A1 (ru) Сигнатурный анализатор
SU553609A1 (ru) Устройство св зи
SU1379785A1 (ru) Устройство дл формировани тестовых воздействий
SU1231494A2 (ru) Устройство дл генерации тестовых последовательностей
SU1427577A1 (ru) Устройство приведени кодов Фибоначчи к минимальной форме
SU1387003A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ
SU1471193A1 (ru) Устройство дл контрол оптимальных Р-кодов Фибоначчи
SU1425674A1 (ru) Контролируемое арифметическое устройство
SU1596335A1 (ru) Устройство дл формировани контрольного кода по модулю два
SU1256031A1 (ru) Сигнатурный анализатор
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU970375A1 (ru) Устройство дл контрол двухтактного двоичного счетчика
SU1171790A1 (ru) Устройство управлени
SU1187161A1 (ru) Устройство дл умножени чисел по модулю
SU1635184A1 (ru) Сигнатурный анализатор
SU1206766A1 (ru) Генератор последовательности @ -чисел Фибоначчи
SU1256010A1 (ru) Процессор дл реализации операций над элементами расплывчатых множеств
JPS57189236A (en) Information reading system
SU1233132A2 (ru) Генератор последовательности @ -чисел Фибоначчи
SU1116544A1 (ru) Устройство дл определени многочлена локаторов стираний при декодировании недвоичных блоковых кодов
SU1569997A1 (ru) Устройство дл кодировани циклических кодов
SU598076A1 (ru) Устройство управлени цифровой вычислительной машины
SU1305661A1 (ru) Устройство дл сдвига информации
SU1275447A2 (ru) Устройство дл контрол источника последовательности импульсов