SU1213482A1 - Устройство дл отладки программ - Google Patents

Устройство дл отладки программ Download PDF

Info

Publication number
SU1213482A1
SU1213482A1 SU843738029A SU3738029A SU1213482A1 SU 1213482 A1 SU1213482 A1 SU 1213482A1 SU 843738029 A SU843738029 A SU 843738029A SU 3738029 A SU3738029 A SU 3738029A SU 1213482 A1 SU1213482 A1 SU 1213482A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
adapter
register
address
Prior art date
Application number
SU843738029A
Other languages
English (en)
Inventor
Борис Петрович Горелик
Давид Соломонович Гуревич
Григорий Фраимович Карпишпан
Ирина Исааковна Ковалева
Олег Тимофеевич Савинский
Original Assignee
Предприятие П/Я Г-4152
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4152 filed Critical Предприятие П/Я Г-4152
Priority to SU843738029A priority Critical patent/SU1213482A1/ru
Application granted granted Critical
Publication of SU1213482A1 publication Critical patent/SU1213482A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

И i-го адаптера сопр жени , выход четвертого элемента И i-ro адаптера сопр жени  соединен с входом записи счетчика адреса, первый выход регистра режима соединен с вторын входом третьего элемента И адаптера сопр жени , второй выход регистра режима соединен с вторым входом второго элемента И i-ro адаптера сопр жени , третий выход регистра режимов соединен с вторым входом первого элемента И i-ro адаптера сопр жени , выход второго и третьего элементов И i-ro адаптера сопр жени  соединен соответственно с первым входом элемента ИЛИ   1вл етс 
1
.Изобретение относитс  к вычислительной технике, в частности к устройствам, обеспечивающим контроль и отладку .аппаратуры и программ в реальном масштабе времени и может найти самое широкое применение при отладке и эксплуатации вычислительных систем (как однома-. шинных, так и мнсхгоматинных).
Цель изобретени  - повышение производительности при отладке многопроцессорных и многомашинных комплексов
На чертеже приведена структурна  схема предлагаемого устройства.
Устройство содержит блок 1 задани  данных, блок 2 задани  режима , регистр 3 адресного слова, блок 4 синхронизации, регистр 5 информационного слова, дешифратор 6, регистр 7 адреса, регистр 8 режма , второй элемент И 9, счетчик 10 адреса, блок 11 сравнени  четвертый элемент И 12, третий элемент И 13, первый элемент И 14, элемент ЕПИ 15, формирователь 16 импульсов опроса, элемент 17 задержки , адаптер 18 сопр жени .
Блок 1 задани  данных и блок 2 представл ют собой единый конструктив , состо щий из шестнадцати клавиш ввода данных и трех клавиш режима. Г;лок 4 синхронизации  ввторым выходом 1-го запроса прерывани  устройства, выход первого элемента И i-ro адаптера сопр жени , соединен с вторым входом элемента ИЛИ и через элемент задержки - со счетным входом счетчика адреса i-ro адаптера сопр жени , i-й вход синхронизации устройства соединен с входом формировател  импульсов i-ro адатера сопр жени , выход формировател  импульсов i-ro адаптера сопр жени  соединен с тактовым входом блока сравнени , К-  группа информационных входов устройства (где от 2 до п)соединена с первой группой входов К-го адаптера сопр жени .
л етс  блоком формировани  последовательности тактовых импульсов. Счетчики адреса 10.1-10.И представл ют собой счетчики с последователь- ным переносом и с управл емой параллельной записью исходной информации . Блоки П-11.И сравнени  сос- то т из группы элементов разнознач- ности.
Формирователи 16.1-.16.М импульсов - генераторы одиночных импульсов.
Устройство работает следующим образом.
Перед пуском вычислительной
системы пользователь набирает на блоке 1 задани  данных адресное слово, содержащее адрес обслуживаемой ЭВМ и режим работы, затем нажатием соответствующей клавиши
на блоке 2 задани  режима запускаетс  блок 4 синхронизации, формирующий импульс, под воздействием которого производитс  запись адресного слова в регистр 3, затем аналогичным образом производитс  запись информационного слова, содержащего конечный адрес участка отслеживаемой или контро-лируемой программы, в регистр 5. Далее
пользователь нажатием соответствующей клавиши блока 2 запускает блок 4 синхронизации, который формирует последовательность импульсов.
3
управл ющих подключением дешифратора 6 к выходам регистра 3 адрес- ного слова, записью результатов дешифрации в регистры 7 адреса и 8 режима работы, вьщачей информационного слова в общую магистраль и записью информационного слова в счетчик 10. Управление, записью информации в счетчик 10 осуществл - етс  сигналом, формируемым на выходе элемента И 12 при совпадении адреса, записанного в регистре 7 с синхросигналом, поступающим с шестого выхода блока 4 синхронизации .
Предлагаема  процедура выполн етс  столько раз, сколько ЭВМ, вход щих в вычислительную систему, подлежат отладке или контролю в данном включении. После заполнени  счетчиков 10 производитс  пуск с истемы,в ходе работы которой в блоках 1 1 сравнени  происходит идентификаци  содержимого счетчиков 10 с текущей информацией соответствующей ЭВМ,опрос блоков И сравнени 
-осуществл етс  в строго определенные моменты времени при поступлении на входы формирователей 16 импульсов синхросигналов с выходов обслуживаемых ЭВМ. В случае равнозначности текущей информации с заказанной на выходе блока 11 сравнени  фомируетс  импульс, поступающий на вторые входы элементов И 9, 13 и 14, иа первые входы которых поступает информаци  о типе заказанного режима (Останов, Цикл, Операци ). При совпадении импуль . са равнозначности с сигналом Цикл формируетс  запрос в ЭВМ на преры34824
вание Цикл, реакцией на который будет безусловный переход программы к адресу, записанному заранее в фиксированную  чейку ОЗУ ЭВМ.
5 В случае совпадени  импульса равнозначности с сигналами Останов или Операци , собранными по ИЛИ внутри устройства, на выходе предлагаемого устройства формируетс  за0 прос на прерывание Останов, реакцией на который будет перевод функционировани  ЭВМ на динамический останов . Отличие режима Операци  заключаетс  в том, что сигнал, по5 ступающий на вход элемента ИЛИ 15, . через фиксированный момент времени, определ емый величиной, выставленной на элемент 17 задержки, поступает и на счетный вход счетчика 10,
0 измен   его содержимое на +1. Таким образом предоставл етс  возможность пользоватешо произвести останов ЭВМ при очередном пуске сра- .зу после выполнени  одной операции.
5 Технический эффект при пpo e шшeн- ном использовании предлагаемого устройства перед известным устрой- . ством заключаетс  в обеспечении нового режима работы вычислительной
0 системы, который позвол ет отслеживать реакцию системы на каждую операцию, что дает неоспоримые преимущества при отладке системы. Кроме того, предлагаемое устрой- ство обеспечивает контроль и отладку всех ЭВМ, вход щих в систему, параллельно, сохран   при этом реальный масштаб времени, что существенно увеличивает производительность при отладке вычислительных систем.
fl 4

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ОТЛАДКИ ПРОГРАММ, содержащее первый адаптер сопряжения, регистры адресного и информационного слов, блок синхронизации, блок задания режимов и блок задания данных, причем информационные выходы блока задания данных соединены с информационными входами регистров адресного и информационного слов, выходы блока задания режимов соединены с входами блока синхронизации, первый, второй, третий и четвертый выходы блока синхронизации соединены соответственно с входом записи регистра адресного слова, с входом считывания регистра адресного слова, с входом записи и с входом считывания регистра информационного слова, адаптер сопряжения содержит блок сравнения, первый и второй элементы И, причем первая группа информационных входов устройства соединена с первой группой входов блока сравнения, выход которого соединен с первым входом первого элемента И первого адаптера сопряжения, отлила ю-- щ е е с я тем, что, с целью повышения производительности при отладке многопроцессорных и многомашинных комплексов, в устройство введены дешифратор, регистр адреса, регистр режима и (п-1) адаптеров сопряжения (где η - количество ЭВМ системы), а в каждый адаптер сопряжения введены формирователь импульсов опроса, счетчик адреса, элемент задержки, элемент ИЛИ, третий и четвертый элементы И, причем выход элемента ИЛИ i-ro адаптера сопряжения (где i+οτ 1 доп) является первым выходом запроса i-ro прерывания устройства, информационные выходы регистра адресного слова соединены с входами дешифратора, первая и вторая группа выходов которого соединены соответственно с информационными входами регистра адреса и регистра режимов, пятый выход блока синхронизации соединен с входами записи регистра адреса и регистра режима, информационный выход регистра информационного слова соединен с информационным входом счетчика адреса i-ro адаптера сопряжения, группа информационных выходов счетчика адреса i-ro адаптера сопряжения соединена, с второй группой входов блока сравнения, выход которого соединен с первыми входами второго и третьего элементов И i-ro адаптера сопряжения, i-й выход регистра адреса соединен с первым входом четвертого элемента И i-ro адаптера сопряжения, шестой выход блока синхронизации соединен с вторым входом четвертого элемента
    И i-го адаптера сопряжения, выход четвертого элемента И i-го адаптера сопряжения соединен с входом записи счетчика адреса, первый выход регистра режима соединен с вторым входом третьего элемента И i-го адаптера сопряжения, второй выход регистра режима соединен с вторым входом второго элемента И i-го адаптера сопряжения, третий выход регистра режимов соединен с вторым входом первого элемента И i-го адаптера сопряжения, выход второго и третьего 'элементов И i-го адаптера сопряжения соединен соответственно с первым входом элемента ИЛИ появляется вторым выходом i-го запроса прерывания устройства, выход первого элемента И i-го адаптера сопряжения, соединен с вторым входом элемента ИЛИ и через элемент задержки - со счетным входом счетчика адреса i-ro адаптера сопряжения, i-й вход синхронизации устройства соединен с входом формирователя импульсов i-го адаптера сопряжения, выход формирователя импульсов i-го адаптера сопряжения соединен с тактовым входом блока сравнения, К-я группа информационных входов устройства (где к—► от 2 до η)соединена с первой группой входов К-го адаптера сопряжения.
SU843738029A 1984-05-07 1984-05-07 Устройство дл отладки программ SU1213482A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843738029A SU1213482A1 (ru) 1984-05-07 1984-05-07 Устройство дл отладки программ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843738029A SU1213482A1 (ru) 1984-05-07 1984-05-07 Устройство дл отладки программ

Publications (1)

Publication Number Publication Date
SU1213482A1 true SU1213482A1 (ru) 1986-02-23

Family

ID=21117955

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843738029A SU1213482A1 (ru) 1984-05-07 1984-05-07 Устройство дл отладки программ

Country Status (1)

Country Link
SU (1) SU1213482A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 792259, кл. С, 06 F 11/30, 1980. За вка JP № 53-41497, кл. G 06 F 11/00, опублик. 1978. *

Similar Documents

Publication Publication Date Title
SU1213482A1 (ru) Устройство дл отладки программ
SU613402A1 (ru) Запоминающее устройство
SU1270764A1 (ru) Устройство дл определени выборочной медианы
SU1061128A1 (ru) Устройство дл ввода-вывода информации
SU1282146A2 (ru) Устройство дл сопр жени вычислительной машины с магистралью
SU1111150A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1168958A1 (ru) Устройство дл ввода информации
SU1478147A1 (ru) Устройство дл измерени параметров многополюсников
SU1160410A1 (ru) Устройство адресации пам ти
SU1171776A1 (ru) Устройство дл ввода информации
SU1179312A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1689957A1 (ru) Устройство пр мого доступа в пам ть ЭВМ
SU1297064A1 (ru) Устройство дл отладки программ
SU1339569A1 (ru) Устройство дл формировани сигнала прерывани при отладке программ
SU824243A1 (ru) Устройство дл регистрации информации
SU1605220A1 (ru) Устройство ввода частотных сигналов
SU1644120A2 (ru) Устройство дл ввода информации
SU1144109A1 (ru) Устройство дл опроса информационных каналов
SU809345A1 (ru) Устройство дл управлени блокомпАМ Ти
SU641434A1 (ru) Устройство дл программного сопр жени электронных вычислительных машин
SU1089585A1 (ru) Устройство сбора и обработки информации дл систем контрол
SU1363219A1 (ru) Устройство дл отладки программно-аппаратных блоков
SU1439564A1 (ru) Генератор тестовых воздействий
SU1177817A1 (ru) Устройство для отладки программ
SU1128266A1 (ru) Устройство дл сбора статистических данных о работе программ ЭВМ