SU1205140A1 - Устройство дл вычислени функций синуса и косинуса - Google Patents

Устройство дл вычислени функций синуса и косинуса Download PDF

Info

Publication number
SU1205140A1
SU1205140A1 SU3784800A SU3784800A SU1205140A1 SU 1205140 A1 SU1205140 A1 SU 1205140A1 SU 3784800 A SU3784800 A SU 3784800A SU 3784800 A SU3784800 A SU 3784800A SU 1205140 A1 SU1205140 A1 SU 1205140A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
elements
inputs
outputs
Prior art date
Application number
SU3784800A
Other languages
English (en)
Inventor
Владимир Гивиевич Чачанидзе
Ольга Григорьевна Смородинова
Гурам Георгиевич Асатиани
Тенгиз Отарович Кублашвили
Роин Зурабович Мирианашвили
Original Assignee
Ордена Ленина Институт Проблем Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Проблем Управления filed Critical Ордена Ленина Институт Проблем Управления
Priority to SU3784800A priority Critical patent/SU1205140A1/ru
Application granted granted Critical
Publication of SU1205140A1 publication Critical patent/SU1205140A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано дл  вычислени  тригонометрических функций синуса и косинуса в ЭВМ разных классов и назначений с повышенным быстродействием и достоверностью обработки. Целью изобретени   вл етс  увеличение быстродействи  и повьппение достоверности за счет введени  контрол . Поставленна  цель достигаетс  введением в устройство сумматоров-вычитателей, сумматора , регистра, дешифратора, блока пам ти констант, счетчика, триггеров , элементов И и ИЛИ. Вновь введенные блоки, в частности совокупность контролирующих элементов,зна- чительно повышают контролепригодность и быстродействие, так как предлагаемое устройство имеет 1ц«сл вычислени , состо щий из суммы значений времен умножени , сложени  и выборки из пам ти. 1 ил.

Description

15
20
11205
Изобретение относитс  к автома- ике и вычислительной технике и моет быть использовано дл  вычислеи  тригонометрических функций сиуса и косинуса в ЭВМ разных клас- 5 ов и назначений с повышенным бытродействием и надежностью.
Цель изобретени  - повышение ыстродействи .
На чертеже изображена блок-схе- а устройства.
lУстройство содержит блоки 1 умножени  на коэффициент, группы 2 элементов И, группу 3 элементов ИЛИ, регистр 4 сдвига с входом 5, элемент ИЛИ 6, регистры 7-9 сдвига, элемент ИЛИ 10, триггер П, элемент И 12, группу 13 элементов ИЛИ, выход устройства 14, элемент 15 задержки , элемент ИЛИ 16, входы 17-21 устройства, выход 22 контрол , сум- матор-вычитатель 23, группы 24 и 25 элементов И, сумматор-вычитатель 26, элемент И 27, элемент ИЛИ 28, ре- 25 гистр 29, счетчик 30, триггеры 31 и 32, элементы И- 33-36, группы 37 и 38 элементов И, элементы И 39 и 40, группу 41 элементов ИЛИ, депгаф- ратор 42, группу 43 элементов И, , блок 44 пам ти констант, группу 45 элементов ИЛИ, сумматор 46, элементы И 47-51, элемент ИЛИ 52 элемент. И 53, элементы ИЛИ 54 и 55, эле- менты И 56 и 57.
Устройство дл  вычислени  функций синуса и косинуса функционирует, следующим образом.
На первом такте при помощи единичного сигнала, подаваемого с первого выхода регистра 4, триггеры
31,32 и 11, сумматоры-вычиТатели 23 и 26, регистр 29 и счетчик 30 устанавливаютс  в нулевое состо ние . При этом на выходах регистров 7-9 имеютс  нулевые логические уровни. На, втором такте при помощи единичного сигнала со второго выхода регистра 4 разблокируютс  элементы И 33 и 34. В результате этого 50 с шины 21 знака функции через элементы И 33 и ИЛИ 55 в триггер 11 заноситс  значение знака функции,
а с управл ющей шины 19 через элемент И 34 устанавливаетс  триггер 55
32.Лри этом, если триггер 32 устанавливаетс  в единичное состо ние, то вьиисл етс  созх, в противном
35
40
45
15
20
5
5
25 ,
50
55
5
0
45
40г
случае -б Ч X. На третьем та те при помощи единичного сигнала с ; третьего выхода регистра 4 разблокируетс  элемент И 27, на котором по шине 20 подаетс  значение знака аргумента х. В случае вычислени  6(0 X, т.е. когда триггер 32 находитс  в нулевом состо нии, триггер 11 устанавливаетс  в состо ние, при котором выполн етс  равенство . 5in (-х)-5in X при вычислении cos X с нулевого выхода триггера 32 элемент И 27 заблокирован, вследствие чего триггер 11 не мен ет состо ни  выполн   тем самым равенство С06 (-x) CQS X. На этом же такте осуществл етс  занесе ше значени  аргумента х в сумматор-вычитатель 23. На четвертом такте с четвертого выхода регистра 4 единичный сигнал подаетс  на оба управл ющих входа сумматора-вычитател  26, в котором осуществл етс  вычитание из двоичного кода константы /2 , подаваемого при помощи группы 18 шин константы , двоичного кода аргумента х, подаваемого с информационных выходов сумматора-вычитател  23. Формирование на пр мом знаковом выходе сумматора-вычитател  26 нулевого сигнала означает нахождение аргумента X в первом квадранте, т.е.
X 4- , в противном случае х у .
На п том такте единичный сигнал с п того выхода регистра 4 через элемент ИЛИ 6 разблокирует элементы И 35 и 36. В результате этого со знаковых выходов сумматора- вычитател  26 устанавливаетс  в единичное состо ние либо триггер 31, либо счетчик 30. На шестом такте при помощи единичного сигнала с , шестого выхода регистра 4 разблокируютс  элементы И. 50, 51, 53 к 56. Если аргумент х находитс  в первом квадранте, то срабатывает элемент И 50, и единичньй сигнал с его выхода через элемент ИЛИ 54 подаетс  на первый информационный вход регистра 8. На последующем такте при помощи единичного сигнала с первого выхода регистра В осуществл етс  в случае вычислени  со5х разблокировки группы 38 элементов И, а в случае вычислени  einx - разблокировка группы 25 элементов И, а также через элемент ИЛИ 16 - разблокировка регистра 29. В случае вычисле
3 -
ни  Cos X из сумматора-вычитател  26 через группу 38 элементов И и групп 41 элементов ИЛИ подаетс  значение
у -X в регистр 29 и на входы групп
2,элементов И. В случае вычислени  5in X из сумматора-вычитател  23; через группу 25 элементов И и группу 41 элементов ИЛИ подаетс  значение аргумента х в регистр 29 и на входы групп 2 элементов И. В зависимости от того вычисл етс  Sin х или cosx, старшие m разр  ;ов значений соответственно X либо /2 -X дешифрируютс  дешифратором 42j где 2 - количество блоков 1. Вследствие этого разблокируетс  одна из подгрупп группы 2 элементов И, и значение х либо
10
15
соответствующем блоке 1 аппаратурным способом умножаетс  на коэффициент А и подаетс  на одну из групп входов сумматора 46. Через временной интервал, равный времени срабатывани  блоков I, с выхода элемента 15 задержки разблокируетс  одна из подгрупп группы 43 элементов И и коэффициент В из ПЗУ через указанную подгруппу и группу 45 элементов ИЛИ подаетс  на другую группу входов сумматора 46. В ре- зультг-ате этого на выходе сумматора 46 формируетс  результат вычислени  ein X либо cog X при помо1ци линейной сегментной аппроксимации в виде Ах+В по следующей системе уравнени :
На последующем такте с второго выхода регистра 8 разблокируетс  элемент И 12, на выходе которого формируетс  знак вычисл емой функции, двоичный код которого через группу 13 элементов ИЛИ совместно с двоичным кодом вычисл емой функции подаетс  на выходную информационную шину 14.
Если имеет место неравенство
/
X у , ТО единичный сигнал формируетс  на выходе элемента И 56, который через элемент ИЧИ 52 запускает регистр 7. На следующем также при по- М01ДИ единичного сигнала с первого выхода регистра 7 осуществл етс  занесение в сумматоры-вычитатели 23 и-26 двоичного кода константы /2- На информационных выходах сумматора- вычитател  23 образуетс  значение
х- у , а на информационньк выходах
сумматора-вычитател  26 - значение IT-x. Если аргумент х находитс  во втором квадранте, то на инверсном знаковом выходе сумматора-вычитател  26 имеем единичньп сигнал, и на
$
очередном такте при помощи единичного сигнала с второго выхода регистра 7 через элементы ИЛИ 6 и И 35 триггер 31 устанавливаетс  в единичное состо ние. Вследствие этого единич- ный сигнал формируетс  на выходе элемента И 49, каторый через элемент ИЛИ 10 запускает регистр 9, и в случае вычислени  cos х через элементы 40 и ИЛИ 55 мен ет состо ние тригге- ра 11, так как во втором квадранте cogx имеет отрицательное значение. На последующем такте при помощи единичного сигнала с первого выхода регистра 9 осуществл етс  в слу- чае вычислени  соэх разблокировка группы 24 элементов И, а в случае вычислени  5inx - разблокировка группы 37 элементов И, а также через элемент ИЛИ 16 - разблокировка регистра 29. В случае вычислени  cos X с сумматора-вычитател  23 через группу 24 элементов И и группу 41 элементов ИЛИ подаетс 
чение х- у в регистр 29 и на входы
групп 2 элементов И, так как со5Х -б п (х- yj . В случае вычислени 
sin X из сумматора-вычитател  26 через группу 37 элементов И и группу 41 элементов ИЛИ подаетс  значение « -X в регистр 29 и на входы трупп 2 элементов И. Дальнейшее функционирование устройства дл  вы- числени  функций синуса и косинуса осуществл етс  аналогично описанному .
Если имеет место неравенство х.Т то в отличие от предыдущего случа  единичный сигнал имеем на пр мом знаковом выходе сумматора-вычитател 26, и на очередном такте при помо- пщ единичного сигнала с второго выхода регистра 7 через элементы ИЛИ 6 и И 36 и измен етс  состо ние счетчика 30. Вследствие этого едининый сигнал формируетс  на выходе элемента И 53, который через элемент ИЛИ 52 запускает регистр 7. На последующем такте при помогци единичного сигнала с первого выхода регистра 7 осуществл етс  занесение в сумматоры-вычитатели 23 и 26 двоиного кода константы /2 . В результа- те этого на информационных выходах сумматора-вычитател  23 образуетс  значение x-IJ, а на информационных
значение
-X. Если аргумент х на40
выходах сумматора-вычитател  26
ЗТ
2
ходитс  в третьем квадранте, то на инверсном знаковом выходе сумматора- вычитател  26 имеем единичный сигнал и на очередном такте при помощи единичного сигнала с второго выхода регистра 7 через элементы ИЛИ 6 и И 35 триггер 31 устанавливаетс  в единичное состо ние. Вследствие этого единичньш сигнал формируетс  на выходе элемента И 48, который через элемент ИЛИ 55 мен ет состо ние триггера 11 , так как ein х и cos х в третьем квадранте отрицательны. Дальнейшее функционирование устройства дл  вычислени  функций синуса и косинуса осуществл етс  аналогично
7 случаю у X.
3
,
2
Если имеет место неравенство
, то в отличие от предыдущего
случа  единичный сигнал имеем на пр мом знаковом выходе сумматора-вычитател  26, и на очередном такте при помощи единичного сигнала с второго выхода регистра 7 через элементы ИЛИ 6 и И 36 измен етс  состо ние счетчика 30. В результате этого единичный сигнал формируетс  на выходе элемента И 51. Это приводит к занесению аналогичным образом в сумматоры-вычитатели 23 и 26 двоичного
да константы /z . В результате этого на информационных выходах сумматора- вычитател  23 образуетс  значение
3 х- 75- , а на информационных выходах
сумматора-вычитател  26, значение 2 |Г-х. Если аргумент х находитс  в четвертом квадранте, то на инверсном знаковом выходе сумматора-вычитател  26 имеем единичный сигнал, а на очередном такте при помощи единичного сигнала с второго выхода регистра 7 через элементы ИЛИ 6 и И 35 триггер 31 устанавливаетс  в единичное состо ние. Это приводит к формированию единичного сигнала на выходе г лемента И 47, который через элемент ИЛИ 10 запускает регистр 9 и в случае вьмислени  inx через элементы И 39 и ИЛИ 55 мен ет состо ние триггера
так как в четвертом квадранте щх имеет отрицательное значение. Дальнейшее функционирование устройства дл  вычислени  функ7 ций синуса и косинуса осуществл ет2ff
с  аналогично случаю х - .
Если имеет место неравенство , то устройство дл  вычислени  функций синуса и косинуса функционирует аналогично описанному, начина  с п того такта.
Из описани  функционировани  устройства дл  вычислени  функций синуса и косинуса следует, что в сум- маторе-вычитателе 23 находитс  одна из положительных величин х либо x- l
3 i либо х- м , либо х- -г-. Формирование
на знаковом выходе сумматора-вычи- тател  23 и соответственно на выходе 22 контрол  единичного сигнала указывает на сбой в функционировании устройства дл  вычислени  функций синуса и косинуса. Допустим, что . Это означает, что после рассмотрени  первого квадранта сразу анализируетс  нахождение аргумента X в третьем квадранте, пропустив тем самым из-за сбо  рассмотрение второго квадранта. Отсутствие указанных средств контрол  в случае сбо  приводит к заклиниванию функционировани  как известных, так и предлагаемого устройства дл  вычислени  функций синуса и косинуса.
Формула
и 3
обретени 
Устройство дл  вычислени  функций синуса и косинуса, содержащее четыре регистра сдвига, элемент И, три элемента ШШ,первый триггер, элемент задержки,.2 групп элементов И (где m - количество старших разр дов аргумента), 2 блоков умножени  на коэффициент и две группы элементов ИЛИ, причем вход запуска устройства соединен с входом первого разр да первого регистра сдвига, выход п того разр да которого соединен с первым входом перво- гр элемента ИЛИ, второй вход которого соединен с выходом второго разр да второго регистра сдвига, выход первого триггера соединен с. первым входом элемента И, выход которого соединен с первыми входами элементов ШШ первой группы, выходы которых соединены с выходом устройства , выход первого разр да третьего регистра сдвига соединен с первы входом второго элемента ИЛИ, выхол
2051408
которого соединен с входом элемента задержки, выход третьего элемента ИЛИ соединен с входом третьего регистра сдвига, выходы элементов И
2№ соединены с входами
соответствуюЕцих блоков умножени  на коэффициент, выходы которых поразр дно соединены с соответствующими входами элементов ИЛИ второй группы,
10 отличающеес  тем, что, с целью повьппени  быстродействи , в него введены с второго по шестнадцатый элементы И, два сумматора- вычитател , с четвертого по седьмой
15 элементы ПНИ, сумм атор, треть  и четверта  группы элементов ИЛИ, с 2 +1 по 2 +k+4 группы элементов И (где - количество участков аппроксимации , регистр, дешифратор, вто20 рой и третий триггеры, счетчик и блок пам ти констант, причем выход первого разр да первого регистра сдвига соединен с входами установки в О первого, второго, третье25 го триггеров, счетчика, первого и второго сумматоров-вычитателей и регистра, выход второго разр да первого регистра сдвига соединен с первыми входами второго и третье30 го элементов И, вторые входы которых соединены соответственно с входом знака функции и входом вида функции устройства, вход задани  константы которого соединен с пер- 35 выми информационными входами сумматоров-вычитателей , выход третьего разр да первого регистра сдвига соединен с первым управл ющим входом первого сумматора-вычитате- л  и первым входом четвертого элемента И, второй вход которого соединен с входом знака устройства, вход аргумента которого соединен с вторым информационным входом перво0
5
0
5
го сумматора-вычитател , второй управл ющий вход которого соединен с выходом первого разр да второго регистра сдвига и первым входом четвертого элемента ИЛИ,второй вход которого соединен с выходом четвертого разр да первого регистра сдвига и первым управл ющим входом второго сумматора-вычитател , второй управл ющий и второй информационный входы которого соединены соответственно с выходом четвертого элемента ИЛИ и выходом первого сумматора-вычитател , который подключен поразр дно к первым входам соответствующих элементов И ) и групп, вторые входы которых соединены соответственно с цр мым и инверсным выходами второго триггера и первыми входами соответственно п того и шестого элементов И, выходы которых соединены с первым и вторым входами п того элемента ИЛИ, третий и четвертый входы которого соединены с выходами соответственно второго и четвертого элементов И, третий вход четвертого элемента И соединен с инверсным выходом второго триггера, выход второго сумма- тора-вычитател  соединен.поразр дно с первыми входами соответствующих элементов И 2 +3 и 2 +4 групп, вторые входы которых соединены соответственно с пр мым и инверсным выходами второго триггера, выход шестого разр да первого регистра сдвига соединен с первыми входами с седьмого по дес тый элементов И, выходы с восьмого по дес тый элементов И соединены соответственно с первого по третий входами шестого элемента ИЛИ и с первыми входами соответственно с одиннадцатого по тринадцатый элементов И, вторые входы которых соединены с пр мым выходом третьего триггера и вторым входом седьмого элемента И, выход и третий вход которого соединены соответственно с первым входом седьмого элемента ИЛИ и выходом четырнадцатого элемента И, инверсный выход третьего триггера соединен с вторыми входами восьмого, дев того, дес того и первым входом четырнадцатого элементов И, пр мой выход первого разр да счетчика соединен с третьим входом восьмого и
третьим входом дес того элементов И, инверсный выход первого разр да счетчика соединен с третьим входом дев того и вторым входом четырнадцатого элементов И, пр мой выход второго разр да счетчика соединен с четвертыми входами восьмого и дев того элементов И, инверсный выход второго разр да счетчика соединен с четвертым входом дес того и третьим входом четырнадцатого элементов И, выход переполнени  счетчика соединен с четвертым входом шестого элемента ИЛИ, выход которого соединен с входом первого разр да
5
второго регистра сдвига, выхг одиннадцатого и тринадцатого элементов И соединены соответственно с первым и вторым входами третьего . 5 элемента ИЛИ и вторыми входами соответственно п того и четвертого элементов И, выход двенадцатого элемента И соединен с пе рвым входом седьмого элемента ИЛИ и четвертым
входом п того элемента ИЛИ, выход которого соединен со счетным входом первого триггера, выход седьмого элемента ИЛИ соединен с входом первого разр да четвертого регистра
сдвига, вход второго разр да которого соединен с выходом второго разр да третьего регистра сдвига, выход третьего элемента И соединен с входом установки в 1 второго триг гера, выход первого разр да четвертого регистра сдвига соединен с вторым входом второго элемента ИЛИ и третьими входами элементов И 2 -t-2 и ГРУПП, выход второго разр да четвертого регистра сдвига соединен с вторым входом первого элемента И, выход первого разр да третьего регистра сдвига соединен с третьи ., I гл
ми входами элементов И 2 +1 и z +J 0 групп, выходы элементов И с 2+1 по групп подключены к входам соответствующих элементов ИЛИ третьей группы, выходы которых соединены с первыми входами соответствую- о f
5 щих элементов И с первой по 2 групп, вторые входы которых соединены с выходами соответственно с первого по 2 дешифратора, вход которого соединен с выходом регистра, вход синхро0 низации которого соединен с выходом второго элемента ИЛИ и третьими входами элементов И с первой по 2 групп, информационный вход. j регистра соединен с выходом третьей
группы элементов ИЛИ, выходы дешифратора с первого по 2 соединены с первыми входами элементов И соответственно с по 2 +К+ групп, вторые входы которых соединены с выходом элемента задержки, выходы групп разр дов с первой по 2 пол  констант блока пам ти констант поразр дно соединены с третьими входами соответственно с 2 +5 по 2 +К+4
5 групп элементов И,выходы которых соединены с соответствующими входами элементов ИЛИ четвертой группы, выход которой соединен с первым ин11
формационным входом сумматора, второй информационный вход которого соединен поразр дно с выходами элементов ИЛИ второй группы, выход сумматора соединен поразр дно с вторыми входами элементов ИЖ первой группы, выход первого элемента ИЛИ I соединен с первыми входами п тнадцатого и шестнадцатого элементов И, вторые входы-которых соединены соот , 120514012
ветственно с инверсным и пр мым вы- ходами знака второго сумматора-вы- читател , выходы п тнадцатого и шестнадцатого элементов И соединены 5 соответственно с входом установки в I третьего триггера и счетным входом счетчика, выход знака первого сумматора-вьпитател  соединен с выходом контрольного разр да уст- 10 ройства.
5
I I t-1 I

Claims (1)

  1. Формула изобретения
    Устройство для вычисления функций синуса и косинуса, содержащее четыре регистра сдвига, элемент И, три элемента ИЛИ,первый триггер, элемент задержки,.2групп элементов И (где ю - количество старших разрядов аргумента), 2блоков умножения на коэффициент и две группы элементов ИЛИ, причем вход запуска устройства соединен с входом первого разряда первого регистра сдвига, выход пятого разряда которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом второго разряда второго регистра сдвига, выход первого триггера соединен с первым входом элемента И, выход которого соединен с первыми входами элементов ИЛИ первой группы, выходы которых соединены с выходом устрой- 55 ства, выход первого разряда третьего регистра сдвига соединен с первым входом второго элемента ИЛИ, выход
    1205140 8 которого соединен с входом элемента задержки, выход третьего элемента
    ИЛИ соединен с входом третьего регистра сдвига, выходы элементов И
    5 с первого по 2т соединены с входами соответствующих блоков умножения на коэффициент, выходы которых поразрядно соединены с соответствующими входами элементов ИЛИ второй группы, 10 отличающееся тем, что, с целью повышения быстродействия, в него введены с второго по шестнадцатый элементы И, два сумматоравычитателя, с четвертого по седьмой 15 элементы ИЛИ, сумматор, третья и четвертая группы элементов ИЛИ, с 2’ +1 по 2^+^+4 группы элементов И (где к - количество участков аппроксимации) , регистр, дешифратор, вто20 рой и третий триггеры, счетчик и блок памяти констант, причем выход первого разряда первого регистра сдвига соединен с входами установки в 0 первого, второго, третье25 го триггеров, счетчика, первого и второго сумматоров-вычитателей и регистра, выход второго разряда первого регистра сдвига соединен с первыми входами второго и третье30 го элементов И, вторые входы которых соединены соответственно с входом знака функции и входом вида функции устройства, вход задания константы которого соединен' с пер35 выми информационными входами сумматоров-вычитателей, выход третьего разряда первого регистра сдвига соединен с первым управляющим входом первого сумматора-вычитателя и первым входом четвертого элемента И, второй вход которого соединен с входом знака устройства, вход аргумента которого соединен с вторым информационным входом перво45 го сумматора-вычитателя, второй управляющий вход которого соединен с выходом первого разряда второго регистра сдвига и первым входом четвертого элемента ИЛИ,второй вход которого соединен с выходом четвертого разряда первого регистра сдвига и первым управляющим входом второго сумматора-вычитателя, второй управляющий и второй информационный входы которого соединены соответственно с выходом четвертого элемента ИЛИ и выходом первого сумматора-вычитателя, который подключен пораз9 рядно к первым входам соответствующих элементов И 2 +1 и 2т+2 групп, вторые входы которых соединены соответственно с прямым и инверсным выходами второго триггера и первыми входами соответственно пятого и шестого элементов И, выходы которых соединены с первым и вторым входами пятого элемента ИЛИ, третий и четвертый входы которого соединены с выходами соответственно второго и четвертого элементов И, третий вход четвертого элемента И соединен с инверсным выходом второго триггера, выход второго сумматора-вычитателя соединен.поразрядно с первыми входами соответствующих элементов И 2 +3 и 2 +4 групп, ' вторые входы которых соединены соответственно с прямым и инверсным выходами второго триггера, выход шестого разряда первого регистра сдвига соединен с первыми входами с седьмого по десятый элементов И, выходы с восьмого по десятый элементов И соединены соответственно с первого по третий входами шестого элемента ИЛИ и с первыми входами соответственно с одиннадцатого по тринадцатый элементов И, вторые входы которых соединены с прямым выходом третьего триггера и вторым входом седьмого элемента И, выход и третий вход которого соединены соответственно с первым входом седьмого элемента ИЛИ и выходом четырнадцатого элемента И, инверсный выход третьего триггера соединен с вторыми входами восьмого, девятого, десятого и первым входом четырнадцатого элементов И, прямой выход первого разряда счетчика соединен с третьим входом восьмого и третьим входом десятого элементов И, инверсный выход первого разряда счетчика соединен с третьим входом девятого и вторым входом четырнадцатого элементов И, прямой выход второго разряда счетчика соединен с четвертыми входами восьмого и девятого элементов И, инверсный выход второго разряда счетчика соединен с четвертым входом десятого и третьим входом четырнадцатого элементов И, выход переполнения счетчика соединен с четвертым входом шестого элемента ИЛИ, выход которого соединен с входом первого разряда
    140 10 второго регистра сдвига, выхг цы одиннадцатого и тринадцатого элементов И соединены соответственно с первым и вторым входами третьего . элемента ИЛИ и вторыми входами соответственно пятого и четвертого элементов И, выход двенадцатого элемента И соединен с первым входом седьмого элемента ИЛИ и четвертым входом пятого элемента ИЛИ, выход которого соединен со счетным входом первого триггера, выход седьмого элемента ИЛИ соединен с входом первого разряда четвертого регистра сдвига, вход второго разряда которого соединен с выходом второго разряда третьего регистра сдвига, выход третьего элемента И соединен с входом установки в 1 второго триггера, выход первого разряда четвертого регистра сдвига соединен с вторым входом второго элемента ИЛИ^и третьими входами элементов И 2 +2 и 2w+4 групп, выход второго разряда четвертого регистра сдвига соединен с вторым входом первого элемента И, выход первого разряда третьего регистра сдвига соединен с третьими входами элементов И 2 +1 и 2 +3 групп, выходы элементов И с 2 + 1 по 2т+4 групп подключены к входам соответствующих элементов ИЛИ третьей группы, выходы которых соединены с первыми входами соответствующих элементов И с первой по 2 групп, вторые входы которых соединены с выходами соответственно с первого по 2т дешифратора, вход которого соединен с выходом регистра, вход синхронизации которого соединен с выходом второго элемента ИЛИ и третьими входами элементов И с первой по 2т групп, информационный вход. j регистра соединен с выходом третьей группы элементов ИЛИ, выходы дешифратора с первого по 2т соединены с первыми входами элементов И соответственно с 2 +5 по 2 +К+4 групп, вторые входы которых соединены с выходом элемента задержки, выходы групп· разрядов с первой по 2т поля констант блока памяти констант поразрядно соединены с третьими входами соответственно с 2т+5 по 2™+Κ+4 групп элементов И,выходы которых соединены с соответствующими входами элементов ИЛИ четвертой группы, выход которой соединен с первым ин1 1
    1205 формационным входом сумматора, второй информационный вход которого соединен поразрядно с выходами эле- , ментов ИЛИ второй группы, выход сум-\ матора соединен поразрядно с вторыми входами элементов ИЛИ первой группы, выход первого элемента ИЛИ I соединен с первыми входами пятнадцатого и шестнадцатого элементов И, вторые входы·которых соединены соот- 1
    140 12 ветственно с инверсным и прямым вы- ходами знака второго сумматора-вычитателя , выходы пятнадцатого и шестнадцатого элементов И соединены ; соответственно с входом установки в 1 третьего триггера и счетным входом счетчика, выход знака первого сумматора-вычитателя соединен с выходом контрольного разряда уст) ройства.
    ВНИИПИ Заказ 8536/51 Тираж 709 Подписное
    Лилиал Д1Ш **Патаят , г.Ужгород, ул.Проектная, 4
SU3784800A 1984-08-28 1984-08-28 Устройство дл вычислени функций синуса и косинуса SU1205140A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU3784800A SU1205140A1 (ru) 1984-08-28 1984-08-28 Устройство дл вычислени функций синуса и косинуса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU3784800A SU1205140A1 (ru) 1984-08-28 1984-08-28 Устройство дл вычислени функций синуса и косинуса

Publications (1)

Publication Number Publication Date
SU1205140A1 true SU1205140A1 (ru) 1986-01-15

Family

ID=21136325

Family Applications (1)

Application Number Title Priority Date Filing Date
SU3784800A SU1205140A1 (ru) 1984-08-28 1984-08-28 Устройство дл вычислени функций синуса и косинуса

Country Status (1)

Country Link
SU (1) SU1205140A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1003081, кл. G Об F 7/548, 1981. Авторское свидетельство СССР 510717, кл. G 06 F 7/548, 1974. *

Similar Documents

Publication Publication Date Title
US4683548A (en) Binary MOS ripple-carry parallel adder/subtracter and adder/subtracter stage suitable therefor
KR870009595A (ko) 직렬-비트 2의 보수 디지탈 신호 처리 장치
SU1205140A1 (ru) Устройство дл вычислени функций синуса и косинуса
US3049296A (en) Binary square root mechanization
US6516332B1 (en) Floating point number data processing means
SU1280624A1 (ru) Устройство дл умножени чисел с плавающей зап той
US3394249A (en) Apparatus for adding numbers using a decrementer and an incrementer
SU1156067A1 (ru) Устройство дл вычислени @
SU404082A1 (ru) УСТРОЙСТВО дл ВЫЧИСЛЕНИЯ ФУНКЦИИ ВИДАZ =. KV'X^ + у
US3633002A (en) Integrator for use in digital differential analyzer systems
Langdon Subtraction by minuend complementation
SU1633400A1 (ru) Арифметическое устройство по модулю
SU1405049A1 (ru) Устройство дл суммировани двух чисел с плавающей зап той
SU1465882A1 (ru) Устройство дл вычислени обратной величины
SU1309043A1 (ru) Устройство дл вычислени экспоненциальной функции
SU1244663A1 (ru) Устройство дл вычислени тангенса
SU1335985A1 (ru) Устройство дл вычислени обратной величины нормализованной двоичной дроби
SU593211A1 (ru) Цифровое вычислительное устройство
RU2040039C1 (ru) Устройство для определения модуля трехмерного вектора
SU1339553A1 (ru) Устройство дл делени
RU2158441C2 (ru) Устройство для обработки нечеткой информации
SU932493A1 (ru) Частотно-импульсное множительно-делительное устройство
SU1401448A1 (ru) Устройство дл реализации булевых симметричных функций
SU1513468A1 (ru) Устройство дл вычислени биномиальных коэффициентов
SU788107A1 (ru) Устройство дл сложени чисел

Legal Events

Date Code Title Description
REG Reference to a code of a succession state

Ref country code: RU

Ref legal event code: RH4F

Effective date: 20050222