SU1190383A2 - Устройство дл контрол цифровых узлов - Google Patents

Устройство дл контрол цифровых узлов Download PDF

Info

Publication number
SU1190383A2
SU1190383A2 SU833670146A SU3670146A SU1190383A2 SU 1190383 A2 SU1190383 A2 SU 1190383A2 SU 833670146 A SU833670146 A SU 833670146A SU 3670146 A SU3670146 A SU 3670146A SU 1190383 A2 SU1190383 A2 SU 1190383A2
Authority
SU
USSR - Soviet Union
Prior art keywords
analyzer
outputs
digital
control
information input
Prior art date
Application number
SU833670146A
Other languages
English (en)
Inventor
Игорь Евгеньевич Новиков
Лев Алексеевич Шумилов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU833670146A priority Critical patent/SU1190383A2/ru
Application granted granted Critical
Publication of SU1190383A2 publication Critical patent/SU1190383A2/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Debugging And Monitoring (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ УЗЛОВ по авт. св. № 1078430, отличающеес  тем, что, с целью повьшени  достоверности контрол , анализатор сигнатур имеет (п + 1)-й информационный вход, где п - количество выходов контролируемого цифрового узла, причем (п+1)-й информационный вход анализатора сигнатур соединен с его синхровходом.

Description

Пуск
С
А о
Изобретение относитс  к вычислительной технике и автЬматике, может быть использовано дл  контрол  многовыходных цифровых узлов радиоэлектронной аппаратуры и  вл етс  усовершенствованием устройства по основному авт. св. № 1078430.
Цель изобретени  - повышение достоверности контрол .
На чертеже изображена структурна  схема предлагаемого устройства.
. Устройство содержит генератор 1 тактовых импульсов, контролируемый цифровой узел 2, анализатор 3 сигнатур ,
Устройство работает следующим образом.
На входы начальной установки контролируемого цифрового узла 2 и анализатора 3 сигнатур с входа 4 подает с  сигнал сброса. После этого сигналом Пуск запускаетс  генератор 1 тактовых импульсов, которьй выдает серии синхроимпульсов на синхровходы анализатора 3 сигнатур и контроли руемого цифрового узла 2, а также на (п + 1)-й информационный вход анализатора 3 сигнатур.
По мере поступлени  синхроимпульсов анализатор 3 сигнатур вьщает со своих выходов серию тестовых сигналов , которые воздействуют на входы контролируемого цифрового узла 2.
Цифровой узел 2 выдает на своих выходах сигналы, которые вновь поступают на входы анализатора 3 сигнатур .
По окончании работы генератора 1 тактовых импульсов сигналы с выхода анализатора 3. сигнатур подаютс  на
блок индикации дл  их анализа оператором или в ЭВМ дл  машинного анализа на предмет годности контроируемого цифрового узла 2.
Таким образом, анализатор сигнатур работает по входам как регистратор выходной реакции контролируемого узла, а по выходам - как генератор псевдослучайной последовательности .
При этом в случае контрол  некоторых . Цифровых узлов, имеющих нулевую выходную реакцию на нулевоевозействие (таких, например, как совокупность элементов И или элементов ИЛИ), исключаетс  возможность зацикливани  анализатора сигнатур в нулевом состо нии за счет того, что на его (п + 1)-и информационный вход в каждом такте поступает сигнал логической 1 с синхровхода. Таким образом, если в каком-либо такте контрол  подобных узлов на выходах анализатора сигнатур по вл етс  нулева  сигнатура, то на п его информационных входов с выходов контролируемого цифрового узла noc-i тупает нулева  информаци , но в следующем такте за счет подачи логической 1 на (п + 1)-й информационный вход сигнатура отличаетс  от нул  и процесс контрол  цифрового узла продолжаетс , т.е. в предагаемом устройстве повышаетс  .дос- товерность контрол  по сравнению с известным устройством, в котором в подобном случае происход т -зацикивание анализатора сигнатур в нулевом состо нии и прекращение процесса контрол  цифрового узла.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ УЗЛОВ по авт. св. № 1078430, отличающееся тем, что, с целью повышения достоверности контроля, анализатор сигнатур имеет (п + 1)-й информационный вход, где η - количество выходов контролируемого цифрового узла, причем (п+1)-й информационный вход анализатора сигнатур соединен с его синхровходом.
    >
    1 1190383 2
SU833670146A 1983-11-30 1983-11-30 Устройство дл контрол цифровых узлов SU1190383A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833670146A SU1190383A2 (ru) 1983-11-30 1983-11-30 Устройство дл контрол цифровых узлов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833670146A SU1190383A2 (ru) 1983-11-30 1983-11-30 Устройство дл контрол цифровых узлов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1078430 Addition

Publications (1)

Publication Number Publication Date
SU1190383A2 true SU1190383A2 (ru) 1985-11-07

Family

ID=21091997

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833670146A SU1190383A2 (ru) 1983-11-30 1983-11-30 Устройство дл контрол цифровых узлов

Country Status (1)

Country Link
SU (1) SU1190383A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1078430, кл. G 06 F 11/08, 1981. *

Similar Documents

Publication Publication Date Title
US5610925A (en) Failure analyzer for semiconductor tester
SU1190383A2 (ru) Устройство дл контрол цифровых узлов
KR940004332A (ko) 회로 테스트 방법 및 지연 결함 검출장치
SU1410037A1 (ru) Устройство дл контрол логических блоков
SU526832A1 (ru) Адаптивное устройство дл проверки диодных схем
SU598026A1 (ru) Устройство дл контрол монтажных соединений
SU1019454A1 (ru) Устройство дл контрол многовыходных цифровых узлов
SU1173415A1 (ru) Устройство дл статистического контрол логических блоков
RU1805471C (ru) Устройство дл контрол логических блоков
SU978154A1 (ru) Устройство дл контрол цифровых узлов
SU1352342A1 (ru) Ультразвуковой дефектоскоп
SU754365A1 (ru) Устройство для контроля дискретных объектов 1
SU1160417A1 (ru) Устройство дл контрол цифровых узлов
SU1432528A2 (ru) Устройство дл контрол функционировани логических блоков
SU798718A1 (ru) Устройство дл программного управлени СиСТЕМАМи КОНТРОл АппАРАТуРы
SU1013956A2 (ru) Устройство дл контрол логических схем
SU577529A1 (ru) Устройство дл контрол объектов
SU563697A1 (ru) Устройство дл контрол посто нных запоминающих устройств
SU1298771A2 (ru) Сигнатурный анализатор
SU1441338A1 (ru) Устройство дл контрол формирователей сигналов основных цветов телевизионных приемников
SU1029176A1 (ru) Устройство дл ввода аналоговой информации
SU980028A1 (ru) Устройство дл ускоренных испытаний на надежность узлов и элементов радиоэлектронной аппаратуры
SU1390610A1 (ru) Устройство дл диагностировани аппаратуры обработки данных
SU610122A1 (ru) Устройство дл определени надежности электронных схем
SU1527636A1 (ru) Устройство дл контрол цифровых блоков