SU1187198A1 - Information reception device - Google Patents

Information reception device Download PDF

Info

Publication number
SU1187198A1
SU1187198A1 SU843742294A SU3742294A SU1187198A1 SU 1187198 A1 SU1187198 A1 SU 1187198A1 SU 843742294 A SU843742294 A SU 843742294A SU 3742294 A SU3742294 A SU 3742294A SU 1187198 A1 SU1187198 A1 SU 1187198A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
shift register
elements
Prior art date
Application number
SU843742294A
Other languages
Russian (ru)
Inventor
Владимир Феликсович Стрельченок
Константин Григорьевич Чернобров
Original Assignee
Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С. filed Critical Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority to SU843742294A priority Critical patent/SU1187198A1/en
Application granted granted Critical
Publication of SU1187198A1 publication Critical patent/SU1187198A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ПРИЕМА ИНФОРМАЦИИ, содержащее многопараметрический датчик, выходы которого подключены к первым входам блока сравнени , с вторыми входами которого соединены выходы блока пам ти, счетчик, первый и второй элементы И, элемент ИЛИ, отличающеес  тем, что, с целью упрощени , в него введены блок задани  адреса, генератор , регистр сдвига, первый и второй элементы И-НЕ, третий элемент И, первый и второй RS-триггеры, модул тор и передатчик , выходы блока сравнени  подключены к первым входам регистра сдвига и к входам элемента ИЛИ, выход которого соединен с первым входом первого элемента И, выход которого подключен к S-входу первого RS-триггера, выход которого соединен с первым входом второго элемента И, выход которого подключен к S-входу второго RS-триггера, инверсный выход которого подключен к вторым входам первого и второго элементов И, выход генератора соединен с первым входом третьего элемента И, выход которого подключен к второму входу регистра сдвига и, через счетчик - к R-входу второго RS-триггера, пр мой выход которого соединен с вторым входом третьего элемента И, выход первого RS-триггера подключен к его R-входу и , через поI следовательно соединенные первый и второй элементы И-НЕ - к третьему входу (Л регистра сдвига, выход которого через модул тор подключен к входу передатчика, выход которого  вл етс  выходом устройства , выходы блока задани  адреса соединены с четвертыми входами регистра сдвига. 00 ;о ооA DEVICE FOR RECEPTION OF INFORMATION, containing a multiparameter sensor, the outputs of which are connected to the first inputs of the comparison unit, with the second inputs of which are connected to the outputs of the memory block, the counter, the first and second elements AND, the OR element, in which the address setting block, the generator, the shift register, the first and second AND-NOT elements, the third AND element, the first and second RS triggers, the modulator and the transmitter, the outputs of the comparison unit are connected to the first inputs of the shift register and to the inputs of the OR element, The one of which is connected to the first input of the first element I, the output of which is connected to the S input of the first RS flip-flop, the output of which is connected to the first input of the second element And whose output is connected to the S input of the second RS flip-flop, the inverse output of which is connected to the second the inputs of the first and second elements And, the generator output is connected to the first input of the third element And, the output of which is connected to the second input of the shift register and, through a counter, to the R input of the second RS flip-flop, the direct output of which is connected to the second input of the third element This And, the output of the first RS-flip-flop is connected to its R-input and, through the I therefore connected first and second elements of the NAND to the third input (L shift register, the output of which through the modulator is connected to the input of the transmitter, the output of which is the output of the device, the outputs of the address setting block are connected to the fourth inputs of the shift register. 00; oo

Description

Изобретение относитс  к автоматике и телемеханике и может быть использовано дл  приема информации, в частности дл  определени  места и параметра случайного загр знени  вод. Цель изобретени  - упрощение устройства . На чертеже представлена функциональна  схема устройства. Устройство содержит многопараметрический датчик 1, блок 2 сравнени , блок 3 пам ти, блок 4 задани  адреса, регистр 5 сдвига, элемент ИЛИ 6,элемент И 7, RSтриггер 8, элементы И-НЕ 9 и 10, элемент И 11, RS-триггер 12, генератор 13, элемент И 14, счетчик 15, модул тор 16 и передатчик 17. Устройство работает следующим образом. С выхода многопараметрического датчика 1 на первые входы блока 2 сравнени  поступают значени  контролируемых параметров А,,..., А,К. На вторые входы блока 2 сравнени  поступают граничные значени  контролируемых параметров Хгр1,..., выхода блока 3 пам ти. В случае превышени  контролируемым параметром своего граничного значени  на выходе блока 2 сравнени  вырабатываетс  импульс, соответствующий по уровню логической «1. При нахождеНИИ параметра в норме на выходе блока сравнени  имеем логический «О (на схеме обозначены Л,..., ). Первые М информационных входов регистра сдвига соединены с блоком 4 задани  адреса и на них поданы посто нные потенциалы, соответствующие номеру места в двоичном коде, где контролируетс  датчик 1. Число двоичных знаков номера М зависит от количества контролируемых мест На остальные N информационных входов регистра 5 сдвига подаютс  импульсы с блока 2 сравнени , каждый из которых соответствует определенному параметру. С выхода блока 2 сравнени  импульсы поступают также и на элемент ИЛИ 6. В исходном состо нии, когда все параметры наход тс  в норме, на входе элемента ИЛИ 6 будут только логические «О и на выходе будет «О. Поэтому элемент И 7 будет закрыт. В случ выхода параметров за пределы нормы на входе элемента ИЛИ 6 по в тс  логические «1 и на его выходе будет «1. В этом случае на выходе первого элемента И 7 будет логическа  «1, котора  подаетс  на вход S триггера 8 и перебрасывает его в единичное состо ние. Единич«ьш уровень с выхода триггера 8 подаетс  через элемент задержки, собранный на двух схемах И-НЕ, на третий вход регистра 5 сдвига дл  разрешени  записи информа ции в регистр 5 и на вход R дл  обратной установки триггера 8 в нулевое состо ние и на элемент И 11, на второй вход которого поступает единичный уровень с инверсного выхода триггера 12, который находитс  в нулевом состо нии. Когда на первом входе элемента И 11 будет единичный потенциал. на его выходе будет также единичный потенциал , который подаетс  на вход S-триггера 12 дл  его установки в единичное состо ние и на закрытие элементов И 7 и И 11, дл  предотвращени  перезаписи в регистре 5 сдвига на врем , за которое считываетс  вс  информаци , записанна  в нем. После переброски триггера 12 в единичное состо ние открываетс  элемент И 14. на второй вход которого подаютс  тактовые импульсы с генератора тактовых импульсов . Тактовые импульсы после элемента И 14 поступают на (N-i-М)-разр дный счетчик 15 и на второй вход регистра 5 сдвига дл  считывани  информации из всех разр дов , что обеспечиваетс  с помощью (N + M)разр дного счетчика, который после считывани  всей информации перебрасывает триггер 12 в нулевое состо ние. При этом закрываетс  элемент И 14. Информаци  с регистра 5 сдвига последовательным двоичным кодом подаетс  на модул тор 16, где модулируетс  несущей частотой, далее с помощью передатчика 17 излучаетс  в пространство .The invention relates to automation and telemechanics and can be used to receive information, in particular to determine the location and parameter of the accidental pollution of water. The purpose of the invention is to simplify the device. The drawing shows the functional diagram of the device. The device contains a multiparameter sensor 1, comparison block 2, memory block 3, address setting block 4, shift register 5, element OR 6, AND 7 element, RS trigger 11, AND-HE elements 9 and 10, AND 11 element, RS flip-flop 12, the generator 13, the element And 14, the counter 15, the modulator 16 and the transmitter 17. The device operates as follows. From the output of the multi-parameter sensor 1, the first inputs of the comparison unit 2 receive the values of the monitored parameters A ,, ..., A, K. The second inputs of the comparison unit 2 receive the boundary values of the monitored parameters Xgr1, ..., of the output of the memory block 3. In the event that the monitored parameter exceeds its limit value at the output of the comparison unit 2, an impulse is generated corresponding in the logical level "1. When the parameter is found, normally, at the output of the comparison block, we have a logical "O (L, ..., in the diagram). The first M information inputs of the shift register are connected to the address setting unit 4 and they are supplied with constant potentials corresponding to the position number in the binary code where sensor 1 is monitored. The number of binary digits of the M number depends on the number of monitored places pulses are delivered from block 2 of the comparison, each of which corresponds to a specific parameter. From the output of the comparison unit 2, the pulses also arrive at the element OR 6. In the initial state, when all parameters are normal, the input of the element OR 6 will be only logical "O and the output will be" O. Therefore, the element And 7 will be closed. In case the parameters go beyond the limits of the norm, at the input of the element OR 6, according to cc logical “1 and at its output will be“ 1. In this case, at the output of the first element, And 7 will be a logical "1, which is fed to the input S of the flip-flop 8 and throws it into the one state. A single level from the output of the trigger 8 is fed through a delay element assembled in two NAND schemes to the third input of the shift register 5 to enable the recording of information in the register 5 and to the input R to reset the trigger 8 to the zero state and element 11, to the second input of which enters a single level from the inverse output of trigger 12, which is in the zero state. When the first input element And 11 will be a single potential. its output will also be a single potential, which is fed to the input of the S-flip-flop 12 for its installation in a single state and the closure of the elements 7 and 11, to prevent overwriting in the shift register 5 for the time over which all the information recorded in him. After the flip-flop 12 is transferred, the element I 14 opens to a single state. The second input of which is supplied with clock pulses from the clock generator. Clock pulses after element 14 are sent to (Ni-M) -digit counter 15 and to the second input of shift register 5 to read information from all bits, which is provided by (N + M) bit counter, which, after reading all information flips trigger 12 to the zero state. At the same time, element 14 is closed. Information from the shift register 5 with a serial binary code is fed to the modulator 16, where it is modulated by the carrier frequency, then radiated to the space by means of the transmitter 17.

Claims (1)

УСТРОЙСТВО ДЛЯ ПРИЕМА ИНФОРМАЦИИ, содержащее многопараметрический датчик, выходы которого подключены к первым входам блока сравнения, с вторыми входами которого соединены выходы блока памяти, счетчик, первый и второй элементы И, элемент ИЛИ, отличающееся тем, что, с целью упрощения, в него введены блок задания адреса, генератор, регистр сдвига, первый и второй элементы И—НЕ, третий элемент И, первый и второй RS-триггеры, модулятор и передатчик, выходы блока сравнения подключены к первым входам регистра сдвига и к входам элемента ИЛИ, выход которого соединен с первым входом первого элемента И, выход которого подключен к S-входу первого RS-триггера, выход которого соединен с первым входом второго элемента И, выход которого подключен к S-входу второго RS-триггера, инверсный выход которого подключен к вторым входам первого и второго элементов И, выход генератора соединен с первым входом третьего элемента И, выход которого подключен к второму входу регистра сдвига и, через счетчик — к R-входу второго RS-триггера, прямой выход которого соединен с вторым входом третьего элемента И, выход первого RS-триггера подключен к его R-входу и , через последовательно соединенные первый и второй элементы И—НЕ — к третьему входу регистра сдвига, выход которого через модулятор подключен к входу передатчика, выход которого является выходом устройства, выходы блока задания адреса соединены с четвертыми входами регистра сдвига.DEVICE FOR RECEIVING INFORMATION, comprising a multi-parameter sensor, the outputs of which are connected to the first inputs of the comparison unit, with the second inputs of which the outputs of the memory unit are connected, a counter, the first and second elements AND, an OR element, characterized in that, for the sake of simplification, they are introduced into it address setting unit, generator, shift register, first and second AND — NOT elements, third AND element, first and second RS flip-flops, modulator and transmitter, outputs of the comparison unit are connected to the first inputs of the shift register and to the inputs of the OR element, the output to which is connected to the first input of the first element And, whose output is connected to the S-input of the first RS-trigger, the output of which is connected to the first input of the second element And, the output of which is connected to the S-input of the second RS-trigger, the inverse output of which is connected to the second inputs of the first and second elements AND, the output of the generator is connected to the first input of the third element And, the output of which is connected to the second input of the shift register and, through the counter, to the R-input of the second RS-trigger, the direct output of which is connected to the second input of the third element And, the outputThe first RS-trigger is connected to its R-input and, through the first and second AND-NOT elements connected in series, to the third input of the shift register, the output of which through the modulator is connected to the input of the transmitter, the output of which is the output of the device, the outputs of the address setting unit are connected to the fourth inputs of the shift register.
SU843742294A 1984-05-18 1984-05-18 Information reception device SU1187198A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843742294A SU1187198A1 (en) 1984-05-18 1984-05-18 Information reception device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843742294A SU1187198A1 (en) 1984-05-18 1984-05-18 Information reception device

Publications (1)

Publication Number Publication Date
SU1187198A1 true SU1187198A1 (en) 1985-10-23

Family

ID=21119605

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843742294A SU1187198A1 (en) 1984-05-18 1984-05-18 Information reception device

Country Status (1)

Country Link
SU (1) SU1187198A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент № 77758 СРР, кл. G 08 В 25/00, 1984. Авторское свидетельство СССР № 1001146, кл. G 08 С 19/28, 1983. *

Similar Documents

Publication Publication Date Title
SU1187198A1 (en) Information reception device
ES8304344A1 (en) Electronic identification system.
SU1501282A1 (en) Series to parallel code converter
SU1075255A1 (en) Parallel binary code/unit-counting code translator
SU1038882A1 (en) Instantaneous value digital frequency metr
SU1675948A1 (en) Device for restoration of clock pulses
SU1280550A1 (en) Digital-analog tachometer
SU1439650A1 (en) Information receiving device
SU1539972A1 (en) Pulse sequence generator
SU1023653A1 (en) Binary code-to-pulse repetition frequency device
SU1084901A1 (en) Device for checking memory block
SU395989A1 (en) Accumulating Binary Meter
SU1631728A1 (en) Position coder
KR890003404Y1 (en) Low-speed peripheral chip access circuit
SU658744A1 (en) Summing telemetering counter
SU512487A1 (en) Device for reading signals from a magnetic storage unit
SU1354125A1 (en) Frequency recognition device
RU1521226C (en) Pulse delay device
SU1386985A1 (en) Data input device
SU1656514A2 (en) Timer
SU1473087A1 (en) Time-pulse code decoder
SU1480121A1 (en) Fibonacci p-code pulse counter
SU1635220A1 (en) Buffer memory
SU1594705A1 (en) "1 of n" code checking device
SU1730732A1 (en) Device for reception of phase start recurrent signal