SU1038882A1 - Instantaneous value digital frequency metr - Google Patents

Instantaneous value digital frequency metr Download PDF

Info

Publication number
SU1038882A1
SU1038882A1 SU823399984A SU3399984A SU1038882A1 SU 1038882 A1 SU1038882 A1 SU 1038882A1 SU 823399984 A SU823399984 A SU 823399984A SU 3399984 A SU3399984 A SU 3399984A SU 1038882 A1 SU1038882 A1 SU 1038882A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
input
counter
output
code
Prior art date
Application number
SU823399984A
Other languages
Russian (ru)
Inventor
Александр Гаврилович Матвеев
Original Assignee
Предприятие П/Я В-2156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2156 filed Critical Предприятие П/Я В-2156
Priority to SU823399984A priority Critical patent/SU1038882A1/en
Application granted granted Critical
Publication of SU1038882A1 publication Critical patent/SU1038882A1/en

Links

Abstract

ЦИФРОВОЙ ЧАСТОТОМЕР МГНОВЕННЫХ ЗНАЧЕНИЙ, содержащий формирователь входного сигнала, выход которого соединён с установочным вхо дом вычитающего счетчика, счетный вход которого соединен с выходом преобразовател  код-частоты, выполненно ,го в виде последовательно соединенных эталонного генератора щй15 ьсов и двух управл емых делителей частоты , информационные входы которых соединены соответственно с разр дными выходами вычитающего счетчика., о т л и ч а ю щи и с   тем, что, .с цел. лью упрощени , информационный вход стараего разр да каждого управл емого делител  частоты преобразовател  код-частота соединен с источником :логической единицы. (О сA DIGITAL FREQUENCY METER OF INSTANT VALUES, containing an input driver, the output of which is connected to the installation input of a subtracting counter, the counting input of which is connected to the output of the code-frequency converter, is in the form of serially connected reference oscillator 15s and two controlled frequency dividers, information the inputs of which are connected respectively to the bit outputs of the detracting counter., about tl and ch and also so that,. with the whole. For simplicity, the information input of each bit of each controlled frequency divider of the code-frequency converter is connected to the source: a logical unit. (Oh c

Description

Изобретение относитс  к измерите ной технике и предназначено дл  кон рол , регистрации и измерени  часто ты в случа х, когда предъ влены высокие требовани  к быстродействию при .относительно узком рабочем диапазоне частотомера, например, в сис темах регулирований частоты. Известен частот оме йсодержащий эталонный генератор, подключенный через два последовательно включенных делител  к вычитающему входу реверсивного счетчика и триггер, по ключенный выходом ко входу управлени  направлением счета счетчика, а входами - к формирователю входного сигнала и к выходу переполнени  счетчика l. Устройство имеет высокое быстродействие , равное длительности перио да -входной, частоты, малую и посто н ную внутри диапазона абсолютную погрешность измерени . Однако это устройство  вл етс  относительно сложным. Известен частотомер, содержащий блок управлени  выход которого соед нен, с установленным входом вычитающего счетчика, разр дные выходы которого соединены с информационными входами преобразовател  код-частоты , выход которого соединен с вычитающим входом счетчика 2}. Известное устройство в общем случае относительно сложное. Цель изобретени  - упрощение частотомера в частном случае его выполнени . Поставленна  цель достигаетс  те что в цифровой частотомер мгновенных значений, содержащий формирователь входного сигнала, выход которого соединен с установочным входом вычитающего счетчика, счетный вход которого соединен с выходом преобразовател  код-частоты, выполненного в виде последовательно соединенных эталонного генератора импульсов и двух управл емых делителей частоты, информационные входы которых соединены соответственно с разр дными выходами вычитающего счетчика , информационный вход старшего разр да каждого управл емого делите л  частоты преобразовател  код-частота соединен с источником логической единицы. На чертеже представлена структур на  схема частотомера. Частотомер содержит фррмирователь 1 входных импульсов, вычитак ци счетчик 2, делители 3 и 4 частоты, эталонный генератор 5 импульсов. Блоки 3,4 и 5 образуют преобразователь 6 код-частота. . Устройство работает следукйшм . образом., По началу каждого периода входной частоты f вк формирователь 1 выдает короткий импульс на установочный вход вычитающего счетчика 2, который перейдет .в единичное состо ние, после чего будет списыватьс  частотой i с выхода делител  3 частоты. ;. где N - текущее значение числа в двоичном коде на информационных входах делител , -lo - значение эталонной частотыj П - количество разр дов вычитающего счетчика и ка сдого из делителей 3 и 4. Ввиду того, что старшие разр ды делителей частоты подключены к 1, спуст  некоторое врем  to после начала списывани  с вычитающего счетчика 2 на всех управл ющих входах делителей частоты 3 и 4 вновь по витс  код все единицы.. Это произойдет тогда,когда на всех разр дах вычитающего счетчика, кроме старшего, будут единицы, а на старшем ноль, т.е. вычитающий счетчик спишетс  до числа. . М,ожно записать следующее выражение дл  частоты i Г di или,с учетом dN fo . После интегрировани  выражени , с учетом того, что t мен етс  от О до t(j , а W от 2 до получим: -tM, 2 2 Ввиду того, что с момента Со проесс списывани  (выражение (2)j, овторитс  до прежних начальных усовий (на входах делителей 3 и 4 астоты - все единицы), за врем  т to до 2 to вычитающий счетчик спи-2 етс  снрва .на , т.е. до нул , число на..входа{ умножителей измеитс  от 2 до Йроинтегрируем выражение (2) учиыва , что врем  мен етс  от o j Aoto/tK 2to,oiNoT2 Ao ;: i l- o- 2 Таким образом, число N на вхоах делителей 3 и 4.частоты в коне периода времени tx обратно проорционально его величине, а следо310388824The invention relates to a measuring technique and is intended for monitoring, recording and measuring frequency in cases where high speed requirements are set for a relatively narrow operating frequency range, for example, in frequency control systems. The known frequencies are an amounting reference oscillator connected via two successively connected dividers to the subtracting input of the reversible counter and a trigger connected by the output to the control input of the counter direction of the counter, and the inputs to the input driver and to the overflow output of the counter l. The device has a high speed equal to the duration of the period of the input frequency, small and constant measurement error within the range. However, this device is relatively complex. A frequency meter is known that contains a control unit whose output is connected to a subtractive counter input, the bit outputs of which are connected to the information inputs of the code-frequency transducer, the output of which is connected to the subtractive input of counter 2}. The known device is generally relatively complex. The purpose of the invention is to simplify the frequency meter in the particular case of its implementation. The goal is achieved by those in the digital instantaneous value frequency counter containing the input signal shaper, the output of which is connected to the installation input of the detracting counter, the counting input of which is connected to the output of the code-frequency converter, made in the form of serially connected reference pulse generator and two controlled frequency dividers , informational inputs of which are connected respectively to the bit outputs of the detracting counter, the informational input of the senior bit of each control The variable frequency-to-frequency code-frequency converter is connected to a source of logical units. The drawing shows the structures on the frequency meter circuit. The frequency meter contains an input pulse generator 1, reading counter 2, dividers 3 and 4 frequencies, and a reference generator 5 pulses. Blocks 3, 4 and 5 form a code-frequency converter 6. . The device works following. Thus, at the beginning of each period of the input frequency f, the driver 1 sends a short pulse to the installation input of the subtracting counter 2, which will go to the unit state, after which it will be written off by frequency i from the output of the frequency divider 3. ;. where N is the current value of the number in binary code at the information inputs of the divider, -lo is the value of the reference frequency j P is the number of bits of the detracting counter and each of the dividers 3 and 4. In view of the fact that the higher bits of the frequency dividers are connected to 1 after some time to after the start of deducting from subtracting counter 2 on all control inputs of frequency dividers 3 and 4, the unit again has all units. This will happen when there are 1 units on all bits of the subtracting counter, except for the older one, and i.e. The subtract counter is written to the number. . M, you can write the following expression for the frequency i Г di or, taking into account dN fo. After integrating the expression, taking into account that t varies from O to t (j, and W from 2 to we get: -tM, 2 2 In view of the fact that since Co is written off (expression (2) j, it continues to initial conditions (at the inputs of divisors 3 and 4, all units), during the time t to up to 2 to the subtracting counter sp-2 is taken out, on, i.e., to zero, the number on .. the input {multipliers will vary from 2 to By integrating expression (2), taking into account that time varies from oj Aoto / tK 2to, oiNoT2 Ao;: i l- o- 2 Thus, the number N at the inputs of dividers 3 and 4. frequency in the horse of the time tx is inversely proportional to about magnitude as well followed by 310,388,824

вательно, пр мо пропорционально час- Предлагаемый частотомер отличаеттоте in, дл  которой .tx .  вл етс  с  от известных устройств простотой периодом.выполнени .Ideally, directly proportional to the clock. The proposed frequency meter is different in that for which .tx. is from known devices simplicity period.

Claims (1)

ЦИФРОВОЙ ЧАСТОТОМЕР МГНОВЕННЫХ ЗНАЧЕНИЙ, содержащий формирователь входного сигнала, выход которого соединён с установочным вхо дом вычитающего счетчика, счетный вход которого соединен с выходом преобразователя код-частоты, выполненного в виде последовательно соединенных эталонного генератора импульсов и даух управляемых делителей частоты, информационные входа которых соединены соответственно с разрядными выходами вычитающего счетчика, о т л и ч а ю щи й с я тем, что, с це.-. лью упрощения, информационный вход старшего разряда каждого управляемого делителя частоты преобразователя код-частота соединен с источником логической единицы.DIGITAL FREQUENCY METER OF INSTANT VALUES, comprising an input signal shaper, the output of which is connected to the installation input of a subtracting counter, the counting input of which is connected to the output of a code-frequency converter made in the form of series-connected reference pulse generator and two controlled frequency dividers, information inputs of which are connected respectively with the discharge outputs of the subtracting counter, with the fact that, with .-. For simplicity's sake, the high-order information input of each controlled frequency divider of the code-frequency converter is connected to the source of a logical unit. ОЭ оо □о X ьэ << ·Oe oo □ o x ye << ·
SU823399984A 1982-03-02 1982-03-02 Instantaneous value digital frequency metr SU1038882A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823399984A SU1038882A1 (en) 1982-03-02 1982-03-02 Instantaneous value digital frequency metr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823399984A SU1038882A1 (en) 1982-03-02 1982-03-02 Instantaneous value digital frequency metr

Publications (1)

Publication Number Publication Date
SU1038882A1 true SU1038882A1 (en) 1983-08-30

Family

ID=20998562

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823399984A SU1038882A1 (en) 1982-03-02 1982-03-02 Instantaneous value digital frequency metr

Country Status (1)

Country Link
SU (1) SU1038882A1 (en)

Similar Documents

Publication Publication Date Title
GB1283705A (en) Improvements in or relating to pulse-counting circuits
SU1038882A1 (en) Instantaneous value digital frequency metr
SU1004905A1 (en) Digital frequency meter
SU798831A1 (en) Frequency multiplier
SU943599A1 (en) Phase shift to code converter
SU799146A1 (en) Digital frequency multiplier
SU1520464A1 (en) Device for recording logging diagrams
SU888335A1 (en) Digital filter
SU1280550A1 (en) Digital-analog tachometer
RU1783451C (en) Digital frequency meter
RU2007839C1 (en) Device for thermal correction of crystal oscillator
SU1636792A1 (en) Phase shift meter
SU655984A1 (en) Low frequency digital meter
SU1314435A1 (en) Digital frequency multiplier
SU949533A1 (en) Device for measuring frequency increments
SU1156070A1 (en) Device for multiplying frequency by code
SU756305A1 (en) Low-frequency meter
SU961140A1 (en) Pulse recurrence rate to code integrating converter
SU1594705A1 (en) &#34;1 of n&#34; code checking device
SU1622917A1 (en) Digital multiplier of recurrence rate of intermittent pulses
SU928353A1 (en) Digital frequency multiplier
SU940154A2 (en) Pulse repetition frequency multiplier
SU1016741A1 (en) Angular speed digital meter
SU920688A1 (en) Pulse train formation device
SU949623A1 (en) Square pulse center meter