SU1169025A1 - Магнитное запоминающее устройство с самоконтролем - Google Patents

Магнитное запоминающее устройство с самоконтролем Download PDF

Info

Publication number
SU1169025A1
SU1169025A1 SU843705898A SU3705898A SU1169025A1 SU 1169025 A1 SU1169025 A1 SU 1169025A1 SU 843705898 A SU843705898 A SU 843705898A SU 3705898 A SU3705898 A SU 3705898A SU 1169025 A1 SU1169025 A1 SU 1169025A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
outputs
multiplexer
control unit
register
Prior art date
Application number
SU843705898A
Other languages
English (en)
Inventor
Василий Васильевич Гаврилов
Original Assignee
Предприятие П/Я Р-6082
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6082 filed Critical Предприятие П/Я Р-6082
Priority to SU843705898A priority Critical patent/SU1169025A1/ru
Application granted granted Critical
Publication of SU1169025A1 publication Critical patent/SU1169025A1/ru

Links

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

МАГНИТНОЕ 3AnO/VlHHAroЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ , содержащее блок пам ти, регистр числа, входы которого подключены к выходам блока пам ти, и блок контрол , отличающеес  тем, что, с целью повышени  быстродействи  устройства оно содержит эле мент задержки и два мультиплексора, причем входы первого мультиплексора соединены соответственно с пр мыми и ирверсными выходами регистра числа, а выходы - с входами блока контрол  и  вл ютс  выходами устройства, первый вход второго мультиплексора  вл етс  входом устройства и через элемент задержки соединен с вторым входом данного мультиплексора, выход ко-. торого соединен с управл ющим .входом регистра, управл ющие входы первого и второго мультиплексоров соединены с выходом блока контрол .

Description

О5 СО О 1С
ел
Изобретение относитс  к вычислительной технике и может быть использовано в запоминающих устройствах на магнитных запоминающих элементах со считыванием без )азру1нени  информации.
Целью изобретени   вл етс  повышение быстродействи  устройства.
На чертеже приведена структурна  схема предлагаемого устройства.
Магнитное запоминающее устройство с самоконтролем содержит блок 1 пам ти регистр 2 числа, первый 3 и второй 4 мультиплексоры, блок 5 контрол , элемент 6 задержки, вход 7 и выход 8.
Устройство работает следующим образом .
В режиме считывани  информации из блока 1 пам ти на регистр 2 числа поступают 11оследоватс пьно пр мой и инверсный коды числа, полученные в результате усилени  двух полуволн сигнала, считанного с магнитного накопител . С входа 7 через мультиплексор 4 на управл ющий вход регистра 2 числа поступает стробирующий импульс в момент времени, совпадающий с поступлением на регистр 2 числа пр мого кода числа. Этим импульсом пр мой код заноситс  в регистр 2 числа. С пр мых выходов регистра 2 числа через мультиплексор 3 код поступает на выход 8 устройства и на блок 5 контрол . В случае возникновени  сбо , например при выходе из стро  усилител  воспроизведени  в блоке 1 пам ти, блок 5 контрол  вырабатывает сигнал, поступающий на управл ющие входы мультиплексоров 3 и 4. При этом с входа 7 через элемент 6 задержки и мультиплексор 4 на управл ющий вход регистра 2 числа поступает стробирующий импульс в момент времени, совпадающий с поступлением на регистр 2 числа инверсного кода числа. По этому импульсу инверсный код заноситс  в регистр числа. С инверсных выходов регистра числа записанный в него код через мультиплексор 3 поступает на выход устройства.
Таким образом, в случае сбо  при считывапии все разр ды числа, кроме разр да , в котором произощел сбой, подвергаютс  инвертированию дважды, т. е. считываютс  без искажений. Разр д, в котором произощел сбой, подвергаетс  инвертированию один раз, т.е. корректируетс . В конце цикла считывани  блок 5 контрол  по управл ющим входам переключает мультиплексоры 3 и 4 в исходное состо ние, подготавлива  тем самым устройство к следующему циклу работы.

Claims (1)

  1. МАГНИТНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ, содержащее блок памяти, регистр числа, входы которого подключены к выходам блока памяти, и блок контроля, от личающееся тем, что, с целью повышения быстродействия устройства оно содержит эле мент задержки и два мультиплексора, причем входы первого мультиплексора соединены соответственно с прямыми и ирверсными выходами регистра числа, а выходы — с входами блока контроля и являются выходами устройства, первый вход второго мультиплексора является входом устройства и через элемент задержки соединен с вторым входом данного мультиплексора, выход ко-. торого соединен с управляющим -входом регистра, управляющие входы первого и второго мультиплексоров соединены с выходом блока контроля.
SU843705898A 1984-02-28 1984-02-28 Магнитное запоминающее устройство с самоконтролем SU1169025A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843705898A SU1169025A1 (ru) 1984-02-28 1984-02-28 Магнитное запоминающее устройство с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843705898A SU1169025A1 (ru) 1984-02-28 1984-02-28 Магнитное запоминающее устройство с самоконтролем

Publications (1)

Publication Number Publication Date
SU1169025A1 true SU1169025A1 (ru) 1985-07-23

Family

ID=21105508

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843705898A SU1169025A1 (ru) 1984-02-28 1984-02-28 Магнитное запоминающее устройство с самоконтролем

Country Status (1)

Country Link
SU (1) SU1169025A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Самофалов К. Г. и др. Структурнологические методы повышени надежности запоминающих устройств, 1976, с. 21. Авторское свидетельство СССР № 333605, G 11 С 29/00, 1970. *

Similar Documents

Publication Publication Date Title
SU1169025A1 (ru) Магнитное запоминающее устройство с самоконтролем
SU497634A1 (ru) Буферное запоминающее устройство
SU1182506A1 (ru) Устройство дл ввода информации
SU1300514A1 (ru) Устройство дл считывани информации с перфоленты
SU494745A1 (ru) Устройство дл синтеза многотактной схемы
JPS578829A (en) Input and output controller
SU1399736A1 (ru) Устройство дл суммировани временных интервалов
SU630625A1 (ru) Устройство дл ввода информации
SU767766A1 (ru) Устройство дл определени четности информации
SU598080A1 (ru) Устройство дл контрол выполнени последовательности микрокоманд
SU401998A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ ЦЕПЕЙ УПРАВЛЕНИЯ
SU1531081A1 (ru) Таймер
SU645208A1 (ru) Запоминающее устройство с самоконтролем
SU824319A1 (ru) Запоминающее устройство с самоконтролем
SU1615725A1 (ru) Устройство дл контрол хода программы
SU1679480A1 (ru) Устройство дл вывода информации
SU1513440A1 (ru) Настраиваемое логическое устройство
SU1280600A1 (ru) Устройство дл ввода информации
SU746677A1 (ru) Устройство дл предотвращени ошибок в системах передачи данных
SU631912A1 (ru) Устройство дл ввода информации
SU817714A1 (ru) Пикопрограммное устройство управлени
SU610175A1 (ru) Ассоциативное запоминающее устройство
SU1080165A1 (ru) Устройство дл считывани информации
SU1030816A1 (ru) Устройство дл геометрических преобразований изображений объектов
SU1388956A1 (ru) Блок задержки цифровой информации с самоконтролем