SU1164691A1 - Генератор разверток дл преобразовател радиолокационного изображени - Google Patents

Генератор разверток дл преобразовател радиолокационного изображени Download PDF

Info

Publication number
SU1164691A1
SU1164691A1 SU843709484A SU3709484A SU1164691A1 SU 1164691 A1 SU1164691 A1 SU 1164691A1 SU 843709484 A SU843709484 A SU 843709484A SU 3709484 A SU3709484 A SU 3709484A SU 1164691 A1 SU1164691 A1 SU 1164691A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
register
generator
input
Prior art date
Application number
SU843709484A
Other languages
English (en)
Inventor
Николай Юрьевич Васильев
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU843709484A priority Critical patent/SU1164691A1/ru
Application granted granted Critical
Publication of SU1164691A1 publication Critical patent/SU1164691A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

ГЕНЕРАТОР РАЗВЕРТОК ДЛЯ ПРЕбВРАЗОВАТЕЛЯ РАЦИОЛОКАЦИОННОГО ИЗОБРАЖЕНИЯ, содержащий два канала . X и У, кадцьй из которых содержит последовательно соединенные первый регистр, сумматор .и второй регистр, и дешифратор адреса, второй, вход сумматора соединен с выходом второго регистра, управл ющие входы этих регист ров соединены с соответствую- , щИми выходами дешифратора адреса, вход дешифратора адреса  вл етс  адресным входом генератора. Информационные входы первых и вторых регистров - информационными.входами генератораj а выхода вторых ре- j гистров - выходами генератора, отличающий с   тем, что, с целью повышени  надежности генератора путем коррекции видеосигнала, в него введены элементы И-НЕ, ИЛИ, НЕ-ИЛИ, два элемента И, триггер, третий регистр и арифметико-логический блок входы .элементов И-НЕ и ИЛИ соединены с вторыми вькодами соответствующих сумматоров, выходы элементов И-НЕ и ИЛИ соединены с первым и вторым входами элемента НЕ-ИЛИ, выход элемента И-НЕ соединен с первым входом первого элемента И и информационньм входом триггера, выход которого соединен с первым входом второго элемента И, вьпсоды первого и второго элементов И соединены с вторыми входами вторых регистров соответственно, вькод элемента (Л НЕ-ШШ соединен с управл ющим входом арифметшср-логическога блока, выход третьего регистра соединен с информационными входами первой группы арифметико-логического блока, выход которого  вл етс  выходом генератора, вторые входы первого и второго элементов И, управл ющие а входы триггера и третьего регистра V 4  вл ютс  тактовым входомгенератора, 9 информационные входы второй группы ;0 арифметико-логического блока и третьего регистра-  вл ютс  видеовхоцом генератора. .

Description

Изобретение относитс  к раодио-. технике и может быть испольэовано в индикаторных устройствах РЛС с преобразованием радиолокационного изображени  в телевизонное. Цель изобретени  - повышение надежности генератора.путем коррекции видеосигнала. На фиг. 1 .изображена схема генератора развер.ток; на фиг. 2 - схема тическое по снение образовани  и устранени  дефектов изображени , Генератор разверток.содержит два канала X и У, каждый из которых имеет последовательно соединенные первый регистр 1, сумматор 2 и второй регистр 3 и дешифратор адреса 4 Второй вход сумматора 2 соединен с выходом второго регистра 3, который одновременно  вл етс  выходом устройства по соответствующей коорди .нате. Управл ющие входы регистров 2 и 3 соединены с соответствующими выходами дешифратора адреса 4. Вход дешифратора адреса  вл етс  адресны входом устройства, а информационные входы первых и вторых регистров 1 . и 3 - информационными входами устро ства. , - Генератор содержит также элементы И-НЕ 5, ИЛИ 6, НЕ-ИЛИ 7, два эле ментй И 8 и 9, триггер 10, арифмети ко-логический-блок 11 и третий регистр 12. Входы злементов И-НЕ 5 и ИЛИ 6 соединены с вторыми выходам соответствующих сумматоров. Выходы элементов И-НЕ 5 и ИЛИ 6 соединены с первым и вторым входами злемента НЕ-ИЛИ 7. Выход злемента И-НЕ 5 соединен также входом первого злеме га И 8 и информационным входом триг гера 10, выход которого соединен с входом второго злемента И 9. Выходы первого 8 и второго 9 злементо И соединены с вторыми вхрдами вторы регистров 3 соответственно. Выход злемента НЕ-ИЛИ 7 соединен с управ л кйдим входом арифметико-логическог блока 11. Выход третьего регистра 12 соединен с информационным входом арифметико-логического блока 11, выход которого  вл етс  выходом уст ройства. Вторые входы первого 8 и второго 9 злементоБ И, управл ющие входы триггера 10 и третьего регист ра 12  вл ютс  тактовым входом устройства . Информационные входы арифметико-логического блока 11 и треть го регистра 12  вл ютс  видеовходом генератора. Генератор работает следующим образом . Вычисленные во внешнем вычислительном устройстве (не показано) величины tiX, &У записываютс  ,в первые регистры 1, а величины , во вторые регистры 3. Адрес регистра указываетс  внешним вычислительным устройством и дешифруетс  дешифратором адреса 4. После зтого в каждый такт работы, задаваемый тактовыми импульсами (ТИ), выполн етс  одна операци  суммировани . Видеосигнал , соответствующий точке с вычисленным адресом А, зчв подвергаетс  коррекции,- котора  зависит от характера изменени , младшего разр да целых адресов зч- Если в очередной такт работы на вторых выходах сумматоров 2,  вл ющихс  выходами переноса в младший разр д целых, одновременно по вл ютс  сигналы переноса , то оба адреса записи измен ютс  на единицу. В зтом случае возможно образование пустой  чейки пре- , образовател  (П) (фиг.2). Если сигнал переноса не по вилс  ни на одном из вторых выходов сумматоров 2, то происходит повторна  запись в  чейку пам ти, т.е. возникает дефект типа двойна  запись (Д). Наличие двух сигналов.переноса обнаруживаетс  злементон И-НЕ 5, а их отсутствие - злементом ИЛИ 6. В первом случае переход в новую точку р.адиолокационной .развертки выполн етс  в два зтапа: сначала измен етс  адрес на выходе второго регистра 3 канала У, затеМ в следующий такт (ТИ) адрес выходе второго регистра 3 канала X. Таким образом, будет записан пустой злемент П пам ти преоьразовател . На фиг. 2 зтот процесс показан стрелками. Запись в два зтапа достигаетс  с помощью бланкировани  тактовых импульсов злемента ми И 8 и 9. Если оба сигнала переноса: в разр ды целых сумматоров 2 равны единице, то с. помощью злемента И-НЕ 5 запрещаетс  прохождение тактового импульса через злемент И 8 на вход тактировани  второго регистра 3 канала X. В зтом случае второй регистр 3 канала X не записывает нового значени  адреса АЗКТактовьш импульс второго регистра 3
3,
канала У не блокируетс  в этом такте , и этот регистр измен ет свое значение..В следующем такте с помощью триггера 10 и элемента И 9 блокируетс  тактовый импульс второго регистра 3 канала У. На выходе этого регистра сохран етс  предьщущее значение адреса . Адрес А на выходе второго регистра 3 канала X измен етс . В первый из описанных . двух тактов работы устройства проис- ходит запись в пустую  чейку П пам ти преобразовател . Записываема  в эту  чейку радиолокационна  информаци  равна среднему значению сигналов в соседних точках. Дл  вычислени  среднего используютс  третий регистр 12 и арифметико-логический блок if. Регистр 12 служит дл  запоминани  прошедшего значени  кода видеосигнала В (фиг,2), в арифметико-логическом блоке 11 суммируетс  с новым значением кода видеосигнала А. Результирующий сигнал , записываемый в пустую  чейку
914 пам ти , равен (А+В)/2., Включение арифметико-логического блока 11 происходит по сигналу с вьЬсода элемента НЕ-ИПИ 7. В тех случа х, когда сигнал включени  отсутствует, арифметико-логический блок вьшолн ет операцию (А+А), т.е. формируетс  новый сигнал. Таким образом, пустые элементы в пам ти преобразовател 
устран ютс . В тех случа х, когда отсутствуют сигналы переноса на вторых выходах сумматоров 2 н может произойти двойна  запись, срабатывает элемент ИЛИ 6 и через элемент
НЕ-ИЛИ 7 включает арифметико-логический блок 11. Тактовые импульсы при этом не блокируютс .. В  чейку пам ти преобраздвател  записьшаетс  не новый сигнал, а среднее значение
двух сигналов, попадакнцих в эту  чейку (А+В)/2. Таким образом, сигнал В при двойной записи в  чейку не тер етс , что устран ет дефекты преобразованного изображени  типа двойна 
запись.

Claims (1)

  1. ГЕНЕРАТОР РАЗВЕРТОК ДЛЯ ПРЕОБРАЗОВАТЕЛЯ РАДИОЛОКАЦИОННОГО ИЗОБРАЖЕНИЯ, содержащий два канала X и У, каждый из которых содержит последовательно соединенные первый регистр, сумматор и второй регистр, и дешифратор адреса, второй, вход сумматора соединен с выходом второго регистра, управляющие входы этих регистров соединены с соответствую- / щими выходами дешифратора адреса, ; вход дешифратора адрес а является адресным входом генератора, информационные входы первых и вторых регистров - информационными входами генератора, а выходы вторых ре- ; гистров - выходами генератора, отличающий с я тем, что, с целью повышения надежности генератора путем коррекции видеосигнала, в него введены элементы И-НЕ, ИЛИ, HE-ИЛИ, два элемента И, триггер, третий регистр и арифметико-логический блок, входы .элементов И-НЕ и ИЛИ соединены с вторыми выходами соответствующих сумматоров, выходы , элементов И-НЕ и ИЛИ соединены с первым и вторым входами элемента HE-ИЛИ, выход элемента И-НЕ соединен с первым входом первого элемента И и информационньм входом триггера, выход которого соединен с первым входом второго элемента И, выходы первого и второго элементов И соединены с вторыми входами вторых регист- С ров соответственно, выход элемента HE-ИЛИ соединен с управляющим входом арифметико-логического блока, выход третьего регистра соединен с информационными входами первой группы арифметико-логического блока, выход которого является выходом генератора, вторые входы первого и второго элементов И, управляющие входы триггера и третьего регистра являются тактовым входом генератора, информационные входы второй группы арифметико-логического блока и третьего регистра· являются видеовходом генератора. .
    SU.... 1164691
SU843709484A 1984-03-07 1984-03-07 Генератор разверток дл преобразовател радиолокационного изображени SU1164691A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843709484A SU1164691A1 (ru) 1984-03-07 1984-03-07 Генератор разверток дл преобразовател радиолокационного изображени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843709484A SU1164691A1 (ru) 1984-03-07 1984-03-07 Генератор разверток дл преобразовател радиолокационного изображени

Publications (1)

Publication Number Publication Date
SU1164691A1 true SU1164691A1 (ru) 1985-06-30

Family

ID=21106894

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843709484A SU1164691A1 (ru) 1984-03-07 1984-03-07 Генератор разверток дл преобразовател радиолокационного изображени

Country Status (1)

Country Link
SU (1) SU1164691A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Фокс А., Пратт М. Вь1числитепьна геометри . М.; Мир, 1982, с. 22. .Патент US №4184206, кл. G 06 F 15/20, опублик.. 1982. , *

Similar Documents

Publication Publication Date Title
EP0016827A4 (en) HIGH DENSITY MEMORY SYSTEM.
JPS57141779A (en) Character cutout system
SU1164691A1 (ru) Генератор разверток дл преобразовател радиолокационного изображени
EP0176099B1 (en) Method and apparatus for error correction
US6204792B1 (en) Ping-pong readout
JPH0554667A (ja) 直列データ・並列データ相互変換機能付きメモリ素子
SU1327297A1 (ru) Устройство дл исправлени ошибок
SU1188765A1 (ru) Устройство дл селекции изображений объектов
US5479165A (en) Two-dimensional coding apparatus
SU1638718A1 (ru) Устройство дл селекции изображений
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU1695266A1 (ru) Многоканальное устройство дл программного управлени
SU1062766A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1316003A1 (ru) Устройство дл обработки изображений
SU1667082A1 (ru) Устройство мажорировани
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU1287203A1 (ru) Устройство дл выделени фигур на изображении
SU748509A1 (ru) Буферное запоминающее устройство
SU1383324A1 (ru) Устройство дл задержки цифровой информации
SU1411834A1 (ru) Запоминающее устройство с самоконтролем
SU1658391A1 (ru) Преобразователь последовательного кода в параллельный
SU1059560A1 (ru) Устройство дл сопр жени процессора с пам тью
SU1198764A1 (ru) Преобразователь телевизионного стандарта
SU482744A1 (ru) Устройство микропрограммного управлени
SU1640723A1 (ru) Устройство дл измерени геометрических параметров плоских фигур