SU1153326A1 - Multiplying device - Google Patents

Multiplying device Download PDF

Info

Publication number
SU1153326A1
SU1153326A1 SU833676790A SU3676790A SU1153326A1 SU 1153326 A1 SU1153326 A1 SU 1153326A1 SU 833676790 A SU833676790 A SU 833676790A SU 3676790 A SU3676790 A SU 3676790A SU 1153326 A1 SU1153326 A1 SU 1153326A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
clock
input
divider
counter
Prior art date
Application number
SU833676790A
Other languages
Russian (ru)
Inventor
Андрей Павлович Кириллов
Олег Борисович Скворцов
Original Assignee
Kirillov Andrej P
Skvortsov Oleg B
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kirillov Andrej P, Skvortsov Oleg B filed Critical Kirillov Andrej P
Priority to SU833676790A priority Critical patent/SU1153326A1/en
Application granted granted Critical
Publication of SU1153326A1 publication Critical patent/SU1153326A1/en

Links

Abstract

УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ, ;содержащее генератор тактовых импульсов , делитель частоты, счетчик, регистр и управл емый делитель, выход которого соединен с выходе устройства, вход которого соединен с тактовыми входами счетчика и регистра , выходы которого соединены с информационными входами управл емого делител , а информационные входы с выходами счетчика, информационный вход которого соединен с выходом делител  частоты, тактовый вход которого соединен с выходом генератора тактовых импульсов, отличающеес  тем, что, с целью расширени  -функциональных возможностей за счет обеспечени  возможности умножени  частоты как на целое число, так и на дробное, при повышении достоверности функционировани , в него введен дополнительный делитель частоты, тактовый вход и выход которого соединены соответственно с выходом генератора тактовьк импульсов и с тактовым входом управл емого делител . СГ СД JO оо 00 ю ОдA DEVICE FOR MULTIPLICATION,; containing a clock pulse generator, a frequency divider, a counter, a register and a controlled divider, the output of which is connected to the output of the device, the input of which is connected to the clock inputs of the counter and register, the outputs of which are connected to the information inputs of the controlled divider, and the information inputs with counter outputs, the information input of which is connected to the output of a frequency divider, the clock input of which is connected to the output of a clock generator, characterized in that, with the aim of expanding nor-functional capabilities due to the possibility of multiplying the frequency by both an integer and fractional, while increasing the reliability of operation, an additional frequency divider was introduced into it, the clock input and output of which are connected respectively to the output of the clock pulse generator and to the clock input of the controlled divider SG SD JO oo 00 yu od

Description

Изобретение относитс  к устройствам умножени  частоты как на целые , так и на дробные числа, и может быть использовано в вычислительной технике и автоматике. Известно перемножающее устройство , содержащее генератор тактовьк импульсов, делитель частоты, счетчик, регистр и управл емый делитель частоты, выход которого соединен с выходом устройства, вход которого соединен с импульсными входами записи регистра и сбро са счетчика, выход генератора тактовых импульсов соединен с тактовым входом делител  частоты, выход которого соединен с тактовьм входом счетчика, вьиоды которого соеди нены с информационньми входами регистра , выходы которого соединены с информационными входами управл емого делител  частоты . Недостатком такого перемножающего устройства  вл етс  ограниченность его функциональных возможностей , поскольку устройство позвол ет умножать только на целое число, бол ше единицы. Наиболее близким к предлагаемому  вл етс  устройство, содержащее ген ратор тактовых импульсов, делитель частоты, счетчик, регистр и управл  емый делитель частоты, выход которо соединен с выходом перемножающего устройства, вход которого соединен с тактовь&ш входами регистра и счет чика, выход генератора тактовых импульсов соединен с тактовым входом делител  частоты, выход которого со единен с тактовьм входом счетчика, выходы которого соединены с информационными входами регистра, выходы которого соединены с информационными входами управл емого делител  ча тоты . Недостатком указанного устройств также  вл етс  ограниченность его функциональных возг.-ожностей, поскол ку устройство не обеспечивает умнож ни  на числовой код, отличающийс  от целого числа. Цель изобретени  - расширение функциональных возможностей устройства при повышенной достоверности функдаонировани . Поставленна  цель достигаетс  тем, что в устройство дл  умножени  содержащее генератор тактовых им262 . пульсов, делитель частоты, счетчик, регистр и управл емый делитель, выход которого соединен с выходом устройства , вход которого соединен с тактовьв-ш входами счетчика и регистра, выходы которого соединены с информационными входами управл емого делител , а информационные входы - с выходами счетчика, информационный вход которого соединен с выходом делител  частоты, тактовый вход которого соединен с выходом генератора тактовых импульсов, введен дополнительньй делитель частоты, тактовый вход и выход которого соединены соответственно с выходом генератора тактовых импульсов и с тактовым входом управл емого делител . На.чертеже приведена структурна  схема устройства дл  умножени . Устройство дл  умножени  содержит генератор 1 тактовых импульсов, делитель 2 частоты, дополнительный делитель 3 частоты, счетчик 4, регистр 5 и управл емый делитель 6 частоты, вход 7 з стройства, входы 8 задани  коэффициента умножени  и 9 коэффициента делени  N и выход 10 устройства. Вход 7 устройства соединен с тактовыми входами регистра 5 и счетчика 4. Выход генератора 1 тактовых импульсов соединен с тактовыми входами делител  2 частоты и дополнительного делител  3 частоты, выходы которых соединены соответственно с тактовым входом счетчика 4 и управл емого делител  6 частоты, информационные входы которого соединены с выходами регистра 5, информационные входы которого соединены с выходами счетчика 4. Входы 8 задани  коэффициента умножени  Ми 9 коэффициента делени  N соединены с информационными входами соответственно делител  2 частоты и дополнительного делител  3 частоты. Выход 10 устройства соединен с выходом управл емого делител  6 частоты. Устройство дл  умножени  работает следуюпр1м образом. Входной сигнал с частотой { поступает на вход 7. На входы 8 и 9 подаютс  коды коэффициентов умножени . М и делени  N соответственно. Генератор тактовых импульсов имеет частоту . Частота импульсов на выходе делител  2 частоты равна f т/М. Частота импульсов на выходеThe invention relates to frequency multiplication devices, both integer and fractional numbers, and can be used in computing and automation. A multiplying device is known comprising a clock pulse generator, a frequency divider, a counter, a register and a controlled frequency divider, the output of which is connected to the output of the device, whose input is connected to the pulse inputs of the register and reset records of the counter, the output of the clock pulse generator frequency, the output of which is connected to the clock input of the counter, the video outputs of which are connected to the information inputs of the register, the outputs of which are connected to the information inputs of the controlled Itel frequency. The disadvantage of such a multiplying device is its limited functionality, since the device can only multiply by an integer number greater than one. Closest to the present invention is a device comprising a clock pulse generator, a frequency divider, a counter, a register and a controlled frequency divider, the output of which is connected to the output of a multiplying device, the input of which is connected to the clock & register inputs and counter, clock generator output pulses connected to a clock input frequency divider, the output of which is connected to the clock input of the counter, the outputs of which are connected to the information inputs of the register, the outputs of which are connected to the information inputs of ruled divider part. The disadvantage of this device is also the limitation of its functional possibilities, since the device does not provide a multiplication by a numeric code that differs from an integer number. The purpose of the invention is the expansion of the functional capabilities of the device with increased reliability of the function duplication. This goal is achieved by the fact that the multiplier contains a clock generator and 262. pulses, frequency divider, counter, register and controlled divider, the output of which is connected to the output of the device, the input of which is connected to clock inputs of the counter and register, the outputs of which are connected to the information inputs of the controlled divider, and information inputs to the outputs of the counter, the information input of which is connected to the output of the frequency divider, the clock input of which is connected to the output of the clock pulse generator, an additional frequency divider is introduced, the clock input and the output of which are connected respectively output clock generator and a clock input controlled divider. The drawing shows a block diagram of a device for multiplication. The multiplying device comprises a clock pulse generator 1, a frequency divider 2, an additional frequency divider 3, a counter 4, a register 5 and a controlled frequency divider 6, a device input 7, a multiplication factor setting input 8 and a 9 division factor N and a device output 10. Input 7 of the device is connected to the clock inputs of the register 5 and counter 4. The output of the generator 1 clock pulses is connected to the clock inputs of frequency divider 2 and an additional frequency divider 3, the outputs of which are connected respectively to the clock input of frequency 4, the information inputs of which connected to the outputs of the register 5, the information inputs of which are connected to the outputs of the counter 4. The inputs 8 of the setting of the multiplication factor Mi 9 of the division factor N are connected to the information inputs of the corresponding but divider is 2 frequencies and additional divider is 3 frequencies. The output 10 of the device is connected to the output of a controlled frequency divider 6. The multiplier operates in the following manner. The input signal with the frequency {is fed to the input 7. The codes of the multiplication coefficients are fed to the inputs 8 and 9. M and N division, respectively. The clock generator has a frequency. The frequency of the pulses at the output of the splitter 2 frequency is equal to f t / M. Output Pulse Frequency

вспомогательного де.ггител  3 частоты равна За период входного импульса, поступающего на вход 7 (предполагаетс , что этот импульс имеет малую длительность, котора  обеспечиваетс  источником этого импульса , в противном случае импульс требуемой длительности может быть сформировали преобразователем длительности импульса - формирователем), равный , в счетчике 4 накапливаетс  код l, , который по переднему фронту импульса на входе 7 переписываетс  в регистр 5. По заднему фронту входного импульса счетчик 4 сбрасываетс  в нулевое состо ние. Код L определ ет коэффициент делени  управл емого делител  6 частоты, на выходе которого формируетс  сигн / с The auxiliary de-gigitel 3 frequency is equal to the period of the input impulse arriving at input 7 (it is assumed that this impulse has a short duration, which is provided by the source of this impulse, otherwise the impulse of the required duration can be formed by the impulse duration converter - shaper), equal to in counter 4, a code l accumulates, which is rewritten to register 5 on the leading edge of the pulse at input 7. On the falling edge of the input pulse, counter 4 is reset to the zero state. Code L determines the division ratio of the controlled frequency divider 6, at the output of which a signal / s is generated.

частотой fg, f,/N.L f,vM/N.,frequency fg, f, / N.L f, vM / N.,

Поскольку на тактовый вход управл емого делител  6 частоты импульсы поступают в N раз реже, чем в устройстве-прототипе , обеспечиваетс  повышенна  достоверность функционировани . При этом устройство обеспечивает получение произвольного коэф .ициента умножени  в виде M/N.Since the clock input of the controlled divider 6 frequency impulses are received N times less frequently than in the device of the prototype, an increased reliability of operation is provided. In this case, the device provides an arbitrary multiplication factor in the form of M / N.

Таким образом, расшир ютс  функциональные возможности устройства за счет обеспечени  умножени  частоты как на целое число, так и на дробное , при повьшлении достоверности функционировани .In this way, the functionality of the device is expanded by providing frequency multiplication both by an integer and fractional, while increasing the reliability of the operation.

Claims (1)

УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ, содержащее генератор тактовых импульсов, делитель частоты, счетчик, регистр и управляемый делитель, выход которого соединен с выходом устройства, вход которого соединен с тактовыми входами счетчика и регистра, выходы которого соединены с ин- формационными входами управляемого делителя, а информационные входы с выходами счетчика, информационный вход которого соединен с выходом делителя частоты, тактовый вход которого соединен с выходом генератора тактовых импульсов, отличающееся тем, что, с целью расширения функциональных возможностей за счет обеспечения возможности умножения частоты как на целое число, так и на дробное, при повышении достоверности функционирования, в него введен дополнительный делитель частоты, тактовый вход и выход которого соединены соответственно с выходом генератора тактовых импульсов и с тактовым вхо· дом управляемого делителя. <A MULTIPLICATION DEVICE comprising a clock generator, a frequency divider, a counter, a register and a controlled divider, the output of which is connected to the output of the device, the input of which is connected to the clock inputs of the counter and register, the outputs of which are connected to the information inputs of the controlled divider, and information inputs with the outputs of the counter, the information input of which is connected to the output of the frequency divider, the clock input of which is connected to the output of the clock generator, characterized in that, in order to expand fu national capabilities due to the possibility of multiplying the frequency by an integer or a fractional one, while increasing the reliability of operation, an additional frequency divider is introduced into it, the clock input and output of which are connected respectively to the output of the clock generator and to the clock input of the controlled divider . <
SU833676790A 1983-12-21 1983-12-21 Multiplying device SU1153326A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833676790A SU1153326A1 (en) 1983-12-21 1983-12-21 Multiplying device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833676790A SU1153326A1 (en) 1983-12-21 1983-12-21 Multiplying device

Publications (1)

Publication Number Publication Date
SU1153326A1 true SU1153326A1 (en) 1985-04-30

Family

ID=21094432

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833676790A SU1153326A1 (en) 1983-12-21 1983-12-21 Multiplying device

Country Status (1)

Country Link
SU (1) SU1153326A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1, Авторское свидетельство СССР 1 580555,кл. G 06 F 7/68, 1976. 2. Авторское свидетельство СССР № 634277, кл. G 06 F 7/68, 1977 (прототип). *

Similar Documents

Publication Publication Date Title
JPS577634A (en) Frequency dividing circuit
SU1153326A1 (en) Multiplying device
TW359936B (en) Clock generator
KR860003517A (en) In phase comparison
JPS54100651A (en) Pulse-width/pusle-period converter circuit
SU1555839A1 (en) Pulse repetition frequency multiplier
SU1538239A1 (en) Pulse repetition frequency multiplier
SU706818A1 (en) Time interval meter
SU1238194A1 (en) Frequency multiplier
SU1734199A1 (en) Pulse timing device
SU1149253A1 (en) Versions of device for multiplying frequency by code
SU542338A1 (en) Periodic pulse frequency multiplier
SU1269159A1 (en) Function generator
SU798882A1 (en) Device for differentiating frequency-modulated signal
SU1221715A1 (en) Pulser
SU585597A1 (en) Time synchronization device
SU1069182A1 (en) Device for synchronizing correlative type receiver of pseudo-random signals
SU781801A1 (en) Time-spaced pulse shaper
SU1352482A1 (en) Frequency multiplier
SU809059A1 (en) Digital servo system
SU1083330A1 (en) Frequency multiplier
SU1170419A1 (en) Device for synchronizing timepiece
KR900002624A (en) Clamp Pulse Writing Circuit
SU686029A1 (en) Device for determining the difference of two numbers
SU1429316A1 (en) Pulse recurrence rate multiplier