SU585597A1 - Time synchronization device - Google Patents

Time synchronization device

Info

Publication number
SU585597A1
SU585597A1 SU752192169A SU2192169A SU585597A1 SU 585597 A1 SU585597 A1 SU 585597A1 SU 752192169 A SU752192169 A SU 752192169A SU 2192169 A SU2192169 A SU 2192169A SU 585597 A1 SU585597 A1 SU 585597A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
synchronization device
time synchronization
output
trigger
Prior art date
Application number
SU752192169A
Other languages
Russian (ru)
Inventor
Виталий Ильич Блюмин
Александр Александрович Ровнягин
Original Assignee
Опытный Завод 408 Гражданской Авиации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Опытный Завод 408 Гражданской Авиации filed Critical Опытный Завод 408 Гражданской Авиации
Priority to SU752192169A priority Critical patent/SU585597A1/en
Application granted granted Critical
Publication of SU585597A1 publication Critical patent/SU585597A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

II

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в синхронизаторах , электронных коммутаторах и других устройствах.The invention relates to the field of automation and computing and can be used in synchronizers, electronic switches and other devices.

Известно устройство тактовой синхронизации, содержащее два триггера и элемент И, первый вход которого соединен с источником тактовых импульсов, выход элементов И подключен к первому входу первого триггера , второй йх-од которого соединен с источником уйравл юЕдах импульсов, а второй вход И подключен к выходу триггера l. VA clock synchronization device is known that contains two triggers and an element, the first input of which is connected to a source of clock pulses, the output of elements AND is connected to the first input of the first trigger, the second x-od of which is connected to the source Uravla of pulses trigger l. V

Цель изобретени  г повышение надежности устройства..The purpose of the invention g improving the reliability of the device ..

Достигаетс  это благодар  тому, что в устройство тактовой синхронизации , содержащее два триггера и элмент И, первый вход которого соединен с источником тактовых импульсов выход элементов И подключен к перво му входу первого триггера, второй вход которого соединен с источником управл ющих импульсов, а второй вхо элемента И подключен к выходу второго триггера, дополнительно введен элемент И, первый вход которого со|единен с первым входом основногоThis is achieved due to the fact that a clock synchronization device containing two triggers and an I element, the first input of which is connected to a clock source, has an output of elements AND connected to the first input of the first trigger, the second input of which is connected to a source of control pulses element And connected to the output of the second trigger, additionally introduced element And, the first input of which is | united with the first input of the main

элемента И, второй вход дополнительного элемента 4 подключен к выходу первого триггера и к первому входу второго триггера, второй вход которого соединен с выходом дополнительного элемента И.element And, the second input of additional element 4 is connected to the output of the first trigger and to the first input of the second trigger, the second input of which is connected to the output of the additional element I.

На чертеже представлена схема устройства .The drawing shows a diagram of the device.

Устройство тактовой синхронизацииClock synchronization device

содержит триггеры 1 и 2 типа ЦКЯЗ, одновибратор 3, элементы И 4, 5, а также имеет вход 6 источника тактовых импульсов, вход 7 источника управл ющих импульсов, выход 8.It contains triggers 1 and 2 of the type TsKNAZ, one-shot 3, elements I 4, 5, and also has an input 6 of the clock source, an input 7 of the source of control pulses, an output 8.

В исходном состо нии триггеры 1, 2 наход тс  в нулевом положении, т.е. на их пр мых выходах(Установлены низкие уровни напр жени . На выходе 8 устройства поддерживаетс  также низкий уровень , который имеетс  и на счетном входе триггера 1.In the initial state, the triggers 1, 2 are in the zero position, i.e. at their direct outputs (Low voltage levels are set. The output of the device 8 also maintains a low level, which is also present at the counting input of the trigger 1.

Тактова  частота т- подаетс  непрерывно . На выходе одновибратора 3 установлен высокий уровень напр женн .The clock frequency t is fed continuously. At the output of the one-shot 3, a high level is set.

При по влении на входе 7 устройства положительного сигнала произвольной длительности, одновибратор 3 формирует импульс с низким уровнем напр жени  и длительностью, меньшейWhen a positive signal of arbitrary duration appears at the input 7 of the device, the one-shot 3 produces a pulse with a low voltage level and a duration shorter than

SU752192169A 1975-11-24 1975-11-24 Time synchronization device SU585597A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752192169A SU585597A1 (en) 1975-11-24 1975-11-24 Time synchronization device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752192169A SU585597A1 (en) 1975-11-24 1975-11-24 Time synchronization device

Publications (1)

Publication Number Publication Date
SU585597A1 true SU585597A1 (en) 1977-12-25

Family

ID=20638125

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752192169A SU585597A1 (en) 1975-11-24 1975-11-24 Time synchronization device

Country Status (1)

Country Link
SU (1) SU585597A1 (en)

Similar Documents

Publication Publication Date Title
GB1514964A (en) Logic level difference shifting circuit
SU585597A1 (en) Time synchronization device
JPS55140190A (en) Electronic clock circuit with illumination
US3048785A (en) Pulse generating and timing circuit for generating paired pulses, one more narrow than the other
SU746887A1 (en) Shaper of single pulses synchronized by clock frequency
SU991593A1 (en) Single pulse shaper
SU484629A1 (en) Single Pulse Generator
SU559386A1 (en) Pulse synchronization device
SU1145471A1 (en) Clock synchronization device
SU585502A1 (en) Pulse-time type multiplying dividing device
SU493910A1 (en) Pulse Phase Detector
SU720680A1 (en) Phase discriminator
SU702508A1 (en) Vernier device for an analog-digital converter
SU773917A1 (en) Staircase signal generator
SU930724A1 (en) Synchronization device
SU784000A1 (en) Frequency divider with initial state setting
SU497718A1 (en) Device for generating pseudo-random signals of complex structure
SU790349A1 (en) Frequency divider with odd division coefficient
SU828407A1 (en) Device for shaping difference frequency pulses
SU744622A1 (en) Device for determining pulse train repetition frequency deviation from the predetermined frequency
SU575766A1 (en) Pulse shaper
SU481128A1 (en) Pulse selector
SU633152A1 (en) Synchronizing arrangement
SU785978A1 (en) Device for tolerance checking of pulse repetition frequency
SU790305A1 (en) Switching-over device