SU559386A1 - Pulse synchronization device - Google Patents
Pulse synchronization deviceInfo
- Publication number
- SU559386A1 SU559386A1 SU2062165A SU2062165A SU559386A1 SU 559386 A1 SU559386 A1 SU 559386A1 SU 2062165 A SU2062165 A SU 2062165A SU 2062165 A SU2062165 A SU 2062165A SU 559386 A1 SU559386 A1 SU 559386A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- synchronization device
- pulse synchronization
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
1one
Изобретение относитс к импульсной те }нике и предназначено дл преобразовани асинхронных импульсных сигналов в сигналы , синхронизированные по длительности и фазе с сигналами синхронизации.The invention relates to a pulse technique and is intended to convert asynchronous pulse signals into signals synchronized in duration and phase with the synchronization signals.
Известно- устройство дл синхронизации импульсов, содержащее два триггера, первый вход первого из которых подключен к источнику входного сигнала, а второй вход соединен с выходом второго триггера, первый вход которого, подключен к источнику импульсов синхронизации 1 .A known device for synchronizing pulses contains two flip-flops, the first input of the first of which is connected to the input source, and the second input is connected to the output of the second flip-flop, the first input of which is connected to the source of synchronization pulses 1.
Однако известное устройство недостаточно надежно в работе.However, the known device is not sufficiently reliable in operation.
Повышение надежности устройства в работе достигаетс согласно изобретению введением в него дополнительногх) триггера, первый вход которого соединен с выходом первого триггера, второй вход подключен к источнику импульсов синхронизации, а выход соединен со вторым входом второго триггера .An increase in the reliability of the device in operation is achieved according to the invention by introducing into it an additional trigger, the first input of which is connected to the output of the first trigger, the second input is connected to the source of synchronization pulses, and the output is connected to the second input of the second trigger.
На чертеже представлена принциг иальна электрическа схема iipeaiiaraeMoiXi устр)онства дл синхронизации импульсов.The drawing shows the principle electrical circuit of the iipeaiiaraeMoiXi device for synchronizing pulses.
Элементы И-НЕ 1 и 2 образуют первьи { - S- триггер, вход S которого соединен с источником асинхронных импульсных сигналов , а вход R подключен к выходу схемы. Элементы-И-НЕ 3 и 4 образуют второй (дополнительный ) R - S -триггер, вход S которого подключен к выходу Q первого триггера , а вход R соединен с источником импульсов синхронизации. Элементы И-НЕ 6 и 6 образуют третий R - S -триггер, вход 5 которого подключен к выходу Q второго триггера, а вход R соединен с источником импульсов синхронизации. Выход Q. третьего R - S -триггера вл етс выходом схемы .Elements AND-NOT 1 and 2 form the first {- S-trigger, the input S of which is connected to the source of asynchronous pulse signals, and the input R is connected to the output of the circuit. The elements AND 3 and 4 form a second (additional) R - S trigger, the input S of which is connected to the output Q of the first trigger, and the input R connected to the source of synchronization pulses. Elements AND 6 and 6 form the third R - S trigger, input 5 of which is connected to output Q of the second trigger, and input R is connected to a source of synchronization pulses. The output Q. of the third R-S trigger is the output of the circuit.
В исходном состо нии уровень сигнала на входе схемы высокий, на выходе Q первого R - S -триггера - низкий, на выходе Ц второго триггера - высокий, на выходе Q третьего триггера - низкий, на выходе схемы - высокий. При поступлении отрицательного входного импульса первый R - S .триггер измен ет свое состо ние и на его выходе Q уровень сигнала становитс высоким .In the initial state, the signal level at the circuit input is high, the Q output of the first R-S trigger is low, the output C of the second flip-flop is high, the output Q of the third flip-flop is low, and the output of the circuit is high. When a negative input pulse arrives, the first R-S trigger changes its state and at its output Q the signal level becomes high.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2062165A SU559386A1 (en) | 1974-09-16 | 1974-09-16 | Pulse synchronization device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2062165A SU559386A1 (en) | 1974-09-16 | 1974-09-16 | Pulse synchronization device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU559386A1 true SU559386A1 (en) | 1977-05-25 |
Family
ID=20596722
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2062165A SU559386A1 (en) | 1974-09-16 | 1974-09-16 | Pulse synchronization device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU559386A1 (en) |
-
1974
- 1974-09-16 SU SU2062165A patent/SU559386A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890001296A (en) | Device to synchronize input clock and output pulse of circuit | |
MY8000052A (en) | Improvements in or relating to circuit arrangements for eliminating the effects of switch chatter | |
SU559386A1 (en) | Pulse synchronization device | |
SU484629A1 (en) | Single Pulse Generator | |
SU585597A1 (en) | Time synchronization device | |
SU464070A1 (en) | Sync device | |
SU625313A1 (en) | Synchronism indicating device | |
SU481128A1 (en) | Pulse selector | |
SU1121782A1 (en) | Pulse repetition frequency divider | |
SU1483617A1 (en) | Device for synchronization and pulse train shaping | |
SU569000A1 (en) | Pulse-type frequency-phase discriminator | |
SU788411A1 (en) | Phase correcting device | |
SU633152A1 (en) | Synchronizing arrangement | |
SU530465A1 (en) | Pulse Frequency Divider by eighteen | |
SU515267A1 (en) | Sync device | |
SU725215A1 (en) | Pulse delay device | |
SU1734199A1 (en) | Pulse timing device | |
SU744947A1 (en) | Pulse synchronizing device | |
SU783969A1 (en) | Single pulse shaping device | |
SU647876A1 (en) | Synchronizing arrangement | |
SU454662A1 (en) | Sync device | |
SU1190491A1 (en) | Single pulse generator | |
SU720680A1 (en) | Phase discriminator | |
SU471582A1 (en) | Pulse synchronization device | |
SU585513A1 (en) | Pseudorandom pulse train generator |