SU1429316A1 - Pulse recurrence rate multiplier - Google Patents

Pulse recurrence rate multiplier Download PDF

Info

Publication number
SU1429316A1
SU1429316A1 SU864128696A SU4128696A SU1429316A1 SU 1429316 A1 SU1429316 A1 SU 1429316A1 SU 864128696 A SU864128696 A SU 864128696A SU 4128696 A SU4128696 A SU 4128696A SU 1429316 A1 SU1429316 A1 SU 1429316A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
phase detector
pulse
Prior art date
Application number
SU864128696A
Other languages
Russian (ru)
Inventor
Геннадий Александрович Томилов
Юрий Сергеевич Пономарев
Original Assignee
Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С. filed Critical Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority to SU864128696A priority Critical patent/SU1429316A1/en
Application granted granted Critical
Publication of SU1429316A1 publication Critical patent/SU1429316A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в автоматике, радиотехнике и системах средств св зи. Целью изобретени   вл етс  уменьшение времени установлени  выходной частоты за счет грубой настройки. Устройство содержит генератор 1 импульсов, пере-г счетный блок 2 частоты, фазовый детектор 3, элементы И 4-6, реверсивный счетчик 7, преобразователь 8 код- напр жение, триггеры 9 и 10, входную шину 11, выходную шину 12, Дл  достижени  поставленной цели в устройство дополнительно введен элемент ИЛИ 13, первый вход которого соединен с инверсным выходом второго триггера 10, второй вход.соединен с чет- вертым выходом фазового детектора 3, а вькод - с вторым входом первого элемента .И 4. При синхронизации триггеры переключаютс  в состо ние 1, тем самьм обеспечива  точную подстройку ф&зы формируемых импульсов кольцом фазовой АПЧ относительно импульсов, , поступающих на вход 11 устройст а. 2 ил (Л с:The invention relates to a pulse technique and can be used in automation, radio engineering and communication systems. The aim of the invention is to reduce the setting time of the output frequency due to coarse tuning. The device contains a pulse generator 1, a counting frequency block 2, a phase detector 3, elements 4-6, a reversible counter 7, a voltage-code converter 8, triggers 9 and 10, an input bus 11, an output bus 12, to achieve In this case, an OR 13 element is additionally introduced into the device, the first input of which is connected to the inverse output of the second trigger 10, the second input is connected to the fourth output of the phase detector 3, and the code to the second input of the first element. And 4. When synchronizing, the triggers switch state 1 providing a precise adjustment of the generated pulses by the ring of the phase-locked frequency converter with respect to the pulses arriving at the input 11 of the device. 2 Il (L with:

Description

; Изобретение относитс  к импульсной TtexHHKe и может быть использовано в Йвтоматике, радиотехнике и системах Средств св зи.; The invention relates to pulsed TtexHHKe and can be used in Ivomatics, radio engineering and communications equipment systems.

Цепь изобретени  - уменьшение времени установлени  выходной частоты $а счет грубой настройки. На фиг. 1 показана структурно- : лектричёска  схема устройства; на пиг. 2 - временные диаграммы, по с- адкщие работу устройства..The circuit of the invention is a reduction in the time for setting the output frequency $ a through a coarse tuning. FIG. 1 shows the structure-: electrical device diagram; on pig 2 - timing diagrams for the device operation.

Устройство содержит генератор 1 «мпульсов, пересчетный блок 2 частоты , фазовый детектор 3, первый вто- рой и третий элементы И 4-6, ревер- {сивный .счетчик 7, преобразователь 8 ;код-напр жение, первый D-триггер 9 1и второй D-триггер 10, С -вход кото- iporo с оединен с входной шиной 11The device contains a 1 "pulse generator, a scaling unit 2 frequencies, a phase detector 3, the first second and third elements AND 4-6, a reversive {counter} 7, a transducer 8; code-voltage, the first D-flip-flop 9 1i the second D-flip-flop 10, C-input of which is iporo with one with the input bus 11

|устройства и первым входом фазового детектора, вторрй вход которого сое- |ДИнен с выходом пересчетного блока 2 частоты и С-входом первого D-триг- гера 9, С -вход которого соединен с вы . ходом генератора 1 импульсов и входом пересчетного блока 2 частоты, R-вход с земл ной шиной, D-вход - с первым входом фазового детектора 3, а инверсный выход - с R-входом второго D- триггера 10, D-вход которого соединен с вторым выходом фазового детектора },- пр мой выход - с вторым входом, второго элемента И 5, выход которого соединен с выходной шиной 12 устрой- Ьтва. Выход первого элемента И 4 соединен с входом суммировани  реверсивного счетчика 7, выходы которого соединены с входами преобразовател | device and the first input of the phase detector, the second input of which is connected | DININEN with the output of the frequency converter 2 frequency and the C input of the first D-flip-flop 9, the input of which is connected to you. the pulse generator 1 and the input of the frequency converter 2, the R input with a ground bus, the D input with the first input of the phase detector 3, and the inverse output with the R input of the second D trigger 10, the D input of which is connected to the second output of the phase detector}, - the direct output - with the second input, the second element I 5, the output of which is connected to the output bus 12 of the device. The output of the first element And 4 is connected to the summing input of the reversible counter 7, the outputs of which are connected to the inputs of the converter

8 код-напр жение, выход которого coq8 code-voltage whose output is coq

динен с управл ющим входом генератора 1 импульсов. Выход последнего соединен с входом пересчетного блока 2 частоты, вторым входом второго элеdinene with control input of pulse generator 1. The output of the latter is connected to the input of the frequency converter block 2, the second input of the second ele

мента И 5 и первыми входами первого 4ment And 5 and the first inputs of the first 4

и третьего 6 элементов И, второй вход последнего соединен с третьим выходом фазового детектора, а третий вход - с первым входом второго элемента И 5.and the third 6 elements And, the second input of the latter is connected to the third output of the phase detector, and the third input - to the first input of the second element And 5.

Кроме того, устройство содержит элемент ИЛИ 13, первый вход которого соединен с инверсным выходом второго D-триггера 10, второй вход - с четвертым ;выходом фазового детектора 3, а выход - с вторым входом первого элемента И 4, при этом выход третьего элемента И 6 соединен с входом вычитани , реверсивного счетчика 7.In addition, the device contains the element OR 13, the first input of which is connected to the inverse output of the second D-flip-flop 10, the second input - to the fourth; the output of the phase detector 3, and the output - to the second input of the first element And 4, while the output of the third element AND 6 is connected to the input of the subtraction, reversible counter 7.

00

5 Q 5 Q

иand

5five

5five

00

5five

Устройство работает следук цнм образом .The device works in the following way.

В исходном состо нии в пересчетный блок 2 ввбдитс  требуемый коэффициент умножени . Минимальное и максимальное значени  кода реверсивного счетчика 7 соответствуют минимальной и максимальной частоте следовани  импульсов генератора 1 соответственно и равны полосе захвата кольца ФАПЧ.In the initial state, the required multiplication factor is entered into the scaling unit 2. The minimum and maximum values of the code of the reversible counter 7 correspond to the minimum and maximum pulse frequency of the generator 1, respectively, and are equal to the pickup band of the PLL.

В синхронном режиме, т.е. когда импульсы на входы фазового детектора 3-поступают поочередно (режимы 1 и II на фиг. 2) , устройство работает следующим образом.In synchronous mode, i.e. when the pulses at the inputs of the phase detector 3 are alternately received (modes 1 and II in Fig. 2), the device operates as follows.

Пусть на первом входе фазового детектора 3 по вл етс  импульс входной частоты, тогда триггер 14 переключаетс  в состо ние 1 и по вившийс  на втором входе импульс с выхода блока 2 переключает триггер 14 в состо ние О. Импульс с пр мого выхода триггера 14 поступает на пер- вый вход Элемента ИЛИ 13 и с его выхода на второй вход элемента И 4, тем самым обеспечива  прохождение импульсов с выхода генератора 1 на вход суммировани  реверсивного счетчики 7. Сигналы с выхода последнего поступают на преобразователь 8, его выходное напр жение увеличиваетс , что приводит к возрастанию частоты следовани  импульсов, формируемых генераторог{1 1. Следующий импульс с выхода блока 2 по вл етс -раньше, чем в предьщущем случае, что приводит к уменьшению разности фаз сравниваемых частот. Этот процесс продолжаетс  до тех пор, пока разность фаз сравниваемых частот не равна нулю.Let the input frequency pulse appear at the first input of the phase detector 3, then the trigger 14 switches to state 1 and the pulse from the output of block 2 that turns on the second input switches the trigger 14 to state O. The pulse from the direct output of trigger 14 goes to the first input of the Element OR 13 and from its output to the second input of the element AND 4, thereby ensuring the passage of pulses from the output of the generator 1 to the input of the summing of the reversible counters 7. The signals from the output of the last arrive at the converter 8, its output voltage increases, which leads to an increase in the pulse frequency generated by the oscillator {1 1. The next pulse from the output of block 2 appears earlier than in the previous case, which leads to a decrease in the phase difference of the compared frequencies. This process continues until the phase difference of the compared frequencies is zero.

Если импульс с выхода блока 2 по вл етс  на втором входе фазового , детектора 3 раньше, чем импульс на его первом входе, триггер 15 переключаетс  в состо ние 1 и формирует импульс на пр мом выходе, который поступает на второй вход элемента И и при наличии напр жени  на пр мом выходе триггера 10 обеспечивает прохождение импульсов с выхода генератора 1 на вход вьиитани  реверсивного счетчика 7. В синхронном режиме кольца ФАПЧ D-триггеры 9 и 10 находитс  в состо нии 1, обеспечива  наличие напр жени  на третьем и втором входах соответственно элементов И 5 и 6. Сигналы с выхода реверсивного счетчика 7 поступают на преобразователь 8, его выходное напр жение уменьшаетс , что приводит к уменьшению частоты следовани  импульсов генератора 1. Указанные циклы повтор ютс  до тех пор, пока разность фаз сравниваемых частот не станет равна нулю, при этом сформированна  последовательность импульсов генератором 1 через элемент И 5 поступает на выход- кую шину 12 устройства.If a pulse from the output of block 2 appears at the second input of the phase detector 3, earlier than the pulse at its first input, the trigger 15 switches to state 1 and generates a pulse at the forward output, which goes to the second input of the AND element and if there is the voltage at the forward output of the trigger 10 provides for the passage of pulses from the output of the generator 1 to the input of the inverter counter 7. In the synchronous mode of the PLL D-triggers 9 and 10 is in state 1, providing the presence of voltage at the third and second inputs, respectively And 5 and 6. Signals from the output of the reversible counter 7 are fed to the converter 8, its output voltage decreases, which leads to a decrease in the pulse frequency of the generator 1. These cycles are repeated until the phase difference of the compared frequencies is zero. , at the same time the formed sequence of pulses by the generator 1 through the element 5 is fed to the output bus 12 of the device.

При нарушении синхронизации (режимы III и IV на фиг. 2) включаютс  элементы грубой настройки, например, на С-вход триггера 14 поступает под- р д два импульса с входа 11 устройства . Тогда триггеры 14 и 10 переключаютс  под воздействием второго импульса в состо ние О и импульсы на выходе элементов И 5 и 6 отсутст- вуют, а по вление напр жени  на инверсном выходе триггера 10 обеспечивает напр жени  через элемент ИЛИ 13 на втором входе элемента И 4 независимо от состо ни  четвертого выхода фазо- вого детектора 3, что приводит к по влению импульсов, формируемых генератором 1 на входе суммировани  сивного счетчика 7, за счет чего возрастает частота следовани  импульсов генератора 1 до тех пор, пока не происходит синхронизаци  кольца ФАПЧ, тогда триггеры 14 и 10 переключаютс  в состо ние 1 и устройство переходи в режим фазовой подстройки частоты.When the synchronization fails (modes III and IV in Fig. 2), coarse tuning elements are turned on, for example, C-input of the trigger 14 receives two more pulses from the input 11 of the device. Then the triggers 14 and 10 are switched under the influence of the second pulse to the state O and there are no pulses at the output of the elements 5 and 6, and the voltage on the inverse output of the trigger 10 provides the voltage through the element OR 13 at the second input of the element 4 regardless of the state of the fourth output of the phase detector 3, which leads to the appearance of pulses generated by the generator 1 at the input of the summation of the active counter 7, thereby increasing the frequency of the pulses of the generator 1 until the synchronization to PLL prints, then triggers 14 and 10 are switched to state 1, and the device goes into phase shift mode.

Если за рассматриваемый цикл синхронизаци  не происходит, в конечном счете происходит переполнение ревер- сивного счетчика 7 и он переключаетIf the synchronization cycle does not occur during the cycle in question, eventually the overflow counter 7 overflows and it switches

,с  в нулевое состо ние, в результатеwith the zero state, as a result

чего частота следовани  импульсов с выхода генератора 1 уменьшаетс  до минимальной, и по мере поступлени  очередных импульсов на вход суммировани  реверсивного счетчика 7 повторно происходит увеличение частоты следовани  импульсов генератора 1 до момента синхронизации кольца ФАПЧ. При синхронизации триггеры 4 и 10 переключаютс  в состо ние 1, обеспечива  точную подстройку фазы формируемых импульсов генератором 1 через элементы И 4 и 6 и по вление этих импульсов на выходе элемента И 5. Работа устройства в данном режиме аналогична описанной.which, the pulse frequency from the output of the generator 1 decreases to a minimum, and as the next pulses arrive at the summing input of the reversible counter 7, the pulse frequency of the generator 1 increases again until the synchronization of the PLL ring. During synchronization, the triggers 4 and 10 switch to state 1, providing accurate adjustment of the phase of the generated pulses by the generator 1 through the elements 4 and 6 and the appearance of these pulses at the output of the element 5. The operation of the device in this mode is similar to that described.

При нарушении синхронизации, когд на С-вход триггера 15 поступают подIn case of synchronization failure, when the C-input of the trigger 15 is received under

р д два импульса с выхода пересчетного блока 2, триггеры 15, 9 и 10 переключаютс  под воздействием второго импульса в состо ние О и работа элементов грубой настройки осуществл етс  аналогично, как и в предьщу- щем случае. При синхронизации триггеры 15, 9 и 10 переключаютс  в состо ние 1, тем самым обеспечива  точную подстройку фазы формируемых импульсов кольцом ФАПЧ, относительно импульсов, поступающих на вход 11 устройства .A series of two pulses from the output of the scaling unit 2, the triggers 15, 9 and 10 are switched under the influence of the second pulse to the state O and the operation of the coarse tuning elements is carried out in the same way as in the previous case. During synchronization, the triggers 15, 9, and 10 are switched to state 1, thereby ensuring the fine adjustment of the phase of the generated pulses by the PLL, relative to the pulses fed to the input 11 of the device.

Фо, рмула изобретени Fo, rmula invention

5 о 5 о 5 о 5 о

5five

00

5five

00

Умножитель частоты следовани  им- пульсбв, содержаший-генератор импульсов , выход которого соединен с входом пересчетного блока и с первыми входами первого, второго и третьего элементов И, выход последнего из которых соединен с выходной шиной, втоцой вход - с пр мым выходом первого триггера , информационный , вход которого соединен с первым выходом фазового детектора, первьш вход которого сое- динен с входной шиной и тактовым входом первого триггера, вход.сброса которого соединен с инверсным выходом второго триггера, информационный вход которого соединен с вторым выходом фс.зового детектора, второй вход которого соединен с выходом пересчетного блока и тактовым входом второго триггера , вход сброса которого соединен с общей шиной, реверсивный счетчик импульсов, входы суммировани  и вьтчи- тани  которого соеди нены с выходами соответственно первого и второго элементов И, выходы - поразр дно с входами преобразовател  код - напр жение, выход которого соединен с входом генератора импульсов, отличающийс  тем, что, с целью уменьшени  времени входа в режим, в негоThe multiplier of the pulse repetition frequency, containing a pulse generator, the output of which is connected to the input of the counting unit and the first inputs of the first, second and third elements I, the output of the last of which is connected to the output bus, the second input to the direct output of the first trigger, information, the input of which is connected to the first output of the phase detector, the first input of which is connected to the input bus and the clock input of the first trigger, the input reset of which is connected to the inverse output of the second trigger, information input which is connected to the second output of the fs. detector, the second input of which is connected to the output of the counting unit and the clock input of the second trigger, the reset input of which is connected to the common bus, a reversible pulse counter, the inputs of summation and output are connected to the outputs of the first and the second element And, the outputs are parallel to the converter inputs; the code is the voltage, the output of which is connected to the input of the pulse generator, characterized in that, in order to reduce the time to enter the mode,

введен элемент ИЛИ, выход которого соединен с вторым входом первогоan OR element is entered, the output of which is connected to the second input of the first

элемента И, первый вход - с инверсным выходом первого триггера, второй вход - с третьим выходом фазового детектора, четвертой выход которого соединен с вторьм входом второго элемента И, третий вход которого соединен с пр мым выходом первого триггера.element I, the first input with the inverse output of the first trigger, the second input with the third output of the phase detector, the fourth output of which is connected to the second input of the second element I, the third input of which is connected to the direct output of the first trigger.

Claims (1)

Формула изобретенияClaim Умножитель частоты следования импульсов, содержащий-генератор импульсов, выход которого соединен с входом пересчетного блока и с первыми входами первого, второго и третьего элементов И, выход последнего из которых соединен с выходной шиной, втовойЦ вход - с прямым выходом первого триггера, информационный/) вход которого соединен с первым выходом фазового детектора, первый вход которого соединен с входной шиной и тактовым входом первого триггера, вход.сброса которого соединен с инверсным выходом второго триггера, информационный вход которого соединен с вторым выходом фазового детектора, 'второй вход которого соединен с выходом пересчетного блока и тактовым входом второго триггера, вход сброса которого соединен с общей шиной, реверсивный счетчик импульсов, входы суммирования и вычитания которого соединены с выходами соответственно первого и второго элементов И, выходы - поразрядно с входа ми преобразователя код — напряжение, выход которого соединен с входом гене ратора импульсов, отличающийся тем, что, с целью уменьшения времени входа в режим, в него введен элемент ИЛИ, выход которого соединен с вторым входом первого элемента И, первый вход - с инверсным выходом первого триггера, второй вход - с третьим выходом фазового детектора, четвертый выход которого соединен с вторым входом второго элемента И, третий вход которого соединен с прямым выходом первого триггера.A pulse repetition frequency multiplier comprising a pulse generator, the output of which is connected to the input of the conversion unit and to the first inputs of the first, second, and third AND elements, the output of the last of which is connected to the output bus, the main input is with the direct output of the first trigger, information /) the input of which is connected to the first output of the phase detector, the first input of which is connected to the input bus and the clock input of the first trigger, the reset input of which is connected to the inverse output of the second trigger, the information input of which it is connected to the second output of the phase detector, the second input of which is connected to the output of the conversion unit and the clock input of the second trigger, the reset input of which is connected to a common bus, a reversible pulse counter, the summing and subtracting inputs of which are connected to the outputs of the first and second elements outputs - bitwise with the inputs of the converter code - voltage, the output of which is connected to the input of the pulse generator, characterized in that, in order to reduce the time to enter the mode, an OR element is inserted into it, turn is connected to the second input of the first AND gate, a first input - with an inverted output of the first flip-flop, the second input - to a third phase detector output, a fourth output is connected to the second input of the second AND gate, a third input coupled to a direct output of the first flip-flop. ФигЛ сFigl with
SU864128696A 1986-06-17 1986-06-17 Pulse recurrence rate multiplier SU1429316A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864128696A SU1429316A1 (en) 1986-06-17 1986-06-17 Pulse recurrence rate multiplier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864128696A SU1429316A1 (en) 1986-06-17 1986-06-17 Pulse recurrence rate multiplier

Publications (1)

Publication Number Publication Date
SU1429316A1 true SU1429316A1 (en) 1988-10-07

Family

ID=21260768

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864128696A SU1429316A1 (en) 1986-06-17 1986-06-17 Pulse recurrence rate multiplier

Country Status (1)

Country Link
SU (1) SU1429316A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР. № 1279058, кл. Н 03 К 5/156, 1985. Авторское свидетельство СССР № 1119165, кл. Н 03 К 5/156, 1983. Авторское свидетельство СССР / 1261110, кл. Н 03 К 23/00//Н 03 В 19/00, 1984. *

Similar Documents

Publication Publication Date Title
US4242639A (en) Digital phase lock circuit
SU1429316A1 (en) Pulse recurrence rate multiplier
JPH1198007A (en) Frequency divider
SU1707734A1 (en) Multiplier of sequence frequency of pulses
SU1432754A1 (en) Multiplier of pulse repetition rate
SU1411952A1 (en) Multiplier of pulse recurrence rate
SU1723659A1 (en) Pulse recurrence frequency multiplier
SU1529423A1 (en) Pulse repetition frequency multiplier
JPS54124611A (en) Communication unit
SU457182A1 (en) Receiver pseudo-random signals
SU1690171A1 (en) Pulse repetition rate multiplier
SU1223331A1 (en) Digital phase-frequency comparator
SU1279058A2 (en) Pulse repetition frequency multiplier
JPS5755628A (en) Phase comparing circuit and frequency synthesizer using it
SU513468A2 (en) Phase lock device
SU1734199A1 (en) Pulse timing device
SU1152089A1 (en) Infralow frequency oscillator
SU1166331A1 (en) Device for generating synchronizing sequences
SU744569A1 (en) Frequency multiplier
SU1420654A2 (en) Multiplier of pulse recurrence rate
SU1707750A1 (en) Multiplier of sequence frequency of pulses
SU1124442A2 (en) Clock synchronizing device with digital control
JPS5784625A (en) Phase synchronizing oscillator
SU1330753A1 (en) Device for phasing the synchronous impulse sources with an arbitrary division ratio
SU1153326A1 (en) Multiplying device