SU1152034A1 - Устройство дл управлени регенерацией информации в динамической пам ти - Google Patents

Устройство дл управлени регенерацией информации в динамической пам ти Download PDF

Info

Publication number
SU1152034A1
SU1152034A1 SU833594636A SU3594636A SU1152034A1 SU 1152034 A1 SU1152034 A1 SU 1152034A1 SU 833594636 A SU833594636 A SU 833594636A SU 3594636 A SU3594636 A SU 3594636A SU 1152034 A1 SU1152034 A1 SU 1152034A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
unit
Prior art date
Application number
SU833594636A
Other languages
English (en)
Inventor
Леонид Егишевич Минасянц
Ара Парнакович Едигарян
Original Assignee
Предприятие П/Я А-7390
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7390 filed Critical Предприятие П/Я А-7390
Priority to SU833594636A priority Critical patent/SU1152034A1/ru
Application granted granted Critical
Publication of SU1152034A1 publication Critical patent/SU1152034A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕГЕНЕРАЦИЕЙ ИНФОРМАЦИИ В ДИНАМИЧЕСКОЙ , содержащее блок синхронизации , первый, второй входы и первый, второй и третий выходы которого  вл ютс  соответственно входами и выходами управлени  устройства, а четвертый выход подключен к входу выборки мультиплексора, выходы которого  вл ютс  адресными выходами устройства , одни входы мультиплексора соединены с одними входами блока сравнени  и выходами счетчика адреса регенерации , а другие входы подключены к другим входам блока сравнени  и  вл ютс  адресными входами устройства, о тличающеес  тем, что, с целью повырлени  быстродействи  устройства, в него введены элемент И и элемент И-НЕ, причем первый пр мой вход элемента И-НЕ соединен с выходом блока сравнени , второй инверсный вход с третьим выходом блока синхронизации,5 а выход подключен к третьему входу л блока синхронизации и первому входу элемента И, второй вход которого соединен с п тым выходом блока синхронизации , а выход - с входом счетчика адреса регенерации.

Description

2. Устройство по п. 1, о т л ичающеес  тем, что блок синхронизации содержит счетчик, выход которого соединен с первыми инверсны ми входами блока анализа приоритета и элемента ШШ-НЕ соответственно и  вл етс  п тым выходом блока синхронизации , второй вход блока анализа приоритета подключен к выходу тригге ра обращени , а первый и второй выходы - к входам формировател  синхро сигналов, первый, второй и третий выходы которого  вл ютс  выходами блока синхронизации, четвертый
выход соединен с входом сброса триггера обращени , а п тый выход - с вторым входом элемента И-НЕ, второй вход элемента ИЛИ-НР и вход установк триггера обращени   вл ютс  входами управлени  блока синхрониза1щи, «первый вход элемента И-НЕ и первый выход блока анализа приоритета  вл ютс  соответственно третьим входом и четвертым выходом блока синхронизации , а выходы элемента ИЛИ-НЕ и элемента И-НЕ подключены соответственно к входу счета и сброса счетчика .
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в запоминающих устройствах на динамических элемента пам ти. Известны устройства управлени  строчной регенерацией, содержащие генератор регенерации, счетчик адресов регенерации, мультиплексор адресов регенерации, блок арбитра запросов регенерации, процессор 1 , Недостатком этого устройства  вл югс  большие потери времени процессора . Наиболее близким техническим рещением к изобретению  вл етс  устройство дл  управлени  регенерацией пам ти на динамических ВИС, содержащее блок синхронизации, выходы которого подключены к входам селектора и счетчика адреса регенерации, блок сравнени , выход которого соединен с входом триггера, другой вход и выход которого подключены соответственно к выходу и входу блока синхронизации 2. В известном устройстве пропускаетс анализ части адресов обслуживани  процессора. При этом лишн   регенера ци  занимает полезное машинное врем  тем самым снижа  эффективное быстродействие устройства. Целью изобретени   вл етс  повыше ние быстродействи  за счет уменьшени  времени обслуживани  запросов на регенерацию. Поставленна  цель достигаетс  тем, что в устройство дл  управлени  регенерацией информации в динамической пам ти, содержащее блок синхронизации , первый, второй входы и первый , второй и третий выходы которого  вл ютс  соответственно входами и выходами управлени  устройства, а четвертый выход подключен к входу выборки мультиплексора, выходы которого  вл ютс  адресными выходами устройства , одни входы мультиплексора соединены с одними входами блока сравнени  и выходами счетчика адреса регенерации, а другие входы подключены к другим входам блока сравнени  и  вл ютс  адресными входами устройства , введены элемент И и первый элемент И-НЕ, причем первый пр мой вход элемента И-НЕ соединен с выходом блока сравнени , второй инверсньш вход с третьим выходом блока синхронизации , а выход подключен к третьему ВХОДУ блока синхронизации и первому входу элемента И, второй вход которого соединен с п тым выходом блока синхронизации, а выход - с входом счетчика адреса регенерации. Кроме того, блок синхронизации содержит счетчик, выход которого соединен с первыми инверсными входами блока анализа приоритета и элемента ИЛИ-НЕ соответственно и  вЛ етс  п тым выходом блока синхронизации, второй вход блока анализа приоритета Подключен к выходу триггера обраще

Claims (2)

1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕГЕНЕРАЦИЕЙ ИНФОРМАЦИИ В ДИНАМИЧЕСКОЙ ПАМЯТИ, содержащее блок синхронизации, первый, второй входы и первый, второй и третий выходы которого являются соответственно входами и выходами управления устройства, а четвер- тый выход подключен к входу выборки мультиплексора, выходы которого являются адресными выходами устройства, одни входы мультиплексора соединены с одними входами блока сравнения и выходами счетчика адреса регенерации, а другие входы подключены к другим входам блока сравнения и являются адресными входами устройства, о тличающееся тем, что, с целью повышения быстродействия устройства, в него введены элемент И и элемент И-НЕ, причем первый прямой вход элемента И-НЕ соединен с выходом блока сравнения, второй инверсный вход с третьим выходом блока синхронизации,5 а выход подключен к третьему входу блока синхронизации и первому входу элемента И, второй вход которого соединен с пятым выходом блока синхронизации, а выход - с входом счетчика адреса регенерации.
1 152034
2. Устройство по п. ^отличающееся тем, что блок синхронизации содержит счетчик, выход которого соединен с первыми инверсными входами блока анализа приоритета и элемента ИЛИ-HE соответственно и является пятым выходом блока синхронизации, второй вход блока анализа приоритета подключен к выходу триггера обращения, а первый и второй выходы - к входам формирователя синхросигналов, первый, второй и третий выходы которого являются выходами блока синхронизации, четвертый выход соединен с входом сброса триггера обращения, а пятый выход - с вторым входом элемента И-НЕ, второй вход элемента ИЛИ-HE и вход установки триггера обращения являются входами управления блока синхронизации, «первый вход элемента И-НЕ и первый выход блока анализа приоритета являются соответственно третьим входом и четвертым выходом блока синхронизации, а выходы элемента ИЛИ-НЕ и элемента И-НЕ подключены соответственно к входу счета и сброса счетчика.
SU833594636A 1983-05-23 1983-05-23 Устройство дл управлени регенерацией информации в динамической пам ти SU1152034A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833594636A SU1152034A1 (ru) 1983-05-23 1983-05-23 Устройство дл управлени регенерацией информации в динамической пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833594636A SU1152034A1 (ru) 1983-05-23 1983-05-23 Устройство дл управлени регенерацией информации в динамической пам ти

Publications (1)

Publication Number Publication Date
SU1152034A1 true SU1152034A1 (ru) 1985-04-23

Family

ID=21064645

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833594636A SU1152034A1 (ru) 1983-05-23 1983-05-23 Устройство дл управлени регенерацией информации в динамической пам ти

Country Status (1)

Country Link
SU (1) SU1152034A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1, Андреев В.П., Баранов В.В., Бекин Н.В. и др. Полупроводниковые запоминающие устройства и их применение. Под ред. А.Ю. Гордонова, М., Радио и св зь, 1981, с. 124-127. 2. Шацкий М.В. Анализ методов уменьшени потерь времени на регенерацию в ОЗУ на динамических БИС Вопросы радиоэлектроники, сер. ЭВТ, вып. 3, с. 78, рис. 1 (прототип). *

Similar Documents

Publication Publication Date Title
KR910003498A (ko) 마이크로 프로세서
KR860006743A (ko) 데이타 처리 시스템
SE8001183L (sv) Databehandlingsanleggning
DE3688363D1 (de) Unterbrechungsabwicklung in einem multiprozessorrechnersystem.
KR840001369A (ko) 동적 메모리의 리프 레시회로
KR100194850B1 (ko) 디지털 신호 처리 장치
ATE45825T1 (de) Anordnung zum verteilen des vorrangs zwischen zwei rechnern.
SU1152034A1 (ru) Устройство дл управлени регенерацией информации в динамической пам ти
EP0309330A3 (en) Access priority control system for main storage for computer
KR830010423A (ko) 데이터 처리 시스템의 데이터 교환방식
KR920008602A (ko) 번지공간을 공유하는 다수의 입출력장치를 구비한 컴퓨터 시스템 및 입출력장치와 프로세서간의 통신 관리방법
JPS56118165A (en) Processor of video information
KR950015104A (ko) 버스 감시기를 이용한 불가분 싸이클 지원방법
JPS63733A (ja) プログラム実行処理方式
SU1128253A1 (ru) Устройство дл формировани адресов регистровой пам ти
SU746504A1 (ru) Устройство дл определени экстремальных чисел
SU1198527A1 (ru) Устройство дл ввода информации в ЭВМ
SU1167615A1 (ru) Устройство дл обмена данными между процессором и периферийными устройствами
JPS63311553A (ja) 同期制御方式のマイクロプロセツサ周辺回路
SU1195364A1 (ru) Микропроцессор
SU1675899A1 (ru) Устройство дл обработки информации
SU1123055A1 (ru) Адресный блок дл запоминающего устройства
SU1262511A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1005010A1 (ru) Таймер
CS253217B1 (cs) Zapojení výpočetních bloků k řídícímu mikropočítači s možností externího přístupu do jejich operačních pamětí