SU1129729A1 - Амплитудный дискриминатор импульсов - Google Patents

Амплитудный дискриминатор импульсов Download PDF

Info

Publication number
SU1129729A1
SU1129729A1 SU813290821A SU3290821A SU1129729A1 SU 1129729 A1 SU1129729 A1 SU 1129729A1 SU 813290821 A SU813290821 A SU 813290821A SU 3290821 A SU3290821 A SU 3290821A SU 1129729 A1 SU1129729 A1 SU 1129729A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
delay element
flip
flop
Prior art date
Application number
SU813290821A
Other languages
English (en)
Inventor
Юлий Иванович Петров
Original Assignee
Ленинградское научно-производственное объединение "Буревестник"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградское научно-производственное объединение "Буревестник" filed Critical Ленинградское научно-производственное объединение "Буревестник"
Priority to SU813290821A priority Critical patent/SU1129729A1/ru
Application granted granted Critical
Publication of SU1129729A1 publication Critical patent/SU1129729A1/ru

Links

Abstract

АМПЛИТУДНЫЙ ДИСКРИМИНАТОР ИМПУЛЬСОВ, содержащий D-триггер и элемент задержки, о т л и ч а ю- щ и и с   тем, что, с целью упрощени  устройства, в него введен резистивный делитель напр жени , включенный между входной и общей шинами, а выход резистивного делител  соединен с информадаонным вхо дом D-триггера, причем так;товый вход D-триггера через элемент задержки соединен с входной шиной. 1С ;о

Description

Изобретение относится к радиоэлектронике и импульсной технике, в частности к устройствам для селектирования и преобразования импульсов в узком диапазоне входных сигналов, и может быть использовано в устройствах питания и управления рентгеновской аппаратуры.
Известны амплитудные дискриминаторы импульсов с памятью, основу которых составляют устройства сравнения, запоминающие и пороговые устройства. Дискриминаторы содержат RS-триггер, входом подключенный к выходу компаратора £ί ].
Недостатком указанных дискриминаторов является сложность схемы, обусловленная разделением функций запоминания и сравнения.
Наиболее близким по технической сущности к предлагаемому является амплитудный дискриминатор импульсов, содержащий триггер D-типа, входы которого соединены с выходами компараторов верхнего и нижнего уровня, а вход - сброс триггера D-типа соединен через элемент задержки с выходом триггера D-типа.
Недостатком прототипа также является сложность схемы.
Цель изобретения - упрощение схемы.
Указанная цель достигается тем, что в амплитудный дискриминатор импульсов,' содержащий D-триггер и элемент задержки, введен резистивный . делитель напряжения, включенный между входной и общей шинами, а выход резистивного делителя соединен с информационным входом D-триггера, причем тактовый вход D-триггера через элемент задержки соединен с входной шиной, выход триггера является выходом устройства.
На чертеже показана схема амплитудного дискриминатора.
Информационный D-вход D-триггера 1 подключен к средней точке резистив· ного делителя напряжения 2, подключенного между входной 3 и общей шинами. Тактовый С-вход D-триггера 1 через элемент задержки 4 соединен с 5 входной шиной 3. Элемент задержки 4 обеспечивает необходимый временной сдвиг относительно сигнала на D-входе.
Предложенный амплитудный дискри10 минатор работает в диапазоне входных сигналов только от до Umo(x1, где ΙΓ. , Ь’ ~ „ - минимальное и trim ί ' тих ί максимальное значения допустимого напряжения ”1 для используемого 15 D-триггера.
Устройство работает следующим образом.
Когда амплитуда входного импульса 20 на шине 3 больше или равна порогу срабатывания Umin1no входу С D-триггера, но меньше чем порог срабатывания U и D по входу D D-триггера 1, то. на прямом выходе Q D-триггера 25 формируется напряжение Uo, равное напряжению О'*.
Порог срабатывания по входу D D-триггера*1 равен [ί - у /[
HD к и max 4 ί где К < 1 - коэффициент деления делителя 2.
.35
Если амплитуда входного импульса . на шине 3 больше уровня порогов срабатывания по входам С и D D-ттриггера 1, на прямом выходе Q D-триг- , 40 гера 1 установится потенциал Uo t равный напряжению 1”. Указанное состояние D-триггера будет оставаться, пока амплитуда напряжения на. шине 3 не станет меньше, чем У-ipir.
К
По сравнению с известным предлагаемое устройство для своей реализации требует меньше аппаратуры.

Claims (1)

  1. АМПЛИТУДНЫЙ ДИСКРИМИНАТОР ИМПУЛЬСОВ, содержащий D-триггер и элемент задержки, отличающий с я тем, что, с целью упрощения устройства, в него введен резистивный делитель напряжения, включенный между входной и общей шинами, а выход резистивного делителя соединен с информационным вхо дом D-триггера, причем тактовый вход D-триггера через элемент задержки соединен с входной шиной.;
SU813290821A 1981-05-18 1981-05-18 Амплитудный дискриминатор импульсов SU1129729A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813290821A SU1129729A1 (ru) 1981-05-18 1981-05-18 Амплитудный дискриминатор импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813290821A SU1129729A1 (ru) 1981-05-18 1981-05-18 Амплитудный дискриминатор импульсов

Publications (1)

Publication Number Publication Date
SU1129729A1 true SU1129729A1 (ru) 1984-12-15

Family

ID=20959056

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813290821A SU1129729A1 (ru) 1981-05-18 1981-05-18 Амплитудный дискриминатор импульсов

Country Status (1)

Country Link
SU (1) SU1129729A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 708502, кл. Н 03 К 5/24, 15.07.75. 2. Авторское свидетельство СССР № 481999, кл. Н 03 К 5/18, 22.01.74 (прототип). *

Similar Documents

Publication Publication Date Title
JP2006502626A (ja) パルス幅変調アナログデジタル変換
US7573335B2 (en) Automatic gain control (AGC) with lock detection
US4504741A (en) Digital circuit for generating ascending or descending ramp-like waveforms
SU1129729A1 (ru) Амплитудный дискриминатор импульсов
US4780888A (en) Method and arrangement for disturbance-proof recognition of data contained in data signals
US5506533A (en) Apparatus for generating a monostable signal
US3619651A (en) Digital frequency discriminator
JP2793627B2 (ja) アナログ―ディジタル変換器
SU951687A1 (ru) Устройство селекции сигнальных импульсов от шумовых и импульсных помех
SU1626177A1 (ru) Устройство дл измерени частоты гармонического сигнала
SU1552377A1 (ru) Преобразователь ток-частота с импульсной обратной св зью
KR950003438Y1 (ko) 영상기기의 디지탈신호 처리 장치
SU1179370A1 (ru) Устройство дл оценки амплитуды узкополосного случайного процесса
SU836794A1 (ru) Аналого-цифровой преобразователь
RU2110886C1 (ru) Аналого-цифровой преобразователь
SU1083177A1 (ru) Устройство дл ввода информации
SU1674002A1 (ru) Преобразователь экстремумов периодического сигнала в посто нное напр жение
RU2019914C1 (ru) Преобразователь частоты в напряжение
SU1566317A1 (ru) Устройство дл фазовой коррекции последовательности временных сигналов
SU832714A1 (ru) Селектор импульсов
SU905994A1 (ru) Формирователь импульсов
SU746937A1 (ru) Управл емый делитель частоты импульсов
SU1509946A1 (ru) Устройство дл нелинейной коррекции дискретного сигнала
SU754314A1 (ru) Фазовый детектор
SU1559399A1 (ru) Цифровой дискриминатор средней частоты