SU905994A1 - Формирователь импульсов - Google Patents
Формирователь импульсов Download PDFInfo
- Publication number
- SU905994A1 SU905994A1 SU802926138A SU2926138A SU905994A1 SU 905994 A1 SU905994 A1 SU 905994A1 SU 802926138 A SU802926138 A SU 802926138A SU 2926138 A SU2926138 A SU 2926138A SU 905994 A1 SU905994 A1 SU 905994A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- trigger
- circuit
- integrating
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
1
Изобретение относитс к импульсной текнике и может быть применено в автоматике и вычислительной технике, в технике передачи данных и телеграфии , в цифровой магнитной записи и в других област х электронной техники .
Известен формирователь импульсов, выполненный на основе интегрирующих цепей в сочетании с логическими элементами И, ИЛИ СП .
Однако формирователь из-за относительно медленно протекающего процесса зар да-разр да конденсаторов не обеспечивает достаточно высокую крутизну сформированных им импульсов .
Наиболее близким к изобретению по технической сущности и достигаемому результату при использовании вл етс формирователь, который содержит элемент И, первую интегрирующую цепь, вход которой соединен с одним из входов элемента И, вторую интегрирующую цепь и триггер, счетный вход которого соединен с выходом первой цепи, пр мой выход соединен с другим входом элемента И, а инверсный выход через вторую цепь соединен со входом установки триггера 2.
Устройство характеризуетс недостаточно высокой надежностью работы , что обусловлено выполнением
10 схемы, а именно тем, чto сигнал с выхода интегрирующей цепи подаетс на счетный вход триггера, который дл надежного срабатывани требует дл подачи на этот вход импульса с
15 крутым перепадом напр жени , что интегрирующа цепь не обеспечивает.
Целью изобретени вл етс повышение надежности работы формировател .
М
Цель достигаетс тем,что в формирователь , содержащий основной триггер , выход которого св зан с его установочным входом через первук)
из двух интегрирующих цепей, а с одним входом элемента И непосредственно , введен дополнительный триггер , выход которого св зан с его установочньм входом через последовательно соединенные вторую интегрирующую цепь и элемент И, другой установочный вход основного триггера соединен с выходом второй интегрирующей цепи, а счетные входы обоих триггеров подклгочены к входной шине.
На чертеже представлена.функциональна схема предложенного формировател .
Формирователь содержит основной триггер 1, один из выходов которого соединен с одним из его установочных входов через первую из двух интегрирующих цепей 2 и 3, ас выходом элемента 4 И непосредственно, Б формирователь введен дополнительный триггер 5, один из выходов которого св зан с одним из его установочных входов через последовательно соединенные, вторую интегрирующую цепь 3 и элемент 4 И, другой установочный вход и один из выходов основного триггера 5 соедине1а1 соответственно с выходом второй интегрирующей цепи 3 и с выходной шиной 6, а счетшз е входы обоих триггеров 1 и 5 подключены к входной шине 7.
Формирователь работает следующим образом.
В исходном состо нии оба триггер и 5 наход тс в нулевом положении При этом прин тые в зависимости от схемной реализации рабочие сигналы на входах и выходах цепей 2 и 3 отсутствуют . При поступлении по шине 7 входного ш шульса оба триггера 1 и 5 по счетному входу устанавливаютс в единицу. Через определенно врем , что зависит от посто нной времени первой цепи 2, котора всегда должна быть меньше посто нной времени цепи 3, на выходе последней по вл етс сигнал, который перебрасывает триггер 1 в нуль, формиру на его выходе тем самым задний фрон первого из пары импульсов. Втора цепь 3 определ ет интервгш времени между сформированными импульсами и при по влении сигнала на ее выход происходит установка триггера 1 снова в единицу и установка триггера 5 в нуль через элемент 4 И, и аналогично первому на выходе триггера 1
формируетс второй импульс, после , чего формирователь готов к очередному запуску. При этом триггер 1 всегда срабатывает раньше, чем срабатывает триггер 5, что необходимо дл надежной работы схемы (пороги срабатывани триггеров могут отличатьс ) и что обеспечиваетс включением элемента 4 И,о
В зависимости от нужной пол рности выходнь5х импульсов к выходной шине 6 подключают пр мой или инверсный выход основного триггера 1 . Предложенна схема формирует пару
выходных импульсов независимо от длительности входного импульса. Данное свойство схемы расшир ет ее область применени , так как отпадает необходимость нормировани по длительности входного сигнала. К тому же она становитс более надежной в работе по сравнению с известной, что достигнуто за счет исключени св зи интегрирующих элементов со
счетными входами триггеров. Эффект от предложенной схемы особенно рщутим при ее использовайии в качестве формировател управл ющих импульсов, когда возникает необходимость в их
дублировании из-за возможного искаени одного из них во врем передаи на рассто ние.
Claims (2)
- Формула изобретениФормирователь импульсов, содержащий основной триггер, выход которого св зан с его установочным входом через первую из двух интегрирующих цепей , а с одним входом элемента И непосредственно, отличающий с тем, что, с целью повышени надежности, введен дополнительный триггер, выход которого св зан с его установочным входом через последовательно соединенные вторуюинтегрирующую цепь и элемент И, другой установочный вход основного триггера соединен с выходом второй интегрирующей цепи, а счетные входыобоих триггеров подключены к входной шине.Источники информации, прин тые во внимание при экспертизе . Авторское свидетельство СССР№426314, кл. Н 03 К 5/13, 1972.
- 2. Авторское свидетельство СССР №621076, кл. Н 03 К 5/01, 1976(прототип ).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802926138A SU905994A1 (ru) | 1980-05-20 | 1980-05-20 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802926138A SU905994A1 (ru) | 1980-05-20 | 1980-05-20 | Формирователь импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU905994A1 true SU905994A1 (ru) | 1982-02-15 |
Family
ID=20896307
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802926138A SU905994A1 (ru) | 1980-05-20 | 1980-05-20 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU905994A1 (ru) |
-
1980
- 1980-05-20 SU SU802926138A patent/SU905994A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3105197A (en) | Selective sampling device utilizing coincident gating of source pulses with reinforce-reflected delay line pulses | |
US4800295A (en) | Retriggerable monostable multivibrator | |
SU905994A1 (ru) | Формирователь импульсов | |
US3456201A (en) | System for monitoring signal amplitude ranges | |
US3386036A (en) | Delay line timing pulse generator | |
US4558457A (en) | Counter circuit having improved output response | |
US3400277A (en) | Voltage level converter circuit | |
SU839067A1 (ru) | Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи | |
SU624357A1 (ru) | Формирователь синхронизированных импульсов | |
SU921067A1 (ru) | Устройство дл задержки импульсов | |
SU739722A1 (ru) | Устройство дл задержки импульсов | |
SU1088114A1 (ru) | Программируемый преобразователь код-временной интервал | |
SU875608A1 (ru) | Устройство программируемой задержки импульсов | |
SU1018212A1 (ru) | Формирователь импульсов | |
SU720680A1 (ru) | Фазовый дискриминатор | |
SU993459A1 (ru) | Формирователь одиночных импульсов | |
SU817992A1 (ru) | Устройство дл задержки импульсов | |
SU966919A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU585597A1 (ru) | Устройство тактовой синхронизации | |
SU966899A1 (ru) | Устройство дл установки логических элементов в исходное состо ние | |
SU866753A1 (ru) | Цифровой управл емый генератор | |
SU839021A1 (ru) | Формирователь пр моугольных импуль-COB | |
SU993456A1 (ru) | Устройство дл синхронизации | |
RU1455980C (ru) | Самокорректирующийся делитель частоты | |
SU911713A1 (ru) | Устройство фиксации середины видеоимпульса |