SU993459A1 - Формирователь одиночных импульсов - Google Patents

Формирователь одиночных импульсов Download PDF

Info

Publication number
SU993459A1
SU993459A1 SU813327581A SU3327581A SU993459A1 SU 993459 A1 SU993459 A1 SU 993459A1 SU 813327581 A SU813327581 A SU 813327581A SU 3327581 A SU3327581 A SU 3327581A SU 993459 A1 SU993459 A1 SU 993459A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
elements
nand
Prior art date
Application number
SU813327581A
Other languages
English (en)
Inventor
Владимир Дмитриевич Ефременко
Лариса Анатольевна Басалаева
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU813327581A priority Critical patent/SU993459A1/ru
Application granted granted Critical
Publication of SU993459A1 publication Critical patent/SU993459A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к кмпулъс|Ной технике и может использоватьс  в вычислительной технике, электроизмерительных приборах и устройствах дискретной автоматики.
Известно устройство дл  генерации одиночных импульсов, содержащее триггеры различного типа и логические элементы НЕ, И-НЕ. Оно формирует одиночный импульс, длительность которого -равна длительности тактового . импульса Г1 ..
Существенным недостатком этого устройства  вл етс  критичность к длительности управл ющего импульса.
Наиболее близким техническим решением к данйому изобретению  вл етс  устройство, содержащее первый триггер , образованный вторым и третьим элементами И-НЕ, и второй триггер, образованный ч:етвертым и п тым элеMeHTcuvm И-НЕ, выходы триггеров соединены соответственно .с первым и вторам входами первого элемента И-НЕ, а первый вход второго элемента И-НЕ соединен с вторыми входами п того и шестого элементов И-НЕ с шйноЛ управлени , второй вход третьего элемента И-НЕ соединен с выходом шестого элемента И-НЕ, третий вхо
.которого соединен с выходом п того элемента И-НЕ, а первый вход соединен с вторш ВХОДСЯ4 седьмого элемента И-НЕ и с источником тактовых импульсов, выход седьмого элемента И-ВЕ соединен с первым входом четвертого элемента И-НЕ 2.
В описанном устройстве может по10  вл тьс  на выходе ложный импульс, даже при отсутствии импульса управлени  на втором элементе И-НЕ. В момент включени  питани  на пр мом выходе первого триггера устанавлива15 етс  положительный потенциал, который подготавливает первый элемент к работе. Первый тактовый импульс устанавливает на втором триггере положительный потенциал.
20
Следующий второй тактовый импульс проходит на выход устройства, т.е. сформировалс  ложный тактовый импульс , который может произвести лож25 ный запуск последующих устройств.
Аналогична  помеха формируетс  в том случае, если в момент включени  питани  положительное напр жение установитс  на первом и втором
30 триггерах.
Цель изобретени  - повышение надежности работы формировател  одиночных импульсов.
Поставленна  цель достигаетс  тем, что в формирователь одиночных импульсов, содержащий первый триггер , образованный вторым и третьим элементами И-НЕ, и второй триггер, образованный четвертым и п тым элементами И-НЕ, выходы триггеров соединены соответственно с первым и вторым входами первого элемента И-НЕ а первый, вход второго элемента И-НЕ соединен с вторым входом п того и шестого элементов И-НЕ и с шиной управлени , второй вход третьего . элемента И-НЕ соединен с выходом шестого элемента И-НЕ, третий вход которого с выходом п того элемента И-НЕ, а первый вход соединен с вторым выходом седьмого элемента И-НЕ и с источником тактовых импульсов, выход седьмого элемента И-НЕ соединен с первым входом четвертого элемента И-НЕ, введена интегрирующа  цепь, состо ща  из конденсатора и элемента НЕ, вход которого соединен с выходом второго элемента И-НЕ, а выход соединен с первым входом.седьмого элемента И-НЕ и с первым-выводом конденсатора, второй вывод которого подключен к общей шине.
На чертеже изображена электрическа  схема устройства.
Устройство содержит элементы И-НЕ 1-7, элемент НЕ 8, конденсаторы 9-11, резисторы 12 и 13, шину 14 управлени  и шину 15 тактовйх импульсов .
Первый триггер образован элементами И-НЕ 2 и 3, а второй триггер образован элементами И-НЕ 4 и 5. Вы ,ходы элементов И-НЕ 3 и 5 соединены соответственно с первым и вторым :входами элементами И-НЕ 1, а первый вход элемента И-НЕ 2 соединен с вторыми входами элементов И-НЕ 5 и б и с шиной 14 управлени , вторые входы элементов И-НЕ 2 и 4 соединены через резистор 12 с шиной питани , а через конденсатор 10 - с общей шиной. Наличие цепи из элементов 12 и 10 позвол ет задавать устройству строго определенные услови  в момент включени  питани . Второй вход эле-мента И-НЕ 3 соединен с выходом элемента И-НЕ 6. Третий вход элемента И-НЕ б соединен с выходом элемента И-НЕ 5 и с вторым входом элемента И-НЕ 1, а первый вход соединен с вторым входом элемента И-НЕ 7 и с шиной питани  через резистор 13, а через конденсатор 11 - с шиной 15 тактовых импульсов.
Выход элемента И-НЕ 7 соединен с первым входом элемента И-НЕ 4, вход элемента НЕ 8 соединен с йыходом элемента И-НЕ 2, а выход соединен с
входом элементу И-НЕ 7 и с конденсатором 9, второй вывод которого подключен к общей шине устройства,
В момент включени  питани  короткий отрицательный импульс, образованный цепочкой из конденсатора 10 и резисторы 12, поступает на вторые входы элементов И-НЕ 2 и 4. ;
В результате на выходах элементов И-НЕ 3 и 5 устанавливаетс  нулевой уровень напр жени , а на выходах элементов И-НЕ 2 и 4 - высокий уровень напр жени  (элементы И-НЕ 2, 3 и 4,5 наход тс  в этом состо нии до по влени  одиночного отрицательного импульса по шине 14 управлени ) .
Тактовые импульсы поступают по шине 15 на дифференцирующую цепь из конденсатора 11 и резистора 13, Длительность импульса на выходе цепи определ етс  посто нной времени дифференцирующей цепи, С выхода дифференцирующей цепи сформированные импульсы положительной лол рности подаютс  на первый вход элемента И-НЕ б и второй вход элемента И-НЕ 7. Эти импульсы не проход т на выходы элементов И-НЕ б и 7, так как на Третьем входе элемента И-НЕ б и первом входе элемента- И-НЕ 7 присутствует низкий уровень напр жени  с выходов элементов 5 и 8 соответственно
Формирование одиночного импульса на выходе элемента И-НЕ 1 начинаетс  после одиночного импульса, посту .пающего по шине 14 управлени . Элемент И-НЕ б закрыт во врем  действи  импульса управлени  по второму входу После окончани  импульса на шине 14 на выходах элементов И-НЕ 4 и 5 п вл етс  низкий и высокий потенциал соответственно. Высокий потенциал выхода элемента И-НЕ 5. снимает запре с элемента И-НЕ б по третьему входу. Как только на шине 15 по витс  тактовый импульс, следующий после импульса управлени  по шине 14, по его переднему фронту на выходе дифференцирующей цепочки сформируетс  короткий импульс, который, пройд  через элемент И-НЕ б, установил на выходе.элемента И-НЕ 3 высокий потенциал . При соответствующем выборе посто нной цепи интегрировани , этот же короткий импульс, сформированный из тактового, через элемент И-НЕ 7 не пройдет, так как еще не успеет сн тьс  запрет по второму входу,
На обеих входах элемента И-НЕ 1 устанавливаетс  высокий потенциал, следовательно, на его выходе установитс  НИЗКИЙ потенциал,.начало которого совпадает с передним фронтом тактового импульса. Второй тактовый импульс.с выхода дифференцирующей цепи, состо щей из резистора 13 и Конденсатора 11, проходит через элемент И-НЕ 7 и устанёшливает на выходе элемента И-НБ 5 низкий уровень напр жени . Элемент И-НЕ 1 по второму входу запираетс  и на его выходе устанавливаетс  высокий потенциал напр жени .
На выходе элемента И-НЕ 1 сформировалс  отрицательный импульс, д тельность которого длительности между первым и вторым тактовыми импульсами. Поеле;|31ующие тактовые импульсы на состо ние схемы не вли ют . Формирование следующего одиночного импульса начинаетс  только после подачи отрицательного импульса управлени  по шине 14.
Устройство может быть реализовано на логических элементах И-НЕ любых серий микросхем, которые практически и определ ют его быстродействие .
Такое построение cxeNSj устройства формировани  одиночного импульса позвол ет исключить возникновение ложного сигнала в момент включени  напр жени  питани  и сбой схемы за счет фазовых несоответствий между тактовыми импульсами и импульсом управлени . Кроме того, интегрирующа  цепь позвол ет исключить по вление сбоев в устройстЁе во врем  дейсви  тактового импульса и увеличить помехоустойчивость.
Расшир ютс  .функциональные возможности схемы, котора  позвол ет формировать на выходе импульс отрицательной пол рности, длительность которого равна длительности между двум  импульсами, поступившими по шине 15 тактовых импульсов после импульса управлени  на шине 14.

Claims (2)

1.Авторское свидетельство .СССР 501470, кл. Н 03 К 3/71, 1974.
2.Авторское свидетельство СССР V 690617, кл. Н 03 К 5/00, 1977.
SU813327581A 1981-08-13 1981-08-13 Формирователь одиночных импульсов SU993459A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813327581A SU993459A1 (ru) 1981-08-13 1981-08-13 Формирователь одиночных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813327581A SU993459A1 (ru) 1981-08-13 1981-08-13 Формирователь одиночных импульсов

Publications (1)

Publication Number Publication Date
SU993459A1 true SU993459A1 (ru) 1983-01-30

Family

ID=20972940

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813327581A SU993459A1 (ru) 1981-08-13 1981-08-13 Формирователь одиночных импульсов

Country Status (1)

Country Link
SU (1) SU993459A1 (ru)

Similar Documents

Publication Publication Date Title
SU993459A1 (ru) Формирователь одиночных импульсов
SU941975A1 (ru) Тактирующее устройство дл ЭВМ
SU905994A1 (ru) Формирователь импульсов
SU544106A1 (ru) Управл емый генератор импульсов
SU725048A1 (ru) Устройство дл измерени динамических параметров микросхем
JPH0749879Y2 (ja) 二値化信号出力装置
SU1742812A1 (ru) Указатель экстремума
SU921067A1 (ru) Устройство дл задержки импульсов
KR910008243Y1 (ko) 리세트 회로
SU853814A1 (ru) Устройство дл контрол распре-дЕлиТЕл иМпульСОВ
SU1580535A2 (ru) Троичное счетное устройство
SU1730713A1 (ru) Цифровой частотный детектор
SU641462A1 (ru) Интегратор
SU714630A1 (ru) Генератор серий импульсов
SU1525878A1 (ru) Формирователь импульсов
SU930641A1 (ru) Селектор импульсов по длительности
SU1343413A1 (ru) Сигнатурный анализатор
SU758501A1 (ru) Устройство дл синхронизации импульсов
SU481133A1 (ru) Преобразователь тока в частоту следовани импульсов
SU1444931A2 (ru) Генератор импульсов
SU1619387A1 (ru) Синхронизирующее устройство
SU884094A1 (ru) Генератор серии импульсов
SU839028A1 (ru) Генератор импульсов
SU1476596A1 (ru) Помехоустойчивый триггер
SU373637A1 (ru) Устройство для измерения частоты