SU1559399A1 - Цифровой дискриминатор средней частоты - Google Patents

Цифровой дискриминатор средней частоты Download PDF

Info

Publication number
SU1559399A1
SU1559399A1 SU874334310A SU4334310A SU1559399A1 SU 1559399 A1 SU1559399 A1 SU 1559399A1 SU 874334310 A SU874334310 A SU 874334310A SU 4334310 A SU4334310 A SU 4334310A SU 1559399 A1 SU1559399 A1 SU 1559399A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
triggers
outputs
counters
elements
Prior art date
Application number
SU874334310A
Other languages
English (en)
Inventor
Виктор Михайлович Панов
Анатолий Павлович Шевченко
Юрий Александрович Юренко
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU874334310A priority Critical patent/SU1559399A1/ru
Application granted granted Critical
Publication of SU1559399A1 publication Critical patent/SU1559399A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в системах св зи и управлени . Цель изобретени  - повышение надежности устройства. Дл  достижени  поставленной цели в дискриминатор, содержащий триггеры 4, 5, 9, 10, 14, 15, реверсивные счетчики 7, 12, 17 импульсов, элементы ИЛИ-НЕ 6, 11, 16, введены формирователи 9, 13, 18 импульсов и новые св зи. В начальном состо нии в реверсивных счетчиках 7, 12, 17 содержитс  код 2N-1, где N - количество разр дов, а на выходных шинах 19, 20, 21 присутствуют логические 0. Коды в реверсивных счетчиках 7, 12, 17 измен ютс  в зависимости от соотношени  частот на входных шинах 1, 2, 3. При по влении сигнала переполнени  на выходе одного из реверсивных счетчиков 7, 12, 17 этот счетчик устанавливаетс  снова в состо ние 2N-1 или 2N-1-1, а состо ние триггера 5, 10 или 15 измен етс . Код на шинах 19, 20, 21 показывает, кака  из выходных частот  вл етс  средней по величине. 2 ил.

Description

D-входами второго, четвертого и шее- 40 венно.
h
JL.JT
Л
б
8 L- JL-JL-..
/И п n n
e ж
3
и
JUJLJT n
ЛП
ГОТ
ol nl
Pi cl
TL
Фие.2

Claims (1)

  1. Формула изобретения
    Цифровой дискриминатор средней частоты, содержащий с первого по шестой триггеры, с первого по третий реверсивные счетчики импульсов, с первого по третий элементы ИЛИ—НЕ, причем первая входная шина соединена с S-входами первого и пятого триггеров, вторая входная шина соединена с R-входом первого и S-входом третьего триггера, третья входная шина соединена с R-входами третьего и пятого триггеров, прямые выходы первого, третьего и пятого триггеров соединены с входами управления первого, второго и третьего реверсивных счетчиков импульсов соответственно и с D-входами второго, четвертого и шестого триггеров соответственно, первые входы первого, второго и третьего элементов ИЛИ-НЕ соединены с S5 входами первого, третьего и пятого триггеров соответственно, вторые входы первого, второго и третьего элементов ИЛИ-НЕ соединены с R-входами первого, третьего и пятого ед триггеров соответственно, выходы первого, второго и третьего элементов ИЛИ-НЕ соединены с тактовыми входами первого, второго и третьего реверсивных счетчиков импульсов
    15 соответственно, а выходы второго,четвертого и шестого триггеров соединены с первой, второй и третьей выходными шинами соответственно, о т— личающийся тем, что, с
    20 целью повышения надежности, в него введены первый, второй и третий формирователи импульсов, входы которых соединены с выходами первого, второго и третьего реверсивных счетчи25 ков импульсов соответственно, а выходы, соединены с входами записи первого, второго и третьего реверсивных счетчиков импульсов соответственно и с С—входами второго, четвертого
    30 и шестого триггеров соответственно при этом прямые выходы первого; третьего и пятого триггеров соединены с D-входами всех разрядов, кроме старшего, первого, второго и
    35 третьего реверсивных счетчиков импульсов соответственно, D-входы старших разрядов которых соединены с инверсными выходами первого, третьего и пятого триггеров соответственно.
    fl h—fuji__________________
    9 Ln—л________„_________— в I__FUJI_________________________
SU874334310A 1987-10-26 1987-10-26 Цифровой дискриминатор средней частоты SU1559399A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874334310A SU1559399A1 (ru) 1987-10-26 1987-10-26 Цифровой дискриминатор средней частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874334310A SU1559399A1 (ru) 1987-10-26 1987-10-26 Цифровой дискриминатор средней частоты

Publications (1)

Publication Number Publication Date
SU1559399A1 true SU1559399A1 (ru) 1990-04-23

Family

ID=21338644

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874334310A SU1559399A1 (ru) 1987-10-26 1987-10-26 Цифровой дискриминатор средней частоты

Country Status (1)

Country Link
SU (1) SU1559399A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 907793, 1сл„ Н 03 К 5/22, 1980. Авторское свидетельство СССР № 1293835, кл„ Н 03 К 5/26, 1985, *

Similar Documents

Publication Publication Date Title
SU1559399A1 (ru) Цифровой дискриминатор средней частоты
SU1336253A1 (ru) Детектор ошибок дуобинарного кода
SU1238233A1 (ru) Управл емый делитель частоты
SU1272501A1 (ru) Делитель частоты следовани импульсов
EP0638213B1 (en) Data signal decoding device
SU400035A1 (ru) Накопитель импульсов
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1128385A1 (ru) Преобразователь дельта-модулированного сигнала в сигнал с импульсно-кодовой модул цией
SU1026085A1 (ru) Анализатор формы электрического сигнала
SU1354125A1 (ru) Устройство распознавани частоты
SU1408376A1 (ru) Цифровой измеритель скорости
SU1007189A1 (ru) Устройство дл временного разделени импульсных сигналов
SU1617653A1 (ru) Приемник частотно-манипулированного сигнала
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1403357A1 (ru) Цифровой временной дискриминатор
SU991595A1 (ru) Селектор широтно-импульсных сигналов
SU766020A1 (ru) Двоичный счетчик
SU1566317A1 (ru) Устройство дл фазовой коррекции последовательности временных сигналов
SU1401458A1 (ru) Генератор случайной последовательности импульсов
SU884152A1 (ru) Делитель частоты следовани импульсов
SU1698815A1 (ru) Устройство допускового контрол скорости изменени периода сигнала
SU947862A1 (ru) Устройство дл регистрации сигналов ошибок
SU1129729A1 (ru) Амплитудный дискриминатор импульсов
SU1275760A1 (ru) Устройство дл счета импульсов