SU1238233A1 - Управл емый делитель частоты - Google Patents

Управл емый делитель частоты Download PDF

Info

Publication number
SU1238233A1
SU1238233A1 SU833676246A SU3676246A SU1238233A1 SU 1238233 A1 SU1238233 A1 SU 1238233A1 SU 833676246 A SU833676246 A SU 833676246A SU 3676246 A SU3676246 A SU 3676246A SU 1238233 A1 SU1238233 A1 SU 1238233A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
bus
output
counter
pulse counter
Prior art date
Application number
SU833676246A
Other languages
English (en)
Inventor
Сергей Иванович Бобин
Сергей Николаевич Клюев
Светлана Павловна Клюева
Original Assignee
Куйбышевский электротехнический институт связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Куйбышевский электротехнический институт связи filed Critical Куйбышевский электротехнический институт связи
Priority to SU833676246A priority Critical patent/SU1238233A1/ru
Application granted granted Critical
Publication of SU1238233A1 publication Critical patent/SU1238233A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Изобретение может быть использовано в измерительной аппаратуре с программным управлением режимом работы. Цель изобретени  - повышение надежности функционировани . Устройство содержит счетчик 1 импульсов, входную шину 2, выходную шину 3, элемент И 4, инвертор 5, шину 6 управлени , посто нное запоминаюш,ее устройство 7 и блок 8 набора кода. Введение элемента И 4, посто нного запоминаюшего устройства 7 и соединение их с элементами схемы позвол ет достичь поставленную цель. 1 ил. 3 i (Л 1C со 00 N9 00 оо

Description

Изобретение относитс  к импульсной технике и может быть использовано в измерительной аппаратуре с программным управлением режимом работы.
Цель изобретени  - повышение надежности .
На чертеже приведена электрическа  структурна  схема управл емого делител  частоты.
Управл емый делитель частоты содержит счетчик 1 импульсов, счетный вход которого соединен с входной шиной 2, выход - с выходной шиной 3 и с первым входом элемента И 4, выход которого соединен с входом предварительной установки счетчика 1 импульсов, вход сброса которого соединен с выходом инвертора 5, вход которого соединен с вторым входом элемента И 4 и с шиной 6 управлени , информационные входы счетчика 1 импульсов соединены с выходом посто нного запоминаю- ш.его устройства 7, входы которого соединены с выходами блока 8 набора кода.
Устройство работает следующим образом.
В исходном состо нии на шину 6 поступает нулевой (логический) уровень, что приводит к по влению единичного уровн  на входе сброса счетчика 1 и нулевого уровн  - на входе предварительной установки этого счетчика, последний приводит к записи в счетчик 1 кода, поступаюш,его на его информационные входы с выхода посто нного запоминающего устройства 7. Этот код представл ет собой инверсное значение кода коэффициента делени  счетчика 1 и выбираетс  из посто нного запоминающего устройства 7
при помощи кода управлени  (адресного кода ), поступающего из блока 8. После по влени  единичного уровн  на шине 6 на входе сброса счетчика 1 пропадает единичный уровень, а на входе предварительной установки - нулевой. При этом счетчик 1 суммирует входные импульсы, поступающие по щине 2, до его переполнени ; на выходе счетчика 1 на шине 3 по вл етс  импульс , который проходит через элемент 4 и в виде нулевого уровн  поступает на вход предварительной установки счетчика 1, в который при этом записываетс  код с выхода посто нного запоминающего устройства 7. Далее цикл работы повтор етс .
15

Claims (1)

  1. Формула изобретени 
    Управл емый делитель частоты, содержащий счетчик импульсов, шину управлени , блок набора кода, выходную шину, инвертор и входную шину, котора  соединена со счетным входом счетчика импульсов, отличающийс  тем, что, с целью повышени  надежности, в него введены элемент И и посто нное запоминающее устройство, адресные входы которого соединены с выходами
    блока набора кода, выходы - с информационными входами счетчика импульсов, выход которого соединен с первым входом элемента И, выход которого соединен с входом предварительной установки счетчика импульсов, вход сброса которого соединен с выходом инвертора, вход которого соединен с вторым входом элемента И и с шиной управлени .
SU833676246A 1983-12-21 1983-12-21 Управл емый делитель частоты SU1238233A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833676246A SU1238233A1 (ru) 1983-12-21 1983-12-21 Управл емый делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833676246A SU1238233A1 (ru) 1983-12-21 1983-12-21 Управл емый делитель частоты

Publications (1)

Publication Number Publication Date
SU1238233A1 true SU1238233A1 (ru) 1986-06-15

Family

ID=21094237

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833676246A SU1238233A1 (ru) 1983-12-21 1983-12-21 Управл емый делитель частоты

Country Status (1)

Country Link
SU (1) SU1238233A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 839065, кл. Н 03 К 23/00, 18.09.79. Авторс.кое свидетельство СССР № 997255, кл. Н 03 К 21/36, 08.04.81. *

Similar Documents

Publication Publication Date Title
SU1238233A1 (ru) Управл емый делитель частоты
SU1282255A1 (ru) Реагирующий элемент дл импульсных измерительных органов релейной защиты
SU1211876A1 (ru) Управл емый делитель частоты
SU1274135A1 (ru) Устройство дл выделени одиночного импульса
SU1272502A1 (ru) Делитель частоты импульсов
SU1626352A1 (ru) Формирователь одиночного импульса
SU1509886A1 (ru) Устройство умножени частоты
SU1651379A1 (ru) Делитель частоты
SU1503065A1 (ru) Формирователь одиночного импульса
SU1661993A1 (ru) Синхронный двоичный счетчик
SU1555839A1 (ru) Умножитель частоты следовани импульсов
SU1104464A1 (ru) Устройство управлени
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1378033A1 (ru) Устройство контрол импульсов тактовой частоты
SU1559399A1 (ru) Цифровой дискриминатор средней частоты
SU1336220A1 (ru) Дискретизатор уровн напр жени
SU1045388A1 (ru) Коммутирующее устройство
SU1185591A1 (ru) Преобразователь импульсной последовательности
SU1522383A1 (ru) Цифровой генератор импульсов
SU1248063A1 (ru) Счетчик импульсов с числом состо ни 2 @ -1
SU1691959A1 (ru) Управл емый делитель частоты с дробным коэффициентом делени
KR890006508Y1 (ko) 듀얼디스플레이용 램억세스회로
SU1265981A1 (ru) Устройство дл выделени импульсов
SU1622944A1 (ru) Делитель частоты с трехфазным выходом
SU1238216A1 (ru) Синхронный детектор изменений входного сигнала