SU884152A1 - Делитель частоты следовани импульсов - Google Patents

Делитель частоты следовани импульсов Download PDF

Info

Publication number
SU884152A1
SU884152A1 SU802900476A SU2900476A SU884152A1 SU 884152 A1 SU884152 A1 SU 884152A1 SU 802900476 A SU802900476 A SU 802900476A SU 2900476 A SU2900476 A SU 2900476A SU 884152 A1 SU884152 A1 SU 884152A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
decoder
trigger
pulse
Prior art date
Application number
SU802900476A
Other languages
English (en)
Inventor
Юрий Владимирович Смирнов
Original Assignee
Ростовское Высшее Военное Командное Училище Им.Главного Маршала Артиллерии Неделина М.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское Высшее Военное Командное Училище Им.Главного Маршала Артиллерии Неделина М.И. filed Critical Ростовское Высшее Военное Командное Училище Им.Главного Маршала Артиллерии Неделина М.И.
Priority to SU802900476A priority Critical patent/SU884152A1/ru
Application granted granted Critical
Publication of SU884152A1 publication Critical patent/SU884152A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

(54) ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ
1
Изобретение относитс  к импульсной технике и может быть применено в устройствах вычислительной техники, синтезаторах частоты, в устройствах автоматики и телемеханики.
Известен делитель частоты следовани  импул сов, два дешифратора, триггер, блок управлени  и инвертор 1.
Недостаток устройства - невысока  надеж- : ность работы.
Наиболее близким по технической сущности к изобретению  вл етс  делитель частоты следовани  импульсов, содержащий счетчик импульсов , счетный вход которого соединен с вход: ной пш ой, разр дные выходы которого соединены с первыми группами вход(Ж деОшфратора кода управлени  и деотфратора скважности, вторые группы входов которых соединены с разр дными выходами блока управлени , элемент И-НЕ, триггер, первый вход которого со единен с выходом дешифратора кода управлени , дополнительный дешифратор и инверторы 21/
Недостаток устройства - невысока  надежность работы.
Цель изобретени  - повышение надежности работы.
Дл  достижени  цели в делитель частоты следовани  импульсов, содержащий счетчик импульсов , счетный вход которого соединен с входной шиной, разр дные выходы которого , соединены с первыми группами входов дешифратора кода управлени  и дешифратора скважности , вторые группы входов которых соединены с разр дными выходами блока управлеto ни , элемент И-НЕ и триггер, первый вход которого соединен с выходом дешифратора кода управлени , введены элемент запрета и элемент И, выход которого соединен с вторым входом триггера, первый вход - с выходом
ts дешифратора скважности, а второй вход - с выходом элемента И-НЕ, первый вход которого соединен с выходом младшего разр да блока управлени , второй вход - со счетным входом счетчика импульсов и запрещающим
20 входом элемента запрета, управл ющий вход которого соединен с первым входом триггера, а выход - с обнул ющим входом счетчика импульсов.
На чертеже представлена струк1урна  схема устройства.
Делитель частоты следовани  импульсов содержит элемент 1 запрета, двоичный счетчик 2 импульсов, дешифратор 3 скважности, дешифратор 4 кода управлени , блок 5 управлени , триггер 6,- элемент 7 И-НЕ, элемент 8 И, входную и выходную шины 9 и 10.
Устройство работает следующим образом. , В исходном положении двоичный счетчик 2 и триггер 6 установлены в нулевое состо ние, на разр дных выходах блока 5 присутствует двоичный код, соответствующий заданному коэффициенту делени  К.
Если коэффициент делени   вл етс  числом четным, то в младшем разр де кода этого коэффициента присутствует нуль, при этом на вторую группу входов дешифратора 3 поступает код равный коду . - , а на вход элемента 7 поступает зфовень нул . На выходе элемента 7 в этом случае посто нно присутствует уровень единицы, который дает разрешение на прохождение через элемент 8 сигналов с выхода дешифратора 3.
Если установлен нечетный коэффициент делени , то на вторую группу входов дешифратора 3 поступает код, соответствующий частному п , а на вход элемента 7 поступает уровень еданицы, В этом случае на выходе элемента 7 уровень единицы, разрешающи прохождение через элемент 8 сигналов с выхода дешифратора 3 на вход триггера 6, будет по вл тьс  только в паузах между входными импульсами.
При поступлени  ни шину 9 входных импулсов происходит заполнение счетчика 2, в результате чего на разр дных выходах счетчика 2 формируютс  коды числа поступивш1ос импульсов . При установлении на разр дных выходах счетчика 2 кода, соответствующего числу , на выходе дешифратора 3
форили пт . на выходе дешифратора
Этот cjp-мируетс  сигнал единичного уровн , нал поступает на один из входов элемента 8 и через него на один из входов триг1ера 6.
Элемент 8 обеспечивает беспреп тственное прохождение сигнала с выхода дешифратора ш вход триггера, если установлен четный коэффициент делени . Этот же элемент 8 обеспечивает задержки в прохождении сигнала с выхода дешифратора 3 на вход триггера на врем , равное длительнЬсти входного импульса , если установлен нечетный коэффициент делени .
При поступлении на вход триггера 6 сигнала единичного уровн  происходит изменение состо ни  этого григгера, в результате чего на выходной шине 10 устройства по вл етс  выходной импульс.
Счет входных импульсов продолжаетс  до тех пор, пока на разр дных выходах счетчика 2 не установитс  код, соответствующий установленному коэффициенту делени  К, при этом
на выходе дешифратора 4 по вл етс  сигнал единичного уровн , по которому триггер 6 переходит в исходное состо 1ше, в результате чего заканчиваетс  выходной импульс делител . Сигнал единичного уровн  с выхода дешифратора 4 поступает также на управл ющнй вход элемента 9, на запрешающий вход которого в этот момент поступает входной импульс. В момент окончани  входного импульса на выходе элемента 9 формируетс  единичный сигнал,
5 по которому счетчик 2 устанавливаетс  в исходное состо ние.,
В дальнейшем работа делител  частоты происходит аналогично, в результате чего на выходе устройства формируетс  симметричный вы0 ходной импульсный сигнал, частота которого пропорциональна частоте входных импульсов и- обратно пропорциональна заданному коэффициенту делени  К.
Благодар  введению новых элементов и
св зей между ними, в данном устройстве исключаетс  возможность по влени  ошибок делени , которые могут возникать при определен1ной длительности входных импульсов.

Claims (2)

  1. Формула изобретени  Делитель частоты следовани  импульсов, содержащий счетчик импульсов, счетный вход которого соединен с входной шиной, разр дные выходы которого соединены с первыми группами входов дешифратора кода управлени  и дешифратора скважности, вторые 1руппы входов которых соединены с разр дными выходами блока управлени , элемент И-НЕ и триггер, первый вход которого соединен с выходом дешифратора кода управлени , отличающийс  тем, что, с целью повышени  надежности работы, в него введены элементы запрета и элемент И, выход которого соединен с вторым входом триггера, первый вход - с выходом дешифратора скважности, а второй вход - с выходом элемента И-НЕ, первый вход которого соединен с выходом младшего разр да блока управлени , второй вход - со счетным входом счетчика импульсов и запрещающим входом элемента запрета, управл юиош
    0 вход которого соединен с первым входом триггера , а выход - с обнул ющим входом счетчика импульсов.
    Источники информации, прин тые во внимание при экспертизе
    5 1. Авторское свидетельс-цво СССР № 401005, ют. Н 03 К 23/00, 1971.
  2. 2. Авторское свидетельство СССР № 499674, 1кл. Н 03 К 23/00, 1974.
    -
    ю
SU802900476A 1980-03-31 1980-03-31 Делитель частоты следовани импульсов SU884152A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802900476A SU884152A1 (ru) 1980-03-31 1980-03-31 Делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802900476A SU884152A1 (ru) 1980-03-31 1980-03-31 Делитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU884152A1 true SU884152A1 (ru) 1981-11-23

Family

ID=20885564

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802900476A SU884152A1 (ru) 1980-03-31 1980-03-31 Делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU884152A1 (ru)

Similar Documents

Publication Publication Date Title
SU884152A1 (ru) Делитель частоты следовани импульсов
SU1457160A1 (ru) Управл емый делитель частоты
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU869055A1 (ru) Делитель частоты
SU993460A1 (ru) Пересчетное устройство
SU1045388A1 (ru) Коммутирующее устройство
SU1622926A2 (ru) Формирователь временных интервалов
SU1078613A1 (ru) Устройство дл преобразовани кодов
SU1451842A2 (ru) Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке
SU995090A1 (ru) Устройство управлени
SU1290536A1 (ru) Устройство дл преобразовани числа из системы остаточных классов в позиционный код
SU1040589A1 (ru) Генератор случайных сигналов
SU839067A1 (ru) Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи
SU777824A1 (ru) Перестраиваемый делитель частоты следовани импульсов
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU430372A1 (ru) Устройство формирования временной последовательности импульсов
SU725238A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1279058A2 (ru) Умножитель частоты следовани импульсов
SU970670A1 (ru) Селектор импульсов по длительности
RU2007732C1 (ru) Устройство для контроля частоты
SU944098A1 (ru) Широтно-импульсный модул тор
SU1629972A1 (ru) Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке
SU1040608A1 (ru) Делитель частоты импульсов
SU815876A1 (ru) Цифровой генератор синусоидаль-НыХ СигНАлОВ
SU1277359A1 (ru) Программируемый генератор импульсов