SU1279058A2 - Умножитель частоты следовани импульсов - Google Patents

Умножитель частоты следовани импульсов Download PDF

Info

Publication number
SU1279058A2
SU1279058A2 SU853903169A SU3903169A SU1279058A2 SU 1279058 A2 SU1279058 A2 SU 1279058A2 SU 853903169 A SU853903169 A SU 853903169A SU 3903169 A SU3903169 A SU 3903169A SU 1279058 A2 SU1279058 A2 SU 1279058A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulses
trigger
counter
Prior art date
Application number
SU853903169A
Other languages
English (en)
Inventor
Валерий Александрович Кадочников
Вадим Федорович Попов
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU853903169A priority Critical patent/SU1279058A2/ru
Application granted granted Critical
Publication of SU1279058A2 publication Critical patent/SU1279058A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Measuring Phase Differences (AREA)

Abstract

Изобретение может быть использовано дл  восстановлени  и синтеза частот в системах автоматики и обработки данных а также в измерительных устройствах. Цель изобретени  - повышение надежности работы устройства. Умножитель частоты содержит фазовьй детектор 1, элементы И 2 и 3, генератор 4 импульсов, реверсивный счетчик 5., цифроаналоговый преобразователь 7 и делитель 9 частоты. Введение в устройство инвертора 11, триггера 12, регистра 6 хранени  и соединение их с элементами устройства обеспечивают работу устройства с сохранением отслеженного значени  частоты выходного сигнала при пропадании входного опорного сигнала и воздействии случайныхимпульсных помех во врем  отсутстви  входного сигнала . 2 ил. Л7 (Л

Description

ю
о СП
00
фи.1 1 Изобретение относитс  к импульс:1ой технике, может быть использовано ;ц1Я восстановлени  и синтеза частот в системах автоматики и обработки данных, а также в измерительных устройствах и  вл етс  усовершенствованием устройства по авт. св.№ 1119165 изобретени  - повышение надежности работы путем обеспечени  работы устройства с сохранением отслеженного значени  частоты выходного сигнала при пропадании входного опорного сигнала и воздействии случайных импульсных помех. На фиг. 1 изображена электрическа  структурна  схема умножител  час тоты следовани  импульсов; на фиг. то же, фазового детектора. Умножитель частоты следовани  импульсов содержит фазовый детектор 1, первый и второй выходы которого соединены с первыми входами соответ ственно первого и второго элементов И 2 и 3, вторые входы которых соеди нены с выходом генератора 4 импульсвв , а выходы - соответственно с входами суммировани  и вычитани  ре версивного счетчика 5, выходы разр  дов которого соединены с информацио ными входами регистра 6 хранени  и цифроаналогового преобразовател  7, выход которого соединен с входом ге ратора 4 импульсов, выход которого соединен с выходной шиной 8 и входом делител  9 частоты, выход которого соединен с первым входом фазового детектора 1, второй вход которого соединен с входной шиной 10, с входом синхронизации регистра 6 хранени  и с входом инвертора 11, выход которого соединен с первым входом триггера 12, второй вход которого соединен с выходом заема, а выход с входом предварительной установки реверсивного счетчика 5, информационные входы которого соединены с вы ходами регистра 6 хранени . Фазовый детектор 1 (фиг. 2) содержит первый и второй три-ггеры 13 14 и четьфе элемента И-НЕ 15-18, D входы триггеров 13 и 14 соединены с шиной логической 1, пр мой выход триггера 13  вл етс  первым выходом фазового детектора 1 и- соединен с первым входом элемента И-НЕ 15, вто рой вход которого соединен с вторым выходом фазового детектора 1 и пр мым выходом триггера 14, инверсньй 8 выход которого соединен с первым входом элемента И-НЕ 16, второй вход . которого соединен с инверсным выходом триггера 13, а выход - с первым входом элемента И--НЕ 17, второй вход которого соединен с выходом элемента И-НЕ 18, первый вход которого соединен с выходом элемента И-НЕ 15, а второй вход - с R-входами триггеров 13 и 14 и выходом элемента И-НЕ 17. Устройство работает следующим образом , В исходном состо нии триггеры 13 и 14 фазового детектора 1 наход тс  в состо нии О (логического) и сигнал сброса на R-входах триггеров отсутствует, так как сигналы 1 (логической ) с инверсных выходов через элемент 16 устанавливают на выходе элемента 17 сигнал 1. При по влении на втором входе фазового детектора 1 импульса входной частоты триггер 13 .переключитс  в состо ние 1, по вившийс  импульс на первом входе фазового детектора 1 с выхода дели 1 тел  9 переключит в состо ние триггер 14. Сигнал 1 с пр мых выходов триггеров 13 и 14 через элемент 15 воздействуют на элемент 16 триггера, содержащего элементы 18 и 17, и на выходе элемента 17 формируетс  сигнал сброса, обнул ющий триггеры 13 и 14, которые возвращаютс  в исходное состо ние . Сформированньш импульс с пр мого выхода триггера 13 поступает на первый вход элемента 2 и разрешает прохождение импульсов с выхода генератора 4 на суммирующий вход счетчика 5. Код с выхода счетчика 5 поступает на входы преобразовател  7, выходной сигнал которого вызывает увеличение частоты следовани  импульсов генератора 4. Следующий импульс с выхода делител  9 по витс  раньше, чем в предыдущем случае, что приводит к уменьшению разности фаз сравниваемых частот . Этот процесс продолжаетс  до тех пор, пока разность фаз сравниваемых частот не становитс  равной нулю. Если импульс с выхода делител  9 по витс  на первом входе фазового детектора 1 раньще, чем-импульс наего втором входе, то триггер 14 переключитс  в состо ние 1, а при по влении импульса на втором входе фазового детектора 1 триггер 13 тоже переключитс  в состо ние 1, по  вл етс  сигнал сброса, и фазовый детектор 1 возвращаетс  в исходное состо ние, формиру  на пр мом выход триггера 14 импульс, который поступает на первый вход элемента 3 и ра решает прохождение импульсов с выхода генератора 4 на вычитающий вхо счетчика 5. Код с выхода счетчика 5 поступает на входы преобразовател  7, выходной сигнал которого вызывае уменьшение частоты следовани  импул сов генератора 4, и следующий импульс с выхода делител  9 по витс  позже, чем в предьщущем случае, что приведет к уменьшению разности фаз сравниваемых частот. Указанные цикл повтор ютс  до тех пор, пока разность фаз сравниваемых частот не становитс  равной нулю. По каждому импульсу входной част ты в регистр 6 заноситс  выходной код счетчика 5, устанавливаетс  три гер 12 в состо ние О, сигнал 1 выхода которого не воспринимаетс  счетчиком 5, и устройство работает так, как бьшо описано ранее. При пропадании импульсов входного сигнала на втором входе фазового детектора 1 триггер 14 переключитс  в состо ние 1 импульсами по первому входу сигнал 1 с пр мого выхода триггера 14 поступает на первый вход элеме та 3 и разрешает прохождение импульсов с выхода генератора 4 на вхо вычитани  счетчика 5, содержимое которого начнет уменьшатьс . При нулевом состо нии счетчика 5 на его выходе по витс  О (сигнал заема), который переключит триггер 12 в состо ние 1. Сигнал О с выхода триггера 12, воздейству  на вхо предварительной установки счетчика 5| занесет в него код из регистра 6, записанный последним импульсом входной частоты, и это состо ние счетчика 5 сохранитс  до по влени  импульсов входного сигнала, а генератор 4 будет выдавать ту частоту, которую он имел перед исчезновением импульсов входного сигнала. Если затем, например, по витс  ложный импульс на шине 10, в регистр 6 заноситс  выходной код счетчика 5
устанавливаетс  триггер 12 в состо ние О, триггер 13 фазового детектора 1 становитс  в состо ние 1

Claims (1)

  1. го детектора и с входом инвертора, . выход которого соединен с первым входом триггера, второй вход и выход и сигнал Г г первого выхода фазового детектора 1 поступает на первьм вход элемента 2 и разрешает прохождение импульсов с выхода генератора 4 на вход суммировани  счетчика 5, но пришедший на первый вход фазового детектора 1 импульс с выхода делител  9 установит триггер 14 в состо ние 1, сигнал 1 с второго выхода фазового детектора 1 поступает на первый вход элемента 3 и разрешает прохождение импульсов с выхода генератора 4 на вход вычитани  счетчика 5, содержимое которого начнет уменьшатьс . При нулевом состо нии счеучика 5 на его выходе по витс  сигнал заема и переключит триггер 12 в состо ние 1. Сигнал О с выхода триггера 12, воздейству  на вход предварительной установки счетчика 5, занесет в него код из регистра 6, и это состо ние счетчика 5 сохранитс  до по влени  импульсов входного сигнала, а генератор 4 будет по-прежнему выдавать ту частоту, которую он имел перед исчезновением импульсов входного сигнала. При по влении импульсов входной частоты триггер 12 пере-ключитс  в состо ние О, сигнал 1 с его выхода не воспринимаетс  счетчиком 5 и устройство переходит в режим отслеживани  фазы импульсов генератора 4. При включении питани  начального сброса дл  делител  9, счетчика 5, регистра 6, триггера 12 не требуетс  так как генератор .4 через несколько периодов импульсов входной частоты подстраиваетс  под частоту опорного сигнала и устройство переходит в режим отслеживани  фазы импульсов генератора 4. Формула изобретени  Умножитель частоты следовани  импульсов по авт. св. № 1119165, о т личающийс  тем, что, с целью повышени  надежности .работы, в него введены инвертор, триггер и регистр хранени , информационные входы и выходы которого соединены соответственно с выходами и входами разр дов реверсивного счетчика, вход син7 хронизации - с первым .входом фазово512790586
    которого соединены соответственно ной установки реверсивного счетс выходом заема и входом предваритель- чика.
    фиг 2
SU853903169A 1985-05-30 1985-05-30 Умножитель частоты следовани импульсов SU1279058A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853903169A SU1279058A2 (ru) 1985-05-30 1985-05-30 Умножитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853903169A SU1279058A2 (ru) 1985-05-30 1985-05-30 Умножитель частоты следовани импульсов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1119165A Addition SU263865A1 (ru) Способ изготовления латексных издели'й с отверстиями

Publications (1)

Publication Number Publication Date
SU1279058A2 true SU1279058A2 (ru) 1986-12-23

Family

ID=21179960

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853903169A SU1279058A2 (ru) 1985-05-30 1985-05-30 Умножитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1279058A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1119165, кл. Н 03 К 5/156,03.06.83 *

Similar Documents

Publication Publication Date Title
GB1236494A (en) Improvements in or relating to phase difference detectors
US4160154A (en) High speed multiple event timer
SU1279058A2 (ru) Умножитель частоты следовани импульсов
SU1182653A1 (ru) Умножитель частоты импульсов
SU1555837A1 (ru) Устройство защиты от дребезга
SU1429316A1 (ru) Умножитель частоты следовани импульсов
SU1432754A1 (ru) Умножитель частоты следовани импульсов
SU1112551A1 (ru) Преобразователь частоты в код
JPS6142895B2 (ru)
SU1270887A1 (ru) Формирователь разностной частоты импульсных последовательностей
SU1277359A1 (ru) Программируемый генератор импульсов
SU834877A1 (ru) Устройство дл обнаружени потерииМпульСОВ
SU1457160A1 (ru) Управл емый делитель частоты
SU1388860A1 (ru) Устройство дл умножени частоты на коэффициент
SU1411952A1 (ru) Умножитель частоты следовани импульсов
SU509993A1 (ru) Автоматический переключатель
SU1193668A1 (ru) Устройство дл умножени
SU1626352A1 (ru) Формирователь одиночного импульса
SU1374138A1 (ru) Цифровой преобразователь дл измерени частоты следовани импульсов
SU884152A1 (ru) Делитель частоты следовани импульсов
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU1264315A1 (ru) Многофазный генератор тактовый
SU754660A1 (ru) Устройство выделения одиночного импульса
SU1474849A1 (ru) Преобразователь код-частота
SU1034184A1 (ru) Устройство выбора каналов