SU1112551A1 - Преобразователь частоты в код - Google Patents

Преобразователь частоты в код Download PDF

Info

Publication number
SU1112551A1
SU1112551A1 SU833607674A SU3607674A SU1112551A1 SU 1112551 A1 SU1112551 A1 SU 1112551A1 SU 833607674 A SU833607674 A SU 833607674A SU 3607674 A SU3607674 A SU 3607674A SU 1112551 A1 SU1112551 A1 SU 1112551A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
synchronizer
outputs
bus
Prior art date
Application number
SU833607674A
Other languages
English (en)
Inventor
Сергей Леонидович Сироткин
Валентин Валентинович Клименко
Владимир Анатольевич Гаманко
Николай Дмитриевич Леонидов
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Предприятие П/Я В-2572
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова, Предприятие П/Я В-2572 filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU833607674A priority Critical patent/SU1112551A1/ru
Application granted granted Critical
Publication of SU1112551A1 publication Critical patent/SU1112551A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ В КОД, содержащий реверсивный счетчик и первый элемент задержки, отличающийс  тем, что, с целью рас11 ирени  функциональных возмож ностей , в него введены генератор тактовых импульсов, распределитель импульсов, второй элемент задержки, четыре синхронизатора, два элемента ИЛИ, коммутатор и два элемента И, причем выход генератора тактовых импульсов соединен с входом распределител  импульсов, четыре выхода которого соответственно подключены к первым входам синхронизаторов, выходы первого и второго синхронизаторов через первый элемент ИЛИ соединены с суммирующим входом реверсивного счетчика , а выходы третьего и четвертого синхронизаторов через второй элемент ИЛИ - с вычитающим входом реверсивного счетчика, перва  входна  шина подключена к первому входу первого элемента И, втора  входна  шина -. к первому входу второго элемента И, вторые входы элементов И соединены с первой и второй шинами установки режима соответственно, выход первого элемента И соединен с вторым входом первого синхронизатора и через первый элемент задержки - с втopы д входом третьего синхронизатора, выход второго элемента И подключен к второ кп му входу четвертого синхронизатора и лерез второй элемент задержки- к второму входу второго синхронизатора, при этом выходы реверсивного счетчика через коммутатор соединены с выходными шинаьм, управл ющий вход коммутатора соединен с п тым выходом распределител , треть  входна  шина с установочным входом реверсивного

Description

Изобретение относитс  к импульсной технике и может быть использовано дл  св зи вычислительных машин с объектами управлени , в системах стабилизации частоты, дл  обработки сигналов от частотных датчиков. Известен преобразователь частоты в код с получением кода разности ча тот двух сигналов, содержащий блок управлени ., ключ, счетчик результата , два двоичных умножител , состо ших из управл ющего счетчика, счетч ка и системы ключей, и генератор опорной частоты, соединенный с вхол первого двоичного умножител  1 . Недостаток этого устройства сложность реализации. Кроме того, к разности частот вырабатываетс  цикл чески и не позвол ет непрерывно отслеживать значение разности частот цифровом коде. Наиболее близким по технической сущности к изобретению  вл етс  час тотно-цифровое измерительное устрой ство, содержащее реверсивный счетчик и первый элемент задержки, выход которого соединен с вычитающим входом реверсивного счетчика, а суммирующий вход реверсивного счетчика и вход элемента задержки соединены с входной шиной 21. Однако известный преобразователь не позвол ет преобразовывать в код разность двух частот. Цель изобретени  - расширение функциональных возможностей преобра зовател . Поставленна  цель достигаетс  тем что в преобразователь частоты в код содержащий реверсивный счетчик и пе вый элемент задержки, введены генератор тактовых импульсов, распределитель импульсов, второй элемент за держки, четыре синхронизатора, два элемента ИЛИ, коммутатор и два элемента И, причем выход генератора та товых импульсов соединен с входом распределител  импульсов, четыре вы хода которого соответственно подклю чены к первым входам синхронизаторов , выходы первого ивторого синхро низаторов через первый элемент ИЛИ соединены с суммирующим входом ревер сивного счетчика, а выходы третьего и четвертого синхронизаторов через второй элемент ИЛИ - с вычитающим вх дом реверсивного счетчика, перва  входна  шина подключена к первому входу первого элемента И, втора  вхо на  шина - к первому входу второго элемента И, вторые входы элементов И соединены с первой и второй шинами установки режима соответственно, выход первого элемента И соединен с вторым входом первого синхронизатора и через первый элемент задержки - с вторым входом третьего синхронизатора , выход второго элемента И подключен к второму входу четвертого синхронизатора и через второй элемент . задержки - к второму входу второго синхронизатора, при этом выходы реверсивного счетчика через коммутатор соединены с выходными шинами,.управл ющий вход коммутатора соединен с п тым выходом распределител , треть  входна  шина - с установочным входом реверсивного счетчика. На чертеже представлена схема предлагаемого преобразовател . Устройство содержит генератор 1 тактовых импульсов, выход которого, соединен с входом распределител  2 импульсов, первые четыре выхода которого соответственно подключены к первым входам четырех синхронизаторов 3-6, выходы первого 3 и второго 4 синхронизаторов через первый элемент.. ИЛИ 7 соединены с суммирующим входом реверсивного счетчика 8, а выходы третьего 5 и четвертого 6 синхронизаторов через второй элемент ИЛИ 9 с вычитающим входом реверсивного счетчика 8, перва  входна  шина 10 подключена к первому входу первого элемента И 11, выход которого подключен к второму входу первого синхронизатора 3 непосредственно и через первый элемент 12 задержки - к второму входу третьего синхронизатора 5, втора  входна  шина 13 подключена к первому входу второго элемента И 14, выход которого подключен к второму входу четвертого синхронизатора 6 непосредственно и через второй элемент 15 задержки - к второму входу второго синхронизатора 4. Перва  шина 16 установки режима соединена с вторым входом первого элемента И 11, втора  шина 17 установки режима - с вторым входом второго элемента И 14. Информационные выходы реверсивного счетчика 8 через коммутатор 18 подключены к выходным шинам 19, управл ющий вход коммутатора 18 сое динен с п тым выходом распределител  2. Треть  входна  шина 20 подключена к установочному входу реверсивного счетчика 8. Преобразователь работает следующим образом. При отсутствии сигналов на шинах 16и 17 установки режима производитс  сброс реверсивного счетчика 8 по шине 20, причем длительность сброса должна быть не меньше времени задержки в элементах 12 и 15 дл  полной очистки линий задержки. Затем комбинацией сигналов на шинах 16 и 17установки режима устанавливаетс  соответствующий режим работы преобразовател . При отсутствии управл ющих сигналов на шинах 16 и 17 преобразователь отключен. Когда сигна.п подаетс  только на шину 16, преобразователь осуществл ет непрерывное

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ В КОД, содержащий реверсивный счетчик и первый элемент задержки, отличающийся тем, что, с целью расширения функциональных возмож ностей, в него введены генератор тактовых импульсов, распределитель импульсов, второй элемент задержки, четыре синхронизатора, два элемента ИЛИ, коммутатор и два элемента И, причем выход генератора тактовых импульсов соединен с входом распределителя импульсов, четыре выхода коды первого и второго синхронизаторов через первый элемент ИЛИ соединены с суммирующим входом реверсивного счетчика, а выходы третьего и четвертого синхронизаторов через второй элемент ИЛИ - с вычитающим входом реверсивного счетчика, первая входная шина подключена к первому входу первого элемента И, вторая входная шина -, к первому входу второго элемента И, вторые входы элементов И соединены с первой и второй шинами установки режима соответственно, выход первого элемента И соединен с вторым входом первого синхронизатора и через первый элемент задержки - с вторым входом третьего синхронизатора, выход второго элемента И подключен к второ му входу четвертого синхронизатора и лерез второй элемент задержки - к второму входу второго синхронизатора, при этом выходы реверсивного счетчика через коммутатор соединены с выходными шинавд, управляющий вход коммутатора соединен с пятым выходом распределителя, третья входная шина
SU833607674A 1983-06-17 1983-06-17 Преобразователь частоты в код SU1112551A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833607674A SU1112551A1 (ru) 1983-06-17 1983-06-17 Преобразователь частоты в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833607674A SU1112551A1 (ru) 1983-06-17 1983-06-17 Преобразователь частоты в код

Publications (1)

Publication Number Publication Date
SU1112551A1 true SU1112551A1 (ru) 1984-09-07

Family

ID=21069252

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833607674A SU1112551A1 (ru) 1983-06-17 1983-06-17 Преобразователь частоты в код

Country Status (1)

Country Link
SU (1) SU1112551A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 364095, кл. Н 03 К 13/20, 1970. 2. Новицкий П.В. Кнорринг В.Г., Гутников B.C. Цифровые приборы с час тотньП1И датчиками. Л., Энерги , 1970, с. 230, рис. 9-2 (прототип). *

Similar Documents

Publication Publication Date Title
SU1112551A1 (ru) Преобразователь частоты в код
GB1445901A (en) Coding of information signals
GB1533577A (en) Synchronising means
ES8604375A1 (es) Procedimiento de restitucion de los instantes significativos de una senal periodica y circuito de regeneracion de instantes periodicos para poner en practica dicho procedimiento
JPS5381059A (en) Digital phase synchronizing system
SU1279058A2 (ru) Умножитель частоты следовани импульсов
SU1179545A1 (ru) Преобразователь частоты в код
SU1457160A1 (ru) Управл емый делитель частоты
SU1238220A1 (ru) Устройство дл получени разностной частоты импульсов
SU1434543A1 (ru) Преобразователь частоты в код
SU993456A1 (ru) Устройство дл синхронизации
SU790337A1 (ru) Многофункциональное логическое устройство эквивалентное группе контактных реле
SU862382A1 (ru) Частотный манипул тор
RU1830531C (ru) Устройство дл вычитани частот двух импульсных последовательностей
SU1095376A1 (ru) Устройство дл синхронизации импульсных сигналов
SU1037237A1 (ru) Устройство дл ввода информации
SU600716A1 (ru) Преобразователь частоты следовани импульсов в напр жение
SU1401582A1 (ru) Формирователь одиночного импульса
SU1123087A1 (ru) Умножитель частоты
SU1383473A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1007189A1 (ru) Устройство дл временного разделени импульсных сигналов
SU1203685A1 (ru) Частотно-фазовый детектор
SU500570A1 (ru) Устройство дл преобразовани входного сигнала в системах синхронизации
SU1495995A1 (ru) Преобразователь период-код
SU849419A1 (ru) Цифровой частотный дискриминатор