SU995090A1 - Устройство управлени - Google Patents

Устройство управлени Download PDF

Info

Publication number
SU995090A1
SU995090A1 SU813340067A SU3340067A SU995090A1 SU 995090 A1 SU995090 A1 SU 995090A1 SU 813340067 A SU813340067 A SU 813340067A SU 3340067 A SU3340067 A SU 3340067A SU 995090 A1 SU995090 A1 SU 995090A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
state
decoder
Prior art date
Application number
SU813340067A
Other languages
English (en)
Inventor
Леонид Гаврилович Оранский
Вадим Дмитриевич Бахмацкий
Original Assignee
Специальное Конструкторско-Технологическое Бюро Донецкого Физико-Технического Института Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторско-Технологическое Бюро Донецкого Физико-Технического Института Ан Усср filed Critical Специальное Конструкторско-Технологическое Бюро Донецкого Физико-Технического Института Ан Усср
Priority to SU813340067A priority Critical patent/SU995090A1/ru
Application granted granted Critical
Publication of SU995090A1 publication Critical patent/SU995090A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

Изобретение относитс  к вычисли- . гёльной технике и может быть использовано в управл кадих устройствах электронной и другой аппаратур.
Известно устройство управлени , содержащее ёлок пам ти, блок формировани  выходньк сигналов, блок формировани  сигналов возбуждени , блок формировани  кодов временных интервалов и управл емый генератор импульсов il«
Это устройство обеспечивает переменную длительность такта переключений состо ни  автомата в зависга ости от необходимости времени отработки входных сигналов.
Однако недостатками устройства  вл ютс  сложность схемы и низкое быстродействие при работе с входными сигналами , необходимое врем  отработки которых  вл етс  переменной величи
ной.
Наиболее близким по технической сущности и достигаемому результату к предлагаемому,  вл етс  асинхронное устройство дл  управлени  циклическими процессами, содержащее блок формировани  переходов (блок формировани  функции возбуждени ), первый ивторой коммутаторы, блок вьшода, блок пам ти , кажда   чейка пам ти содержит основной триггер, дополнительный триггер , элементы И, группы входов и. выходов блока формировани  переходов, группы входов блока пам ти, а также группу выходов.
Особенностью устройства  вл етс  обеспечение переключений в блоке пам ти только с помощью входной информации 2.;
10
Недостаткгили известного устройства  вл ютс  сложность схемы, наличие двойной пшл ти (двух регистров пам ти ) и двух дополнительных коммутаторов .
15
Цель изобретени  - сокращение объема оборудовани .
Поставленна  цель достигаетс  тем, что в устройство управлени , содержащее шифратор, регистр два дешифрато20 ра, причем выход шифратора соединен с инфорлационным входом регистра, выход которого соединен с информационными входами первого и второго дешифраторов , выход первого дешифратора
25 подключен к первому входу шифратора, второй вход которого подключен, к инф01 1ационному входу устройства, выход второго дешифратора подключен к выходу устройства, введены элемент ИЛИ,

Claims (2)

  1. 30 элемент задержки и элемент-И, причем выход шифратора соединен с входом эл мента ИЛИ, выход которого соединен с входом элемента задержки и первым вх дом элемента И, второй вход которого соединен с выходом элемента задержки и с управл ющим входом первого дешиф ратора, а выход элемента И соединен ;с синхровходом регистра, вход сброса которого соединен с управл ющим входом элемента задержки и с управл ющим входом устройства. На фиг. 1 представлена структурна схема устройства управлени ; на фиг. 2 - 4 - примеры реализации устройства . Устройство (фиг. 1) содержит шифр тор 1, вход 2 шифратора, информацион ный вход 3 устройства, регистр 4,. .элемент ИЛИ 5, элемент 6-задержки, элемент И 7, управл ющий вход 8 дешиф ратора 9, информационный вход 10 дешифратора 9, дешифратор 11, выход 12 устройства. В варианте реализации устройства (фиг. 3) шифратор 1 содержит группу элементов И-ИЛИ 13. Устройство работает следующим образом . Предположим, что регистр 4 находитс  в некотором исходном состо нии Q, тогда на ход 2 шифратора 1 посту пает сигнал, соответствукщий коду состо ни  . В этом случае возможно что совокупность входных- сигналов регистра может быть такова, что функции возбуждени  на выходе шифратора 1 отсутствуют , и на всех входах элемента ИЛИ 5, а следовательно, и на его выходе , сигнал будет равен нулю. Выходной сигнал элемента б задержки, который поступает на управл ющий вход 8 дешифратора 9 также будет равен нулю Отсутствие сигнала на управл к цем входе 8 свидетельствует о возможности получени  на входе дешифратора 9 кода, соответствующего состо нию Q. При этом на выходе элемента И 7 сигнал записи будет отсутствовать и регистр 4 останетс  в состо нии Q Если теперь комбинаци  входных сиг налов изменитс  так, что в совокупнос ти с кодом, соответствующим состо нию Q , приложенным к входу 2 шифратора 1, будут на его выходе сформированы функции возбуждени , соответствующие переходу автомата (регистра) из состо ни  в состо ние Q, то по край ней мере на одном из входов элемента ИЛИ 5 сигнал будет отличен от нул . В результате на выходе элемента 5 по витс  сигнал, который через врем , определ емое задержкой в элементе 6, вызовет по вление на выходе элемента 7 сигнала записи при условии, что функци  возбуждени  еще не исчезла. По переднему фронту сигнала записи нова  информаци , наход ща с  на Dвходах ,заноситс  в регистр 4, который переходит в состо ние Q. На выходе регистра 4 по вл етс  код Q, а на выходе дешифратора 11 по вл етс  новый набор выходных сигналов 12. Одновременно сигнал с выхода элемента 6 задержки поступает на управл ющий вход 8 дешифратора 9 и запрещает по вление на его выходе кода, соответствующего состо нию регистра Q. Код, соответствующий состо нию Q,.не может даже кратковременно по витьс  на выходе дешифратора 9 в силу того, что ;На выходе регистра 4 новый код, соответствукхций состо нию Q , по вл етс  позже, чем сигнал на удравл ющем входе 8 дешифратора 9 на врем  задержки сигнала регистра 4. После поступлени  сигнала на вход 8 на выходе дешифратора 9 вырабатываетс  код, по вление которого исключает формирование функции возбуждени  при любых комбинаци х сигналов на входе 3, в результате на выходешифратора 1 перестают выраба- тыватьс  функции возбуждени  (сигнал), на всех входах элемента 5 сигнал становитс  равным нулю, что приводит к исчезновению сигнала записи на С-входе регистра 4 через врем , определ емое задержкой в элементе 6..Одновременно сигнал с выхода элемента б перестает поступать на управл ющий вход 8 дешифратора 9, и на его выходе по вл етс  код соответствующий состо нию автомата QK. В результате обеспечиваетс  возможность разделени  во времени момента записи информации в регистр 4 пам ти и момента по влени  кода, соответствующего состо нию регистра пам ти , на входе 2 шифратора 1. При по влении определенной комбинации входных сигналов цикл работы устройства управлени  повтор етс  аналогично. Пример . Дан граф автомата (фиг. 2) и выбран автомат Мура. В вершины графа вписан произвольный код, соответствующий каждому состо нию автомата yi - У7. В данном случае номер состо ни  автомата совпадает с двоичным кодом этого состо ни . В начале стрелок записаны услови  перехода XI - Х8. В св зи с тем, что двоичный код состо ни  3-разр дный, достаточно иметь 3-разр дный регистр пам ти с информационньми входами 01 - 03. Особенностью изобретени   вл етс  обеспечение изменений состо ний регистра только с помощью входной информации . Дополнительна  задержка, вносима  элементом б задержки, мала и определ етс  требуемым временем запаздывани  фронта импульса на С-входе относительно момента изменени  входных сигналов 3 и должна быть не менее, чем сумма максимального времени задержки в шифраторе 1 и требуемого времени эапаздьшани  фронта импульса на С-входе регистра 4 относительно изме нени  информации на D-входах регистра . Элемент И 7 введен с целью увели чени  помехозащищенности устройства от импульсных помех. Таким образом, регистр не реагирует йа входные сигналы длительностью менее чем врем  задержки сигнала элементом б. Его использование позвол ет повысить надежность работы устройства уп равлени  за счет исключени  ситуации сост зани  сигналов при одновременном сокращении объема оборудовани , используемого в- аналогичных известных устройствах управлени . В частности, исключаютс  дополнительны элементы пам ти и упрощаетс  схема блока формировани  функций возбуждени  вследствие введени  оптимальног произвольного кодировани  (исключени пустых состо ний). Формула изобретени  Устройство управлени , содержащее шифратор, регистр, два дешифратора, причем выход шифратора соединен с ин формационным входом регистра, выход которого соединен с информационными входами первого и второго дешифраторов , выход первого дешифратора подключен к первому входу шифратора, второй вход которого подключен к информационному входу устройства, выход второго дешифратора подключен к выходу устройства, о т л и ч а-ю щ е. е с   тем, что, с целью сокращени  объема оборудовани , оно содержит элемент ИЛИ, злемент задержки и элемент И, причем выход шифратора соединен с входом элемента ИЛИ, выход которого соединен с входом элемента задержки и первым входом элемента И, второй вход которого соединен с выходом элемента задержки и с управл ющим входом первого дешифратора, а выход элемента И соединен с синхровходом регистра, вход сброса которого соединен с управл ющим входом элемента задержки и с управл ющим входом устройства. Источники: информации, прин тые во.внимание при экспертизе 1.Авторское свидетельство СССР № 641451, кл. G 06 F 9/00, 1976.
  2. 2.Авторское свидетельство СССР t 546885, кл. G 06 F 9/00, 1974,
    Ф«/г. /
SU813340067A 1981-09-24 1981-09-24 Устройство управлени SU995090A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813340067A SU995090A1 (ru) 1981-09-24 1981-09-24 Устройство управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813340067A SU995090A1 (ru) 1981-09-24 1981-09-24 Устройство управлени

Publications (1)

Publication Number Publication Date
SU995090A1 true SU995090A1 (ru) 1983-02-07

Family

ID=20977519

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813340067A SU995090A1 (ru) 1981-09-24 1981-09-24 Устройство управлени

Country Status (1)

Country Link
SU (1) SU995090A1 (ru)

Similar Documents

Publication Publication Date Title
EP0183875B1 (en) Clocked logic device
SU995090A1 (ru) Устройство управлени
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
SU1457160A1 (ru) Управл емый делитель частоты
SU1427545A1 (ru) Распределитель импульсов дл управлени шаговым двигателем
SU862141A2 (ru) Микропрограммное устройство управлени
SU1347112A1 (ru) Устройство дл управлени регул тором переменного напр жени со звеном повышенной частоты
SU884152A1 (ru) Делитель частоты следовани импульсов
SU970670A1 (ru) Селектор импульсов по длительности
SU1037234A1 (ru) Устройство дл ввода информации
SU1456934A1 (ru) Устройство дл управлени шаговым двигателем
SU1086407A1 (ru) Устройство дл допускового контрол параметров
SU1008893A1 (ru) Генератор последовательностей импульсов
SU1166292A1 (ru) @ -Канальный распределитель
SU1005031A1 (ru) Устройство дл сравнени чисел
SU864529A2 (ru) Формирователь одиночных импульсов,синхронизированных тактовой частотой
SU976493A2 (ru) Генератор двоичных последовательностей
SU1644138A1 (ru) Частотно-кодовое вычитающее устройство
SU1376083A1 (ru) Генератор потоков случайных событий
SU1140233A1 (ru) Генератор импульсной последовательности
SU1005285A2 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU1347162A1 (ru) Генератор импульсной последовательности
SU1394216A1 (ru) Устройство дл контрол распределител импульсов
RU1798808C (ru) Устройство дл передачи и приема сигналов
SU1758866A2 (ru) Селектор импульсов по длительности