SU1644138A1 - Частотно-кодовое вычитающее устройство - Google Patents

Частотно-кодовое вычитающее устройство Download PDF

Info

Publication number
SU1644138A1
SU1644138A1 SU894711236A SU4711236A SU1644138A1 SU 1644138 A1 SU1644138 A1 SU 1644138A1 SU 894711236 A SU894711236 A SU 894711236A SU 4711236 A SU4711236 A SU 4711236A SU 1644138 A1 SU1644138 A1 SU 1644138A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
switch
pulse
inputs
Prior art date
Application number
SU894711236A
Other languages
English (en)
Inventor
Виктор Павлович Дымский
Михаил Александрович Большаков
Original Assignee
Предприятие П/Я М-5149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5149 filed Critical Предприятие П/Я М-5149
Priority to SU894711236A priority Critical patent/SU1644138A1/ru
Application granted granted Critical
Publication of SU1644138A1 publication Critical patent/SU1644138A1/ru

Links

Landscapes

  • Transmission And Conversion Of Sensor Element Output (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в реверсивных след щих системах дискретного типа. Целью изобретени   вл етс  повышение достоверности выходной информации . Частотно-кодовое вычитающее устройство содержит коммутатор 1,два частотно-импульсных вычитающих блока 2, 3 и группу из N+1 элементов 2-2И-ИЛИ 4, соединенных между собой функционально. Коммутатор 1 содержит трехфазный тактовый генератор 5, три генератора 6-8 одиночных импульсов, триггер 10 и два формировател  11, 12 импульсов, соединенных между собой функционально. 1 ил., 1 з.п.ф.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в реверсивных след щих системах дискретного типа.
Цель изобретени  - повышение достоверности выходной информации.
На чертеже представлена функциональна  схема частотно-кодового вычитающего устройства.
Устройство содержит коммутатор 1, первый 2 и второй 3 частотно-импульсные вычитающие блоки и N+1 элементов 2-2И-ШШ 4, соединенные между собой функционально.
Коммутатор 1 содержит трехфазный тактовый генератор 5, первый 6,второй 7 и третий 8 генераторы одиночных импульсов, распределитель 9 импульсов , триггер 10 и первый 11 и второй 12 формирователи импульсов, соединенные между собой функционально .
Каждый из двух частотно-импульсных вычитающих блоков 2 и 3 содержит двух- позиционный переключатель 13, первый 14 и второй 15 элементы, триггер 16, реверсивный счетчик 17 и дешифратор 18 нул , соединенные между собой функционально .
Устройство работает следующим образом .
Входные сигналы с частотами ffl и fg соответственно поступают с первой и второй информационных шин устройства на управл ющие входы генераторов 6 и 7 одиночных импульсов, а сигналы тактовой частоты Ј - с синхровхода устройства на управл ющий вход генератора 8 одиночных импульсов . На тактовые входы генераторов 6-8 одиночных импульсов поступают последовательности с соответствующих выходов трехфазного тактового генератора 5. В результате, на
г
(Л С
о
оо
00
31644138
ыходах генераторов 6-8 формируютс  е совпадающие по времени последоваельности импульсов с периодами,рав-- ыми периодам входных и тактового игналов.
Сигналы тактовой частоты fT с выода генератора 8 одиночных импульов поступают на счетный вход тригера 10, на выходах которого формиуютс  импульсы длительностью Т
10
П ф н
ро им ко вт ре J5 ве ко с то пе ры ст дв ра пр но до ро та вт ре с ве щ ни ци ро бл N ко бл ма ны ин си то вт ро вы но им та чи та ти ды но по го бл
--- и фронты которых не совпадают т
во времени с последовательност ми импульсов с частотами f и fe, формируемых на выходах генераторов 6 и 7 одиночных импульсов.
При разрешении сигналом с пр мого выхода триггера 10 прохождени  через распределитель 9 импульсов после- довательностей импульсов fQ и fa на информационные входы первого частотно-импульсного вычитающего блока 2 в нем происходит подсчет числа вход
них импульсов ffl - f
в за период
Т. -т-. При переключении триггера
10 распределитель 8 импульсов переключает прохождение последовательностей импульсов ffl и Јд на информационные входы второго частотно- импульсного вычитающего блока 3, где происходит подсчет числа последующих входных импульсов ffl - f& за пери1
од Тд f Так как фронты импульсов на выходе триггера 10 не совпадают по времени с импульсами входных частот, то в момент переключени  триггера 10 потери входных импульсов не происходит. В дальнейшем процесс счета повтор етс  с каждым переключением триггера 10.
Информаци  с выходов первого 2 и второго 3 частотно-импульсных вычитающих блоков поступает на соответствующие входы группы элементов 2-2И-ИЛИ 4. Причем управл ющие сигналы с выходов коммутатора 1поступают на управл ющие входы элементов 2-2И-ИЛИ 4 группы так, что во врем  подсчета разности входных импульсов первым частотно-импульсным вычитающим блоком 2 результат снимаетс  с выхода второго частотно-импульсного вычитающего блока 3, и наоборот.
По окончании считывани  выходной информации с одного из частотно-импульсных вычитающих блоков 2 и 3, производитс  его обнуление.

Claims (2)

1. Частотно-кодовое вычитающее устройство , содержащее первый частотно- импульсный вычитающий блок, в состав которого вход т триггер, первый и второй элементы И, двухпозиционный переключатель , лешифратор нул  и ре- 5 версивный счетчик, разр дные выходы которого соединены соответственно с входами дешифратора нул , выход которого соединен с первыми входами первого и второго элементов И, вторые входы которых соединены соответственно с первым и вторым входами двухпозиционного переключател , управл ющий вход которого соединен с пр мым выходом триггера, вход установки в 1 которого соединен с выходом первого элемента И, выход второго элемента И соединен с входом установки в О триггера, а первый и второй выходы двухпозиционного переключател  соединены соответственно с входами сложени  и вычитани  реверсивного счетчика, отличающеес  тем, что , с целью повышени  достоверности выходной информации , в него введены коммутатор, второй частотно-импульсный вычитающий блок и N+1 элементов 2-2И-ИЛИ,гдр. N - разр дность реверсивных счетчиков частотно-импульсных вычитающих блоков, причем первый и второй информационные входы коммутатора соединены соответственно с первой и второй информационными шинами устройства, синхровход которого соединен с тактовым входом коммутатора, первый и второй информационные выходы которого соединены соответственно с первым и вторым входами двухпозиционного переключател  первого частотно- импульсного вычитающего блока, установочный вход реверсивного счетчика которого соединен с первым установочным выходом коммутатора,третий и четвертый информационные выходы которого соединены соответственно с первым и вторым входами двух- по иционного переключател  второго/ частотно-импульсного вычитающего блока, установочный вход реверсив
51
ного счетчика которого соединен с вторым установочным выходом коммутатора , разр дные выходы реверсивного счетчика первого частотно-импульсного вычитающего блока соединены соответственно с первыми входами элементов 2-2И-ШШ с первого по N-й, вторые входы которых соединены с первым управл ющим выходом коммутатора, разр дные выходы реверсивного счетчика второго частотно-импульсного вычитающего блока соединены соответственно с третьими входами элементов 2-2Н-ИЛИ с первого по N-й, четвертые входы которых соединены со вторым управл ющим выходом коммутатора, выход элементов 2-2И-ШШ с первого по N-й соединены соответственно с разр дами выходной гаины устройства, пр мой выход триггера первого частотно-импульсного вычитающего блока соединен с первым входом (N-H)-ro элемента 2-2И-ИЛН, второй вход которого соединен с первым управл ющим выходом коммутатора , пр мой выход триггера второго частотно-импульсного вычитающего блока соединен с третьим входом (N+1)-ro элемента 2-2И-ИЛИ, четвертый вход которого соединен со вторым управл ющим выходом коммутатора, а выход (N-H)-ro элемента 2-2И-ИЛИ соединен со знаковым выходом устройства .
2. Устройство по п.отличающеес  тем, что коммутатор содержит трехфазный тактовый генератор , первый, второй и третий генера
торы одиночных импульсов, распреде-г. литель импульсов, триггер и первый и второй формирователи импульсов,причем первый, второй и третий выходы трехфазного тактового генератора соединен соответственно с тактовыми входами первого, второго и третьего генераторов одиночных импульсов, управл ющий вход первого генератора одиночных импульсов соединен с первым информационным входом коммутатора, управл ющий вход второго генератора одиночных импульсов соединен с вторым информационным входом коммутатора , выходы первого и второго генераторов одиночных импульсов соединены соответственно с первым и вторым входами распределител  импульсов, первый,
0 второй, третий и четвертый выходы которого соединены соответственно с первым , вторым, третьим, четвертым информационными выходами к оммутатора, тактовый вход которого соединен с управл ющим входом третьего генератора одиночных импульсов, выход которого соединен со счетным входом триггера , пр мой выход которого соединен с управл ющим входом распределител 
0 импульсов, с входом второго формиро5
5
вател  импульсов и с первым управл ющим выходом коммутатора,инверсный выход триггера соединен с входом первого Формировател  импульсов и с вторым управл ющим выходом коммутатора , первый и второй установочные выходы которого соединены соответст- ьенно с выходами первого и второго формирователей импульсов.
SU894711236A 1989-04-11 1989-04-11 Частотно-кодовое вычитающее устройство SU1644138A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894711236A SU1644138A1 (ru) 1989-04-11 1989-04-11 Частотно-кодовое вычитающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894711236A SU1644138A1 (ru) 1989-04-11 1989-04-11 Частотно-кодовое вычитающее устройство

Publications (1)

Publication Number Publication Date
SU1644138A1 true SU1644138A1 (ru) 1991-04-23

Family

ID=21457080

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894711236A SU1644138A1 (ru) 1989-04-11 1989-04-11 Частотно-кодовое вычитающее устройство

Country Status (1)

Country Link
SU (1) SU1644138A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР р 423125, кл. G 06 F 7/62, 1971. . Авторское свидетельство СССР Р 510712, кл. G 06 F 7/62, 1972. *

Similar Documents

Publication Publication Date Title
SU1644138A1 (ru) Частотно-кодовое вычитающее устройство
SU1023315A1 (ru) Распределитель импульсов
SU1644170A1 (ru) Устройство дл управлени электроприводом
SU1234826A1 (ru) Устройство дл сравнени чисел с допусками
SU1649531A1 (ru) Устройство поиска числа
SU1150731A1 (ru) Импульсный генератор
SU1416964A1 (ru) Устройство дл инициативного ввода адреса
SU1274126A1 (ru) Управл емый генератор импульсных последовательностей
SU1019599A1 (ru) Устройство дл формировани серий импульсов
SU1511851A1 (ru) Устройство дл синхронизации импульсов
SU792573A1 (ru) Формирователь импульсов
SU913568A1 (ru) Устройство для формирования серий импульсов 1
SU1418656A1 (ru) Коммутатор дл управлени шаговым двигателем
SU1255997A1 (ru) Устройство дл контрол и управлени
SU1298802A2 (ru) Шифратор
SU978098A1 (ru) Преобразователь временных интервалов
RU1809527C (ru) Многоканальный распределитель импульсов
SU473990A1 (ru) Устройство дл задани скорости интерполировани
SU1226619A1 (ru) Формирователь последовательности импульсов
SU798731A1 (ru) Многоканальное устройство дл управлени шАгОВыМи дВигАТЕл Ми
SU1070541A1 (ru) Преобразователь кода Гре в параллельный двоичный код
SU1109727A1 (ru) Устройство дл ввода информации
SU995090A1 (ru) Устройство управлени
SU1117631A1 (ru) Устройство дл сортировки чисел
SU1689953A1 (ru) Устройство дл резервировани генератора