SU1116546A1 - Group locking device for character sequence receiver - Google Patents

Group locking device for character sequence receiver Download PDF

Info

Publication number
SU1116546A1
SU1116546A1 SU833587462A SU3587462A SU1116546A1 SU 1116546 A1 SU1116546 A1 SU 1116546A1 SU 833587462 A SU833587462 A SU 833587462A SU 3587462 A SU3587462 A SU 3587462A SU 1116546 A1 SU1116546 A1 SU 1116546A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
analyzer
outputs
phase
Prior art date
Application number
SU833587462A
Other languages
Russian (ru)
Inventor
Александр Самойлович Альтман
Борис Тимофеевич Герцен
Аскар Музафарович Кукебаев
Юрий Сергеевич Мельников
Юлий Борисович Синдлер
Original Assignee
Предприятие П/Я В-2645
Институт Радиотехники И Электроники Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2645, Институт Радиотехники И Электроники Ан Ссср filed Critical Предприятие П/Я В-2645
Priority to SU833587462A priority Critical patent/SU1116546A1/en
Application granted granted Critical
Publication of SU1116546A1 publication Critical patent/SU1116546A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

1.. УСТРОЙСТВО ГРУППОВОЙ СИНХРОНИЗАЦИИ ПРИЕМНИКА СИМВОЛЬНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ, содержащее последовательно соединенные элемент ИЛИ и ангшизатор фазы синхропризнака, а также временной распределитель импульсов и анализаторы наличи  синхропризнака , управл ющие входы которых подключены к соответствующим выходам временного распределител  импульсов, причем объединенные информационные входы анализаторов наличи  синхропризнака и тактовый вход временного распределител  импульсов  вл ютс  соответственно информационным и тактовым входами устройства, отличающеес   тем, что, с целью повьшени  помехоустойчивости синхронизации, в него введен дополнительный элемент ИЛИ, при этом первые выходы анализаторов наличи  синхропризнака подсоединены к соответствующим входам элемента ИЛИ, а вторые выходы анализаторов наличи  синхропризнака подсоединены к соответствующим входам . дополнительного элемента ИЛИ, .выход дополнительного элемента ИЛИ подсое динен к второму входу анализатора фазы синхропризнака, выход которого подсоединен к объединенным .установочным входам анализатора наличи  синхропризнака , а установочный вход временного распределител  импульсов д. подключен к выходу элемента ИЛИ, причем дополнительный выход временного распределител  импульсов  вл етс  выходом устройства. Сл 4i О)1 .. GROUP SYNCHRONIZATION DEVELOPMENT OF CHARACTER SYMBOL SEQUENCE, containing consecutively connected element OR and angularizer of the phase of the synchronization, as well as a temporary pulse distributor and analyzers for the presence of a sync pattern, the control inputs of which are connected to the corresponding outputs of the temporal distributor of events. the clock input of the pulse timing distributor are informational and clock cycles respectively m-input device, characterized in that, for the purpose of noise immunity povsheni synchronization, it introduced an additional OR gate, the outputs of the first presence sinhropriznaka analyzers are connected to respective inputs of the OR gate, and outputs the second presence sinhropriznaka analyzers are connected to the respective inputs. additional element OR, the output of the additional element OR is connected to the second input of the phase analyzer of the synchrograph, the output of which is connected to the combined setup inputs of the analyzer of the synchrograph, and the installation input of the time distributor of pulses is connected to the output of the element OR, and the additional output of the time distributor of pulses is the output of the device. CL 4i O)

Description

2. Устройство по п. 1, отличающеес  тем, что анализатор наличи  синхропризнака содержит последовательно соединенные элемент И, счетчик импульсов и дешифратор верхнего и нижнего состо ний счетчика импульсов, первый и второй выходы дешифратбра верхнего и нижнего соt сто ний счетчика подсоединены соответственно к входам первого и второго формирователей импульсов, при этом первый и второй йходы элемента И и установочный вход счетчика импульсов  вл ютс  соответственно информационным , управл ющим и установочным входами анализатора наличи  синхропризнака , а выходы первого и второго формирователей импульсов  вл ют5462. The device according to claim 1, characterized in that the synchrographic presence analyzer comprises a series-connected element I, a pulse counter and a decoder of the upper and lower states of the pulse counter, the first and second outputs of the counter decoder of the upper and lower sockets of the counter are respectively connected to the inputs of the first and the second pulse formers, the first and second inputs of the AND element and the setup input of the pulse counter are respectively the information, control and setup inputs of the analyzer are the sync characteristics, and the outputs of the first and second pulse formers are 546

с  соответственно первым ивторым выходами анализатора наличи  синхропризнака .with the first and second outputs of the analyzer the presence of a sync feature.

3. Устройство по п. 1, отличающеес  тем, что анализатор фазы синхропризнака содержит последовательно соединенные счетный триггер и формирователь сигнала сбро , са, выход которого подсоединен к установочному входу счетного триггера, при этом вторые входы формировател  сигнала сброса и счетного триггера  вл ютс  соответственно первым и вторым входами анализатора фазы синхропризнака , а выход формировател  сигнала сброса  вл етс  выходом анализатора фазы синхропризнака.3. A device according to claim 1, characterized in that the phase response analyzer comprises a series connected counting trigger and a reset signal generator, the output of which is connected to the installation input of the counting trigger, the second inputs of the reset signal generator and counting trigger are respectively the first and the second inputs of the phase sync characteristic analyzer, and the output of the reset signal generator is the output of the phase sync characteristic analyzer.

Изобретение относитс  к технике электросв зи и может быть использовано дл  групповой синхронизации приемника символьной бинарной последовательности ,The invention relates to telecommunications engineering and can be used for group synchronization of a symbol binary sequence receiver.

Известно устройство групповой синхронизации, содержащее последовательно соединенные блок объединени  сигналов, счетчик, пороговый блок и блок регистрации, а также элементы НЕТ и дешифратор, выходы которого подсоединены к соответствующим объединенным входам элементов НЕТ и блока объединени  сигналов, другие входы которого подключены к выходам соответствующих элементов НЕТ, а выход блока регистрации подсоединен к объединенным входам порогового блока и элементов НЕТ l .A group synchronization device is known, comprising a series-connected signal combining unit, a counter, a threshold block and a recording unit, as well as NO elements and a decoder, the outputs of which are connected to the corresponding combined inputs of the NO elements and the signal combining unit, the other inputs of which are connected to the outputs of the corresponding NO elements , and the output of the registration unit is connected to the combined inputs of the threshold unit and the NO elements l.

Недостатком известного устройств групповой синхронизации  вл етс  низка  надежность синхронизации в услови х действи  помех.A disadvantage of the known group synchronization devices is the low reliability of synchronization in terms of interference.

Наиболее близким к предлагаемому  вл етс  устройство групповой синхронизации приемника символьной последовательности , содержащее последовательно соединенные элемент ИЛИ и анализатор фазы синхропризнака, а также временной распределитель импульсов и анализаторы наличи  синхропризнака , управл ющие ходы которыThe closest to the present invention is a group synchronization device of the receiver of a symbol sequence, comprising a series-connected OR element and a synchrophase phase analyzer, as well as a temporal pulse distributor and synchrometer presence analyzers, controlling which

подключены к соответствующим выходам временного распределител  импульсов, причем объединенные информационные входы анализаторов наличи  синхропризнака и тактовьй вход временного распределител  импульсов  вл ютс  соответственно Информационным и тактовьм входами устройства, первьй и второй выходы анализатора наличи  синхропризнака подсоединены соответственно к первому входу элементов И и триггеров, объединенные вторые входы которых подключены к выходу фомировател  сигнала сброса, выходы триггеров через соответствующие элементы И подключены к соответствующим входам элемента ИЛИ, а тактовый вход временного распределител  импульсов подключен к тактовому входу формировател  сигнала сброса t2l.connected to the corresponding outputs of the time distributor of pulses, the combined information inputs of the analyzers of the presence of a sync feature and the clock input of the time distributor of the pulses are respectively Informational and tachomed inputs of the device, the first and second outputs of the analyzer of the presence of a synchronous feature are connected respectively to the first input of the And elements and triggers, the combined second inputs which are connected to the output of the reset signal, the outputs of the triggers through the corresponding element And connected to respective inputs of the OR gate and a clock input temporal pulse distributor connected to the clock input of the reset signal t2l.

Однако устройство групповой синхронизации приемника символьной последовательности характеризуетс  низкой помехоустойчивостью синхронизации в услови х действи  помех.However, the receiver group synchronization device of the symbol sequence is characterized by low synchronization immunity under the conditions of interference.

Цель изобретени  - повышение помехоустойчивости синхронизации.The purpose of the invention is to improve the synchronization noise immunity.

Поставленна  цель достигаетс  тем, что в устройство групповой синхронизации приемника символьной последовательности , содержащее последовательно соединенные элемент ИЛИ и анализатор фазы синхропризнака, а также временной распределитель импульсов и анализаторы наличи  синхропризнака , управл ющие входы которых подключены к соответствующим выходам временного распределител  импульсов, причем объединенные информационные входы анализаторов нали чи  синхропризнака и тактовьм вход временного распределител  импульсов  вл ютс  соответственно информационным и тактовым входами устройства введен дополнительный элемент ИЛИ, при этом первые входы анализаторов наличи  синхропризнака подсоединены к соответствующим входам элемента ИЛИ, а вторые выходы анализаторов на личи  синхропризнака подсоединены к соответствующим входам дополнительного элемента ИЛИ, выход дополнитель-20 чика ного элемента ИЛИ подсоединен к второму входу анализатора фазы синхропризнака , выход которого подсоединен к объединенным установочным входам анализаторов наличи  синхропризнака , а установочный вход времен лого распределител  импульса подключ к вькоду элемента ИЛИ, причем дополн тельный выход временного распределител  импульсов  вл етс  выходом устройства . Анализатор наличи  синхропризнака содержит последовательно соединен ные элемент И, счетчик импульсов и дешифратор верхнего и нижнего состо ний счетчика импульсов, первый и второй выходы дешифратора верхнего и нижнего состо ни  счетчика подсоединены соответственно к входам первого и второго формирователей импульсов, при этом первый и второй входы элемента И и установочный вход счетчика импульсов  вл ютс  соответственно информационным, управл ющим и установочным входами анализатора наличи  синхропризнака, а выходы пер вого и второго формирователей импульсов  вл ютс  соответственно пердаым и вторым вьгходами анализатора наличи  синхропризнака. Анализатор фазы синхропризнака содержит последовательно соединенные счетный триггер и формирователь сигнала сброса, выход которого подсо единен к установочному входу счетног триггера, при этом вторые входы формировател  сигнала сброса и счетного триггера  вл ютс  соответственно перкым и вторым входами анализатора фазы синхропризнака, а выход формировател  сигнала сброса  вл етс  вьгходом анализатора фазы синхропризнака. На чертеже приведена структурна  электрическа  схема устройства групповой синхронизации приемника символьной последовательности. Устройство групповой синхронизации приемника символьной последовательности содержит анализаторы 1 и 2 наличи  синхропризнака, временной, распределитель 3 импульсов, элемент ИЛИ 4, дополнительньй элемент ИЛИ 5 и анализатор фазы 6 синхропризнакй. Анализаторы 1 и 2 наличи  синхропризнака содержит элемент И 7, счетчик 8 импульсов, дешифратор 9 верхнего и нижнего состо ний счетимпульсов , первый 10 и второй 11 формирователи импульсов. Анализатор фазы 6 синхропризнака содержит счетный триггер 12 и формирователь 13 сигнала сброса. Устройство групповой синхронизации приемника символьной последовательности работает следующим образом. На информационный итактовый входы устройства групповой синхронизации приемника символьной последовательности поступают соответственно входна  информационна  (символьна ) последовательность и тактовые импульсы с частотой следовани , соответствующей информационноый последовательности . Функционирование временного распределител  3 обеспечивает анализ входной информационной последовательности анализаторами 1 и 2 в соответствующих фазах, сдвинутых относительно друг друга на один информационный символ. Анализ состоит в накоплении счетчиками 8 анализаторов 1 и 2 синхропризнака: минимального достаточного количества групп символов. Дешифраторы 9 анализируют состо ние счетчиков 8. При накоплении определенного количества групп СИМВОЛОВ на первом и втором выходах дешифраторов 9 формируютс  соответственно импульсные сигналы верхнего порога и нижнего порога анализа наличи  синхропризнаков, которые со ответственно через первый формирователь 10 поступают на входы элемента ИЛИ 4, а через второй формиро51 ватель 11 - на входы дополнительног элемента ИЛИ 5. По вление импульсного сигнала на первом выходе анализатора 1 и 2 соответствует абсолютному решению 0наличии синхропризнака в одной из фаз анализа Импульсные сигналы с первого выхода анализаторов 1 и 2 через зле мент ИЛИ 4 производ т фазирование распределител  3, а через формирователь 13 (анализатора фазы 6) устанавливают (сбрасывают) в исходное состо ние счетчики 8 анализаторов 1и 2 и счетный триггер 12 анализатора 6. . При поступлении на второй вход анализатора 6 двух импульсных сигналов (в интервале времени между сбрасывающими импульсами) на выходе счетного триггера 12 формируетс  импульсный сигнал, который через формирователь 13 также производит установку в начальное состо ние счетчиков 8 анализаторов 1 и 2 и счетного триггера 12 анализатора 6. При этом в устройстве групповой синхронизации приемника символьной 6 последовательности используетс  не только абсолютное решение (по вление импульсного сигнала на выходе элемента ИЛИ 4), что характерно дл  известного устройства групповой синхронизации приемника символьной последовательности , но также используетс  и формируемый на выходе счетного триггера 12 импульсный сигнал сомнительного решени  (по вл ющийс  при наличии сигнала на любых двух вторых выходах анализаторов 1 и 2 ). Таким образом, в предлагаемом устройстве групповой синхронизации приемника символьной последовательности из-за формировани  защитного интервала (характеризуемого превьш1ением числа накопленных комбинаций в данной фазе на определенную величину по отношению к числу накопленных кодовых комбинаций в любой другой фазе) достигаетс  более высока  помехоустойчивость поиска истинной фазы, а следовательно, и более высока  помехоустойчивость синхронизации.The goal is achieved by the fact that the symbol synchronization receiver in the group synchronization device contains the series-connected element OR and phase synchrophase analyzer, as well as the temporal pulse distributor and the synchrophase presence analyzers, the control inputs of which are connected to the corresponding outputs of the temporal pulse distributor, and the combined information inputs analyzers, the presence of a clock and the clock input of the temporal pulse distributor are Essentially, the information element and the clock inputs of the device introduced an additional element OR, the first inputs of the analyzers of the presence of a sync characteristic were connected to the corresponding inputs of the element OR, and the second outputs of the analyzers on the synchrograph sign were connected to the corresponding inputs of the additional element OR, the output of the additional element 20 OR was connected to the second input of the phase synchroscopic analyzer, the output of which is connected to the combined setup inputs of the analyzers of the presence of a sync characteristic, and The new input of the time pulse distributor is connected to the decoy of the OR element, and the additional output of the time pulse distributor is the output of the device. The synchrographic presence analyzer contains the series-connected element I, the pulse counter and the decoder of the upper and lower states of the pulse counter, the first and second outputs of the decoder of the upper and lower states of the counter, respectively, are connected to the inputs of the first and second pulse formers, the first and second inputs of the element Both and the installation input of the pulse counter are respectively the information, control and installation inputs of the analyzer for the presence of a sync characteristic, and the outputs of the first and second th pulse shaping are respectively Perdana and second vghodami presence sinhropriznaka analyzer. The sync pattern phase analyzer contains a serially connected counting trigger and a reset signal generator, the output of which is connected to the installation input of the counting trigger, the second inputs of the reset signal generator and the counting trigger are respectively the first and second sync pattern character analyzer, and the output of the reset signal generator It is captured by a synchrometer phase analyzer. The drawing shows a structural electrical circuit of the group synchronization device of the receiver of the symbol sequence. The device group synchronization device of the symbol sequence contains analyzers 1 and 2 of the presence of a sync characteristic, a temporal one, a distributor of 3 pulses, an OR 4 element, an additional element of the OR 5 and a phase 6 analyzer of a sync characteristic. The analyzers 1 and 2 of the presence of a synchronization feature contain the element AND 7, the pulse counter 8, the decoder 9 of the upper and lower counts, the first 10 and second 11 pulse formers. The phase 6 analyzer of the synchronization feature contains a counting trigger 12 and a shaper 13 of the reset signal. The device group synchronization receiver symbol sequence works as follows. The information and contact inputs of the group synchronization device of the receiver of the symbol sequence receive, respectively, the input information (symbol) sequence and clock pulses with a tracking frequency corresponding to the information sequence. The operation of the time distributor 3 provides an analysis of the input information sequence by the analyzers 1 and 2 in the corresponding phases shifted relative to each other by one information symbol. The analysis consists in accumulating with the counters of 8 analyzers 1 and 2 of the synchrograph: the minimum sufficient number of groups of characters. Decoders 9 analyze the state of counters 8. When a certain number of groups of CHARACTERS accumulate, the first and second outputs of the decoders 9 generate, respectively, pulsed signals of the upper threshold and lower threshold of the analysis of the presence of sync characteristics, which, respectively, through the first driver 10 arrive at the inputs of the element OR 4, and the second generator 11 - to the inputs of the additional element OR 5. The appearance of a pulse signal at the first output of the analyzer 1 and 2 corresponds to the absolute solution of synchronizing In one of the analysis phases, the pulse signals from the first output of the analyzers 1 and 2 are phased in the distributor 3 through the terminal OR 4, and through the imaging unit 13 (phase analyzer 6) the counters 8 of the analyzers 1 and 2 and counting trigger 12 analyzer 6.. When two pulse signals arrive at the second input of the analyzer 6 (in the time interval between drop pulses), a pulse signal is generated at the output of the counting trigger 12, which through the driver 13 also sets the initial state of the counters 8 of the analyzers 1 and 2 and the counting trigger 12 of the analyzer 6 In this case, in the group synchronization device of the receiver, the character 6 sequence is used not only the absolute solution (the appearance of a pulse signal at the output of the element OR 4), which is typical of The device of the group synchronization of the receiver of the symbol sequence is also used, but the pulse signal of the doubtful decision generated at the output of the counting trigger 12 (appearing when there is a signal at any two second outputs of the analyzers 1 and 2). Thus, in the proposed group synchronization device of the receiver of the symbol sequence, due to the formation of a guard interval (characterized by exceeding the number of accumulated combinations in a given phase by a certain amount relative to the number of accumulated code combinations in any other phase), a higher noise immunity of searching for the true phase is achieved, and consequently, higher noise immunity synchronization.

Claims (3)

1 ., УСТРОЙСТВО ГРУППОВОЙ СИНХРОНИЗАЦИИ ПРИЕМНИКА СИМВОЛЬНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ, содержащее последовательно соединенные элемент ИЛИ и анализатор фазы синхропризнака, а также временной распределитель импульсов и анализаторы наличия синхропризнака, управляющие входы которых подключены к соответствующим выходам временного распределителя импульсов, причем объединенные информационные входы анализаторов наличия синхропризнака и тактовый вход временного распределителя импульсов являются соответственно информационным и тактовым входами устройства, отличающее с я тем, что, с целью повышения помехоустойчивости синхронизации, в него введен дополнительный элемент ИЛИ, при этом первые выходы анализаторов наличия синхропризнака подсоединены к соответствующим входам элемента ИЛИ, а вторые выходы анализаторов наличия синхропризнака под соединены к соответствующим входам · дополнительного элемента ИЛИ, выход дополнительного элемента ИЛИ подсое динен к второму входу анализатора фазы синхропризнака, выход которого подсоединен к объединенным .установочным входам анализатора наличия синх~ ропризнака, а установочный вход временного распределителя импульсов подключен к выходу элемента ИЛИ, причем дополнительный выход временного распределителя импульсов яв ляется выходом устройства.1., GROUP SYNCHRONOUS RECEIVER DEVICE OF SYMBOL SEQUENCE, containing a series-connected OR element and a synchro-phase analyzer, as well as a time pulse distributor and synchro-signal analyzers, the control inputs of which are connected to the corresponding outputs of the temporary pulse distributor, moreover, the combined information and information inputs of the input of the temporary pulse distributor is respectively the information and clock input device, characterized in that, in order to increase the noise immunity of synchronization, an additional OR element is introduced into it, while the first outputs of the synchro-sign analyzers are connected to the corresponding inputs of the OR element, and the second outputs of the synchro-sign analyzers are connected to the corresponding inputs of the · additional OR element, the output of the additional OR element is connected to the second input of the synchro-phase analyzer, the output of which is connected to the integrated analysis setup inputs the presence of a sync sign, and the installation input of the temporary pulse distributor is connected to the output of the OR element, and the additional output of the temporary pulse distributor is the output of the device. 95 СП □595 SP □ 5 2. Устройство по π. 1, отличающееся тем, что анализатор наличия синхропризнака содержит последовательно соединенные элемент И, счетчик импульсов и дешифратор верхнего и нижнего состояний счетчика импульсов, первый и второй выходы дешифратбра верхнего и нижнего со>стояний счетчика подсоединены соответственно к входам первого и второго формирователей импульсов, при этом первый и второй йходы элемента И и установочный вход счетчика импульсов являются соответственно информационным, управляющим и установочным входами анализатора наличия синхропризнака, а выходы первого и второго формирователей импульсов являют ся соответственно первым и'вторым выходами анализатора наличия синхропризнака.2. The device according to π. 1, characterized in that the analyzer for the presence of a sync sign contains a series-connected element And, a pulse counter and a decoder of the upper and lower states of the pulse counter, the first and second outputs of the decoder of the upper and lower states of the counter are connected respectively to the inputs of the first and second pulse shapers, while the first and second inputs of the And element and the installation input of the pulse counter are respectively the information, control and installation inputs of the analyzer for the presence of a sync sign, and in the outputs of the first and second pulse shapers are, respectively, the first and second outputs of the analyzer for the presence of a sync sign. 3. Устройство по п. 1, отличающееся тем, что анализатор фазы синхропризнака содержит последовательно соединенные счетный триггер и формирователь сигнала сброса, выход которого подсоединен к установочному входу счетного триггера, при этом вторые входы формирователя сигнала сброса и счетного триггера являются соответственно первым и вторым входами анализатора фазы синхропризнака, а выход формирователя сигнала сброса является выходом анализа тора фазы синхропризнака.3. The device according to p. 1, characterized in that the synchro-phase analyzer contains a counted trigger and a reset signal shaper connected in series, the output of which is connected to the installation input of the counted trigger, while the second inputs of the reset signal shaper and the counted trigger are the first and second inputs, respectively the synchro phase sign analyzer, and the output of the reset signal former is the output of the synchro phase phase torus analyzer.
SU833587462A 1983-05-03 1983-05-03 Group locking device for character sequence receiver SU1116546A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833587462A SU1116546A1 (en) 1983-05-03 1983-05-03 Group locking device for character sequence receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833587462A SU1116546A1 (en) 1983-05-03 1983-05-03 Group locking device for character sequence receiver

Publications (1)

Publication Number Publication Date
SU1116546A1 true SU1116546A1 (en) 1984-09-30

Family

ID=21062056

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833587462A SU1116546A1 (en) 1983-05-03 1983-05-03 Group locking device for character sequence receiver

Country Status (1)

Country Link
SU (1) SU1116546A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 552721, кл. Н 04 L 7/02, 1975. 2. Авторское свидетельство СССР №.530471, кл. Н 04 L 7/00, 1972 (прототип) *

Similar Documents

Publication Publication Date Title
SU1116546A1 (en) Group locking device for character sequence receiver
SU1524190A1 (en) Code synchronization device
SU560360A1 (en) Device for demodulating frequency-shifted signals
SU1465827A1 (en) Device for measuring signal-to-noise ratio
SU1424044A1 (en) Remote control system
SU1515396A1 (en) Device for shaping video signal of inclined lines
SU907838A2 (en) Cyclic synchronization device
SU1350838A1 (en) Analyzer of state of cyclic clock receiver
SU640456A1 (en) Device for receiving selective call
SU1008921A1 (en) Device for cyclic synchronization at binary convolution coding
SU1107104A1 (en) Selector of standard time radio signals
SU1160582A1 (en) Cyclic synchronization device
SU1626352A1 (en) Single-shot pulse former
SU621114A1 (en) Arrangement for monitoring elementwise synchronization
SU1124437A1 (en) Device for phasing electronic telegraph receiver
SU1614117A1 (en) Device for receiving relative by-pulse signal
SU1287268A1 (en) Pulse sequence discriminator
SU1275747A2 (en) Device for selecting clock pulses
SU843273A1 (en) Cyclic synchronization device
RU2042266C1 (en) Selector of information pulses
SU915269A1 (en) Device for synchronizing m-sequence with inverse modulation
SU1206965A1 (en) Cycle synchronization device
SU1488971A1 (en) Clock-pulse shaper
SU1107314A1 (en) Synchronizing device
SU1113896A1 (en) Start-stop receiving device