SU1092509A2 - Устройство дл фиксации сбоев электронно-вычислительной машины - Google Patents

Устройство дл фиксации сбоев электронно-вычислительной машины Download PDF

Info

Publication number
SU1092509A2
SU1092509A2 SU823550216A SU3550216A SU1092509A2 SU 1092509 A2 SU1092509 A2 SU 1092509A2 SU 823550216 A SU823550216 A SU 823550216A SU 3550216 A SU3550216 A SU 3550216A SU 1092509 A2 SU1092509 A2 SU 1092509A2
Authority
SU
USSR - Soviet Union
Prior art keywords
zero
output
register
computer
inputs
Prior art date
Application number
SU823550216A
Other languages
English (en)
Inventor
Владимир Павлович Кузнецов
Николай Анатольевич Малов
Original Assignee
Предприятие П/Я А-1575
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1575 filed Critical Предприятие П/Я А-1575
Priority to SU823550216A priority Critical patent/SU1092509A2/ru
Application granted granted Critical
Publication of SU1092509A2 publication Critical patent/SU1092509A2/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

Изобретение относитс  к вычисли тельной технике, в частности к циф ровьтм вычислительным машинам с аппаратными и микропрограммными сдэедствами контрол , и может быть использовано в оборудовании диагно тики состо ни  ЭВМ. По основному авт.св. № 962913 известно устройство дл  фиксации сбоев электронно-вычислительной машины, содержащее регистр сбоев, причем первые единичные входы разр дов регистра сбоев образуют группу информационных входов устройства, нулевые входы разр дов регистра сбоев объединены между собой и соединены с входом начальных установ устройства, переключатель и блок поразр дной индикации, причем нуле Bfje выходы каждого триггера регист ра сбоев соединены с соответствуюиими входами блока поразр дной инд нации и через соответствующие конт ты переключател  с единичными вход ми остальных триггеров регистра сбоев 1, Недостатком известного устройст  вл етс  отсутствие возможности осуществить пуск ЭВМ после ее оста нова при сбое без нарушени  хода вычислительното процесса. Действительно , останов ЭВМ с помощью изЕ;естного устройства может быть про всегда в известьый момект гремени по сигналу ошибки в ЭВМ этом дл  остэно)эа ЭВМ,как и т с-сл€-(уч)ыего пуска , мокно использовать . например, сигналы с выхода Сегистра сбоев устройства), а после ;,уюЩий ее пуск лишь путем приведени известного .устройства в исходное состо ние в либой, а значит неопред -генньпЧ, момент времон ; по отношению к сигналам системы синхрон,чзации ЗВМ, Б пеэультате .чего ход вычислительного процесса в ма;:ине нарушает с   , У;; а 3 а н н ы и и е д о с а т о к приводи т к частому перезапуску программ ;г:ли других диагностических процедур, с помоьью когортлх .зе,п.етс  поиск нег ;;:- авносги, при STCM имеют месте :егфоизводктельные затоать; MauJHHKoго времек15. I Лел1 кзобретенк  - расширение 1чласса реглаеммх задач.. Поставленна  п.ель достигаетс  1;ем, что в устройство дл  фиксации сбоев электронно--вычислительной мгг1:::ины введены п--разр . выходной еГистр, п вторых, третий и п четнертых переключателей, причем втоРые нулевые входы п разр ;дов регис сбоев соединены через нормально разомкнутые контакты соответстзу ющих вторых переключателей с шиной кулевого потенциала, нулевой выход каждого i-ro разр да регистра сбое ( 1 1, 2, . п ) I соединен с ну.гге-ным входом п разр дов выходного регистра, каждый из п входов синхронизации устройства соединен с первыми нулевыми входами первой и второй групп соответствующего разр да выходного регистра, второй нулевой вход первой группы каждого разр да выходного регистра соединен через нормально замкнутые контакты соответствующего третьего переключател  с шиной нулевого потенциала, нулевой выход каждого предыдущего разр да выходного регистра за исключением п-го соединен/с вторыми нулевыми входами второй группы всех пос:и1едую1дих разр дов и,кроме перво.го4.« разр да, с соответствующими входами четвертого переключател , нулевой 1-зннод п-го разр да выходного регист-ра соединен с п-м входом четвертого переключател , второй нулевой вход второй группы первого разр да выходного регистра соединен с выходом переключател , нулевые выхбды п разр дов выходного регистра составл ют группу выходов устройства. На фиг. 1 представлена схема устройства дп  фиксации сбоев электронно-вычислительной машины; на фиг. 2пример построени  одного разр да выходного регистра устройства на элементах И-НЕ, ИЛИ-НЕ. Устройство содержит регистр 1 сбоев, группу информационных входов 2, вход 3 начальных установок устройства , блок 4 поразр дной индикацьи , переключатель 5, выход {ой регистр 6, группу входов синхронизации 7,, переключатели 8, переключатель 9 и переключатели 10. В ЭВМ клеет место наперед заданное временное соотношение между сигналами схеьы синхронизации (синхроимпульсами , каждый из которых имеет свой пор дковый номер ) и сигнала мЕл, вырабатываемыми в ходе вычислительного процесса, в том числе сртгналами о сбо х. Устройство позвол ет производить останов ЭВМ при по влении сигнала о сбое путем выдачи в ЭВМ сигналов, одновременно запрещающих выдачу в ЭВМ всех синхроимпульсов из схеглы синхронизации ЭВМ. Так как любому сигналу об ошибке соответствует синхроимпульс с вполне определенны1ч1 пор дковь.м номером, то можно/ утверждать , что останов ЭВМ производитс  по этому синхроимпульсу с номером, например, 1-м, После останова ЭВМ и анализа сбойной ситуации обслуживаюшим персоналам, устройство позвол ет произвести пуск ЭВМ путем сн ти  сигналов запрещени  на выдачу в ЭВМ синхроимпульсов из схемы синхронизации , при-чем вначале снимаетс  запрет на выдачу синхроимпульса с номером 1-i-1, затем - синхроимпульса с номером i + 2 и Т.Д. до тех пор, пока не будут сн ты сигналы запрета вы дачи всех.синхроимпульсов. При это прерванный при останове вычислител ный процесс в ЭВМ возобновл етс  без нарушений. Устройство работает следующим образом. Входы 2 регистра 1 сбоев устрой ва подключаютс  к цеп м ЭВМ, форми , рующим сигналы о сбо х. Входы 7 выходного регистра б подкл чаютс  к цеп м формировани  синхро импульсов схемы синхронизации ЭВМ в п р дке возрастани  пор дковых номеро синхроимпульсов, т.е. например, навх 7-1 подают сигнал синхроимпульса с пе вым пор дковым номером, на вход /-2 сигнал с вторым пор дковым номером и т,д., на последний вход 7-п подают синхроимпульс с последним пор д ковым номером дл  данной схемы син хронизации ЭВМ. Выходы разр дов выходного регист ра 6 устройства подключаютс  к ЭВМ таким образом, чтобы при установке в единичное состо ние эт х разр дов сигналы с выходов выходного регистра б запрещали поступление в узлы ЭВМ синхроимпульсов схемы синхронизации, но при этом не запрещали формирование синхроимпульсов схемой синхронизации, причем выход первого разр да выходного регистра подключаетс  к цепи запрета прохождени  в узлы ЭВМ синхроимпульса с вторым пор дковым номером, выход второго разр да выходного регистра - к цепи запрета синхроимпульса с третьим пор дковым номером и т.д., выход предпоследнего разр да - к цепи запрета синхроимпульса с последним пор дковым номером и выход последнего разр да - к цепи синхроимпульса с первьтм пор дковым номером. Затем устройство приводитс  в исходное состо ние путем подачи нулевого потенциала на вход 3, например, с помощью кнопки. При этом разр ды регистра 1 сбоев и выходного регистра 6 устанавливают с  в нулевое состо ние, на входы 7 устройства поступают сигналы из схемы синхронизации ЭВМ. После этого ЭВМ переводитс  в рабочий или диагностический режим, при котором про вл етс  сбой. С помощью регистра 1 сбоев опре дел етс  первоисточник сбо  в ЭВМ и производитс  ее останов, так как установка в единичное состо ние любого из разр дов регистра 1 сбоев приводит к установке в единичное состо ние одновременно всех разр дов выходного регистра 6 и соответ твенно к одновременному запрету на прохождение всех синхроимпульсов в узлы ЭВМ. В момент останова производ т все необходимые измерени  и определ ют в соответствии с алгоритмом работы ЭВМ пор дковый номер синхроимпульсов , по которому был сформи- рован зафиксированный сигнал сбо . Затем устанавливают в исходное ( нулевое } состо ние регистр 1 сбоев устройства путем подачи нулевого потенциала на нулевой вход установленного в единичное состо ние разр да этого регистра с помощью соответствующего переключател  10. Дл  последующего пуска ЭВМ необходимо установить в нулевое состо ние тот разр д выходного регистра 6, на нулевые входы которого подаетс  сигнал синхроимпульса , по которому был произведен останов ЭВМ. Это осуществл етс  путем размыкани  соответствующего переключател  8 и, соответственно, подачей разрешающего потенциала на нулевой вход разр да выходного регистра 6. При этом с приходом синхроимпульса (по которому произвели останов ) на нулевые входы данного разр да происходит установка этого разр да в нулевое состо ние и выдаетс  разрешение в схему синхронизации ЭВМ дл  выдачи в узлы ЭВМ синхроимпульса с пор дковым номером на единицу большим, чем номер синхроимпульса, по которому произвели останов. Одновременно разрешающий сигнал с нулевого выхода данного разр да выходного регистра б подаетс  на нулевой вход следующего разр да, который устанавливаетс  в нулевое состо ние с приходом на его нулевые входы синхроимпульса. Все последующие разр ды выходного регистра 6 устанавливаютс  в нулевое состо ние аналогично. Таким образом, сброс (установка в нулевое состо ние ) разр дов выходного регистра происходит автоматически поочередно по мере поступлени  синхроимпульсов схемьт синхронизации ЭВМ. Переключатель 9 устройства позвол ет в каждом конкретном случае применени  устройства оперативно измен ть число используемых в работе разр дов выходного регистра 6. Использование изобретени  позволит повысить удобства при работе с ЭВМ в услови х поиска неисправностей , сократить врем  на устранение отказов ЭВМ за счет исключени  перезапуска вычислительного процесса после его останова по сбою и, в результате, повысить производительность работы ЭВМ.
Фае. 2

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ФИКСАЦИИ СБОЕВ ЭЛЕКТРОННО-ВЫЧИСЛИТЕЛЬНОЙ МАДОННЫ, по авт.св. № 962913, отличающее с я тем, что, с целью расширения класса решаемых задач, в него введены п-раэрядный выходной регистр,ηвторых, третий и η четвертых переключателей, причем вторые нулевые входа ь разрядов регистра сбоев соединены через нормально разомкнутые контакты соответствующих вторых переключателей с шиной нулевого потенциала, нулевой выход декаждого i-ro разряда регистра сбоев (ΐ=1,2,...,п) соединен с i-м нулевым входом η разрядов выходного регистра, каждый из η входов синхронизации устройства соединен с первыми нулевыми входами первой и второй групп соответствующего разряда выходного регистра, второй нулевой вход первой группы каждого разряда выходного регистра соединен через нормально замкнутые контакты соответствующего третьего переключателя с шиной нулевого потенциала, нулевой выход каждого предыдущего разряда выходного регистра за исключением η-го соединен с вторыми нулевыми входами второй группы всех последующих разрядов и,кроме первого разряда (с соответствующими входами „ четвертого переключателя, нулевой § выход η-го разряда выходного регистра соединен с η-м входом четвертого переключателя, второй нулевой вход второй группы первого разряда выходного регистра соединен с выходом переключателя, нулевые выходы η разрядов выходного регистра составляют группу выходов устройства*
    SU ,„1092 '1 092509
SU823550216A 1982-12-24 1982-12-24 Устройство дл фиксации сбоев электронно-вычислительной машины SU1092509A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823550216A SU1092509A2 (ru) 1982-12-24 1982-12-24 Устройство дл фиксации сбоев электронно-вычислительной машины

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823550216A SU1092509A2 (ru) 1982-12-24 1982-12-24 Устройство дл фиксации сбоев электронно-вычислительной машины

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU962913 Addition

Publications (1)

Publication Number Publication Date
SU1092509A2 true SU1092509A2 (ru) 1984-05-15

Family

ID=21048885

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823550216A SU1092509A2 (ru) 1982-12-24 1982-12-24 Устройство дл фиксации сбоев электронно-вычислительной машины

Country Status (1)

Country Link
SU (1) SU1092509A2 (ru)

Similar Documents

Publication Publication Date Title
US4071911A (en) Machine control system with machine serializing and safety circuits
US4497059A (en) Multi-channel redundant processing systems
US5450573A (en) Device for monitoring the functioning of external synchronization modules in a multicomputer system
SU1109073A3 (ru) Устройство дл контрол синхросигналов
SU1092509A2 (ru) Устройство дл фиксации сбоев электронно-вычислительной машины
US3278852A (en) Redundant clock pulse source utilizing majority logic
JPH1078896A (ja) 産業用電子計算機
SU1315982A1 (ru) Устройство тестового контрол цифровых блоков
SU1145322A2 (ru) Многоканальное программно-временное устройство
SU1397917A1 (ru) Двухканальное устройство дл контрол и восстановлени процессорных систем
SU1336015A1 (ru) Устройство дл отладки вычислительной системы
JP2588290B2 (ja) データ入出力システム
SU559238A1 (ru) Устройство управлени с контролем
SU1297050A1 (ru) Устройство дл контрол срабатывани клавиш наборного пол
SU1686454A1 (ru) Микропроцессорна система
SU636638A2 (ru) Устройство дл моделировани процессов обслуживани нестационарных потоков за вок с приоритетом
SU1603389A1 (ru) Устройство дл контрол последовательностей импульсов
SU1104696A1 (ru) Трехканальна мажоритарно-резервированна система
SU1206785A1 (ru) Устройство дл контрол цифровых блоков
SU783994A2 (ru) Резервированный счетчик импульсов
SU1164714A1 (ru) Устройство дл контрол электропитани электронных вычислительных машин
SU964647A1 (ru) Устройство дл тестового контрол цифровых вычислительных машин
SU798848A1 (ru) Трехканальный резервированныйРАСпРЕдЕлиТЕль иМпульСОВ
JP2749994B2 (ja) 数値制御装置
SU1474662A1 (ru) Устройство контрол операций ввода-вывода