Изобретение относитс к цифровой измерительной и вычислительной тех , нике и может быть использовано в ци ровых вычислительных машинах, измерительньГх приборах, системах телепередачи информации дл преобразова ни пр мого двоично-дес тичного кода в обратный и наоборот. Известен преобразователь кодов, содержащий элементы И, элементы ИЛИ выходы элементов И подключены к соответствующим входам элементов ИЛИ 1. Недостаток указанного преобразов тел - ограниченные функциональные возможности. Наиболее близким к предлагаемому вл етс частотно-цифровое измерительное устройство, содержащее преобразователь кодов, состо щий из трех элементов равнозначности, вход и выход первого из которых соединены соответственно с входом и выходом преобразовател , двух.элементов И-НЕ, выход первого из которых соединен с входом второго 2 . Недостаток известного преобразовател - ограниченные.функциональные возможности. Цель изобретени - расширение функциональных возможностей. Указанна цель достигаетс тем, что в преобразователь кодов, содержащей три элемента равнозначности, вход и выход первого из которых соединен соответственно с входом и выходом преобразовател , два элемента И-НЕ, выход первого из которых соединен с входом второго, вве-дены третий элемент И-НЕ, элемент И двоичный счетчик и регистр сдвига, причем первый и второй выходы счетчика подключены к входам третьего элемента равнозначности и соответст венно к второму входу второго и пер вому входу третьего элемента И-НЕ, Выход которого соединен с входом первого элемента И-НЕ, пр мой выход регистра сдвига, подключен к второму входу третьего элемента И-НЕ, а инверсный выход регистра сдвига к второму входу первого элемента И-НЕ, выход второго элемента И-ИЕ подключен к входу второго элемента равнозначности, к второму входу которого подключен вйход третьего эле мента равнозначности, а выход второ го элемента равнозначности подключе к входу элементов И, к второму входу которого подключена управл юща шина преобразовател , а выход элемента И подключен к второму входу первого элемента равнозначности, вход регистра сдвига подключен к входу преобразовател , шина тактовы импульсов подключена к входу счетчи ка и тактовому входу регистра сдвига , вход установки в исходное состо ние преобразовател подключен к входу установки в ноль счетчика. , На чертеже представлена функциональна схема преобразовател кодов. Схема содержит вход 1 преобразовател , э-дементы 2-4 равнозначности, элемент И 5, двоичный -счетчик 6, регистр 7 сдвига, элементы И-НЕ 8-10, управл ющую шину 11, шину 12 тактовых импульсов, выход 13 преобразовател , вход 14 установки в ноль счетчика . Вход 1 преобразовател подключен к входу элемента 2 равнозначности и к информационно1н1у входу регистра 7 сдвига. Шина 11 подключена к входу элемента И 5, к второму входу которого подключен выход элемента 3 равнозначности, а выход элемента И 5 подключен к входу элемента 2 равнозначности, выход котррого вл етс выходом 13 преобразовател . К входам элемента 3 равнозначности подключены выходы элементов 4 равнозначности и И-НЕ 10, а к входам элемента 4 равнозначности - выходы счетчика 6. Выход элемента И-НЕ 8 подключен к входу .элемента И-НЕ 9, а выход элемента И-НЕ 9 - к входу элемента И-НЕ 10. К входам элемента И-НЕ 8 подключены соответственно пр мой выход второго разр да регистра 7 сдвига и младшего разр да счетчика б. К второму входу элемента И-НЕ9 подключен инверсный выход первого разр да регистра 7 сдвига. К второму входу элемента И-НЕ 10 подключен выход старшего разр да счетчика 6. Шина 12 подключена к тактовому входу регистра 7 сдвига и счетному входу счетчика б. Вход 14 установки подключен к входу установки в нуль счетчика 6. В табл. 1 приведены правила, по которым работает элемент равнозначности . Таблица I Перевод пр мого двоично-дес тичного кода в обратный осуществл етс согласно табл. 2. Преобразователь имеет два режима работы: преобразовани кодов и пере дачи без. преобразовани . При отсутствии необходимости в преобразовании кодов на управл ю щую шину 11 необходимо подать О. При этом на входе элемента 2 равно значности, подключенного к выходу элемента И 5, тоже О. Поэтому эл мент 2 становитс логическим повто рителем сигналов на своем втором входе. Следовательно, на выходе 13 преобразовател сигналы вл ютс повторением сигналов на входе 1 преобразовател . При необходимости в преобразова нии кодов на шину 11 поступает 1 котора открывает элемент И 5. Перед началом преобразовани счетчик б установлен в О. Преобразуемое число поступает на вход 1 младшими разр дами впере Ори нулевом.положении счетчика б на выходе элемента 4 равнозначности О, а на выходе элемента И-НЕ 1 присутствует 1. На выходе элемен тов 3 равнозначности и И 5 также присутствует 1. Поэтому элемент равнозначности в нулевом положении счетчика 6 инвертирует входной сиг нал (при преобразовании пр ьюго ко да в обратный младший разр д долже быть проинвертирован, как это видн из табл. 2). С приходом первого (младшего) разр да счетчик б уста: навливаетс тактовым импульсом с ш ны 12 в положение 10. Затем на вход преобразовател подаетс второй разр д двоично-дес тичного кода. На выходе элемента 4 равнозначности возникает 1, а на выходе элементов 3 равнозначности и И 5 возникает О. Элемент 2 равнозначности не измен ет слгнала с входа 1 и пропускает его н.х выход 13 (согласно табл. второй разр д числа при преобразовании кодов не измен етс ). В следующем такте при положении счетчика б 01 на вход 1 преобразовател поступает третий разр д преобразуемого кода. На выходе элемента И-НЕ 10 по витс инверсное состо ние младшего разр да регистра 7 , куда при предыдущем добавлении 1 в счетчик б записалс второй разр д преобразуемого числа. На выходе элемента 4 равнозначности при этом будет 1, поэтому элемент 3 равнозначности инвертирует сигнал, поступающий на его второй вход с выхода элемента И-НЕ 10. Таким образом, в этом такте на вход элемента 2 равнозначности с выхода элемента И 5 поступает состо ние .второго разр да преобразуемого числа, которое управл ет работой элемента 2 равнозначности. Согласно табл. 2, третий разр д должен быть проинвертирован при преобразовании кодов, если второй разр д находитс в состо нии 1. |Элемент 2 равнозначности в рассматриваемом такте выполн ет такое преобразование , ч В следующем такте счетчик 6 установлен в состо ние 11, в регистре сдвига находитс 2-ft и 3-ft разр ды преобразуемого числа, а на вход преобразовател поступает 4-й разр д преобразуемого числа. При этом согласно табл. 2 только при нулевом состо нии 2-го и 3-го разр да 4-й разр д должен быть проинвертирован. Рассмотрим этот случай. Только при нулевом состо нии раз р дов регистра 7 сдвига на обоих входах элемента И-НЕ 9 будет 1. В этом случае 1 будет и на выходе элемента И-НЕ 10, а так как на выходе элемента 4 равнозначности будет О,то на выходе элемента 3 равнозначности будет 1, котора через элемент И 5 поступит на вход элемента 2 равнозначности. Произойдет инверси старшего разр да преобразуемого числа. При любом другом состо нии раэр дов регистра 7 на двух входах элемента И-НЕ 9 не будет двух единиц, так как при 1 в младшем разр де регистра 7 О поступит на верхний (по схеме) вход элемента И-НЕ 9, а при 1 поступит на в старшем разр де вход элемента И-НЕ 9, подключенный к выходу элемента И-НЕ 8. Таким образом, при нулевом положении разр дов регистра 7 на выходе
элемента И-НЕ 9 будет 1, на выходе элемента И-НЕ 10 - О, на выходах элементов 4. и 3 равнозначности и И 5 - нули, инверси 4-го разр да
не произойдет, что соответствует
.табл. 2 преобразовани .
Таким образом, преобразователь позвол ет осуществить преобразование пр мого двоично-дес тичного кода в обратный и работает в последо .вательном коде без функциональной задержки.