SU1058047A1 - Преобразователь кодов - Google Patents

Преобразователь кодов Download PDF

Info

Publication number
SU1058047A1
SU1058047A1 SU823492666A SU3492666A SU1058047A1 SU 1058047 A1 SU1058047 A1 SU 1058047A1 SU 823492666 A SU823492666 A SU 823492666A SU 3492666 A SU3492666 A SU 3492666A SU 1058047 A1 SU1058047 A1 SU 1058047A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
equivalence
converter
shift register
Prior art date
Application number
SU823492666A
Other languages
English (en)
Inventor
Виктор Григорьевич Брандорф
Владимир Леонидович Котляров
Иван Петрович Паралюх
Original Assignee
Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Львовский Лесотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола, Львовский Лесотехнический Институт filed Critical Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority to SU823492666A priority Critical patent/SU1058047A1/ru
Application granted granted Critical
Publication of SU1058047A1 publication Critical patent/SU1058047A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ КОДОВ, содержащий три элемента равнозначности , вход и выход первого из которых соединены соответственно с входом и выходом преобразовател , два элемента И-НЕ, выход первого из которых соединен с входом второго , о тлич ающи и с  тем, что, с целью расширени  функциональных возможностей, в него введены третий элемент И-НЕ, элемент И, двоичный счетчик и регистр сдвига, причем первый и второй выхода счетчика подключены к входам третьего элемента равнозначности и соответственно к второму входу второго и первому входу третьего элемента И-НЕ, выход которого соединен с входом первого элемента И-НЕ, пр мой выход регистра сдвига подключен к второму входу третьего элемента И-НЕ, а инверсный выход регистра сдвига - к второму входу первого элемента И-НЕ, выход второго элемента И-НЕ подключен к входу второго элемента равнозначности , к второму входу которого подключен выход третьего элемента равнозначности, а выход второго элемента равнозначности подключен к входу элемента И, к второму входу которого подключена управл юща  шиКл на преобразовател , а выход элемента И подключен к второму входу первого элемента равнозначности, вход регистра сдвига подключен к входу преобразовател , шина тактовых импульсов подключена к входу счетчика и TaKTOBOMiy входу регистра сдвига, вход установки в исходное состо ние преобразовател  подключен к вхоО1 ду установки а ноль счетчика. оо о 4;

Description

Изобретение относитс  к цифровой измерительной и вычислительной тех , нике и может быть использовано в ци ровых вычислительных машинах, измерительньГх приборах, системах телепередачи информации дл  преобразова ни  пр мого двоично-дес тичного кода в обратный и наоборот. Известен преобразователь кодов, содержащий элементы И, элементы ИЛИ выходы элементов И подключены к соответствующим входам элементов ИЛИ 1. Недостаток указанного преобразов тел  - ограниченные функциональные возможности. Наиболее близким к предлагаемому  вл етс  частотно-цифровое измерительное устройство, содержащее преобразователь кодов, состо щий из трех элементов равнозначности, вход и выход первого из которых соединены соответственно с входом и выходом преобразовател , двух.элементов И-НЕ, выход первого из которых соединен с входом второго 2 . Недостаток известного преобразовател  - ограниченные.функциональные возможности. Цель изобретени  - расширение функциональных возможностей. Указанна  цель достигаетс  тем, что в преобразователь кодов, содержащей три элемента равнозначности, вход и выход первого из которых соединен соответственно с входом и выходом преобразовател , два элемента И-НЕ, выход первого из которых соединен с входом второго, вве-дены третий элемент И-НЕ, элемент И двоичный счетчик и регистр сдвига, причем первый и второй выходы счетчика подключены к входам третьего элемента равнозначности и соответст венно к второму входу второго и пер вому входу третьего элемента И-НЕ, Выход которого соединен с входом первого элемента И-НЕ, пр мой выход регистра сдвига, подключен к второму входу третьего элемента И-НЕ, а инверсный выход регистра сдвига к второму входу первого элемента И-НЕ, выход второго элемента И-ИЕ подключен к входу второго элемента равнозначности, к второму входу которого подключен вйход третьего эле мента равнозначности, а выход второ го элемента равнозначности подключе к входу элементов И, к второму входу которого подключена управл юща  шина преобразовател , а выход элемента И подключен к второму входу первого элемента равнозначности, вход регистра сдвига подключен к входу преобразовател , шина тактовы импульсов подключена к входу счетчи ка и тактовому входу регистра сдвига , вход установки в исходное состо ние преобразовател  подключен к входу установки в ноль счетчика. , На чертеже представлена функциональна  схема преобразовател  кодов. Схема содержит вход 1 преобразовател , э-дементы 2-4 равнозначности, элемент И 5, двоичный -счетчик 6, регистр 7 сдвига, элементы И-НЕ 8-10, управл ющую шину 11, шину 12 тактовых импульсов, выход 13 преобразовател , вход 14 установки в ноль счетчика . Вход 1 преобразовател  подключен к входу элемента 2 равнозначности и к информационно1н1у входу регистра 7 сдвига. Шина 11 подключена к входу элемента И 5, к второму входу которого подключен выход элемента 3 равнозначности, а выход элемента И 5 подключен к входу элемента 2 равнозначности, выход котррого  вл  етс  выходом 13 преобразовател . К входам элемента 3 равнозначности подключены выходы элементов 4 равнозначности и И-НЕ 10, а к входам элемента 4 равнозначности - выходы счетчика 6. Выход элемента И-НЕ 8 подключен к входу .элемента И-НЕ 9, а выход элемента И-НЕ 9 - к входу элемента И-НЕ 10. К входам элемента И-НЕ 8 подключены соответственно пр мой выход второго разр да регистра 7 сдвига и младшего разр да счетчика б. К второму входу элемента И-НЕ9 подключен инверсный выход первого разр да регистра 7 сдвига. К второму входу элемента И-НЕ 10 подключен выход старшего разр да счетчика 6. Шина 12 подключена к тактовому входу регистра 7 сдвига и счетному входу счетчика б. Вход 14 установки подключен к входу установки в нуль счетчика 6. В табл. 1 приведены правила, по которым работает элемент равнозначности . Таблица I Перевод пр мого двоично-дес тичного кода в обратный осуществл етс  согласно табл. 2. Преобразователь имеет два режима работы: преобразовани  кодов и пере дачи без. преобразовани . При отсутствии необходимости в преобразовании кодов на управл ю щую шину 11 необходимо подать О. При этом на входе элемента 2 равно значности, подключенного к выходу элемента И 5, тоже О. Поэтому эл мент 2 становитс  логическим повто рителем сигналов на своем втором входе. Следовательно, на выходе 13 преобразовател  сигналы  вл ютс  повторением сигналов на входе 1 преобразовател . При необходимости в преобразова нии кодов на шину 11 поступает 1 котора  открывает элемент И 5. Перед началом преобразовани  счетчик б установлен в О. Преобразуемое число поступает на вход 1 младшими разр дами впере Ори нулевом.положении счетчика б на выходе элемента 4 равнозначности О, а на выходе элемента И-НЕ 1 присутствует 1. На выходе элемен тов 3 равнозначности и И 5 также присутствует 1. Поэтому элемент равнозначности в нулевом положении счетчика 6 инвертирует входной сиг нал (при преобразовании пр ьюго ко да в обратный младший разр д долже быть проинвертирован, как это видн из табл. 2). С приходом первого (младшего) разр да счетчик б уста: навливаетс  тактовым импульсом с ш ны 12 в положение 10. Затем на вход преобразовател  подаетс  второй разр д двоично-дес тичного кода. На выходе элемента 4 равнозначности возникает 1, а на выходе элементов 3 равнозначности и И 5 возникает О. Элемент 2 равнозначности не измен ет слгнала с входа 1 и пропускает его н.х выход 13 (согласно табл. второй разр д числа при преобразовании кодов не измен етс ). В следующем такте при положении счетчика б 01 на вход 1 преобразовател  поступает третий разр д преобразуемого кода. На выходе элемента И-НЕ 10 по витс  инверсное состо ние младшего разр да регистра 7 , куда при предыдущем добавлении 1 в счетчик б записалс  второй разр д преобразуемого числа. На выходе элемента 4 равнозначности при этом будет 1, поэтому элемент 3 равнозначности инвертирует сигнал, поступающий на его второй вход с выхода элемента И-НЕ 10. Таким образом, в этом такте на вход элемента 2 равнозначности с выхода элемента И 5 поступает состо ние .второго разр да преобразуемого числа, которое управл ет работой элемента 2 равнозначности. Согласно табл. 2, третий разр д должен быть проинвертирован при преобразовании кодов, если второй разр д находитс  в состо нии 1. |Элемент 2 равнозначности в рассматриваемом такте выполн ет такое преобразование , ч В следующем такте счетчик 6 установлен в состо ние 11, в регистре сдвига находитс  2-ft и 3-ft разр ды преобразуемого числа, а на вход преобразовател  поступает 4-й разр д преобразуемого числа. При этом согласно табл. 2 только при нулевом состо нии 2-го и 3-го разр да 4-й разр д должен быть проинвертирован. Рассмотрим этот случай. Только при нулевом состо нии раз р дов регистра 7 сдвига на обоих входах элемента И-НЕ 9 будет 1. В этом случае 1 будет и на выходе элемента И-НЕ 10, а так как на выходе элемента 4 равнозначности будет О,то на выходе элемента 3 равнозначности будет 1, котора  через элемент И 5 поступит на вход элемента 2 равнозначности. Произойдет инверси  старшего разр да преобразуемого числа. При любом другом состо нии раэр дов регистра 7 на двух входах элемента И-НЕ 9 не будет двух единиц, так как при 1 в младшем разр де регистра 7 О поступит на верхний (по схеме) вход элемента И-НЕ 9, а при 1 поступит на в старшем разр де вход элемента И-НЕ 9, подключенный к выходу элемента И-НЕ 8. Таким образом, при нулевом положении разр дов регистра 7 на выходе
элемента И-НЕ 9 будет 1, на выходе элемента И-НЕ 10 - О, на выходах элементов 4. и 3 равнозначности и И 5 - нули, инверси  4-го разр да
не произойдет, что соответствует
.табл. 2 преобразовани .
Таким образом, преобразователь позвол ет осуществить преобразование пр мого двоично-дес тичного кода в обратный и работает в последо .вательном коде без функциональной задержки.

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ КОДОВ, ’ содержащий три элемента равнозначности, вход и выход первого из которых соединены соответственно с входом и выходом преобразователя, два элемента И-НЕ, выход первого из которых соединен с входом второго, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены третий элемент И-НЕ, элемент И, двоичный счетчик и регистр сдвига, причем первый и второй выхода счет чика подключены к входам тр'ётьего элемента равнозначности и соответственно к второму входу второго и первому входу третьего элемента И-НЕ, выход которого соединен с входом первого элемента И-НЕ, прямой выход регистра сдвига подключен к второму входу третьего элемента И-НЕ, а инверсный выход регистра сдвига - к второму входу первого элемента И-НЕ, выход второго элемента И-НЕ подклю чен к входу второго элемента равнозначности, к второму входу которого подключен выход третьего элемента равнозначности, а выход второго элемента равнозначности подключен к входу элемента И, к второму входу которого подключена управляющая шина преобразователя, а выход элемента И подключен к второму входу первого элемента равнозначности, вход регистра сдвига подключен к входу преобразователя, шина тактовых импульсов подключена к входу счетчика и тактовому входу регистра сдвига, вход установки в исходное состояние преобразователя подключен к входу установки & ноль счетчика.
    1053047
SU823492666A 1982-09-22 1982-09-22 Преобразователь кодов SU1058047A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823492666A SU1058047A1 (ru) 1982-09-22 1982-09-22 Преобразователь кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823492666A SU1058047A1 (ru) 1982-09-22 1982-09-22 Преобразователь кодов

Publications (1)

Publication Number Publication Date
SU1058047A1 true SU1058047A1 (ru) 1983-11-30

Family

ID=21029546

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823492666A SU1058047A1 (ru) 1982-09-22 1982-09-22 Преобразователь кодов

Country Status (1)

Country Link
SU (1) SU1058047A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 408456, кл. Н 03 К 13/02i, 1974. 2. Авторское свидетельство СССР по. за вке 3273584/18-21, кл. 6 01 R 23/00, 27.01.82. . *

Similar Documents

Publication Publication Date Title
SU1058047A1 (ru) Преобразователь кодов
US3564225A (en) Serial binary coded decimal converter
SU964642A1 (ru) Приоритетное устройство
SU1476470A1 (ru) Устройство дл формировани свертки по модулю три
SU1282143A1 (ru) Устройство дл ввода информации
SU1247773A1 (ru) Устройство дл измерени частоты
SU1578810A1 (ru) Преобразователь непозиционного кода в двоичный код
SU826280A1 (ru) МНОПЖАНАЛЬНОе УСТРОЙСТВО ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ
SU1174919A1 (ru) Устройство дл сравнени чисел
SU717756A1 (ru) Устройство дл определени экстремального числа
SU767973A1 (ru) Счетчик импульсов с визуальной индикацией
SU983566A1 (ru) Частотно-цифровое измерительное устройство
SU1229966A1 (ru) Реверсивный преобразователь двоичного кода в двоично-дес тичный код
SU1444782A1 (ru) Устройство дл формировани тестов
SU647684A1 (ru) Устройство дл извлечени квадратного корн
SU785865A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU1179545A1 (ru) Преобразователь частоты в код
SU881720A1 (ru) Устройство дл ввода информации
SU832598A1 (ru) Буферное запоминающее устройство
SU1354191A1 (ru) Микропрограммное устройство управлени
SU1218386A1 (ru) Устройство дл контрол схем сравнени
SU549802A1 (ru) Преобразователь параллельного двоичного кода в число-импульсный код
SU1053100A1 (ru) Устройство дл определени среднего из нечетного количества чисел
SU813434A1 (ru) Устройство дл контрол регистраСдВигА
SU949823A1 (ru) Счетчик