SU1050099A1 - Device for forming pulse trains - Google Patents

Device for forming pulse trains Download PDF

Info

Publication number
SU1050099A1
SU1050099A1 SU823441387A SU3441387A SU1050099A1 SU 1050099 A1 SU1050099 A1 SU 1050099A1 SU 823441387 A SU823441387 A SU 823441387A SU 3441387 A SU3441387 A SU 3441387A SU 1050099 A1 SU1050099 A1 SU 1050099A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
elements
output
group
Prior art date
Application number
SU823441387A
Other languages
Russian (ru)
Inventor
Николай Евгеньевич Платонов
Александр Михайлович Воловик
Юрий Дмитриевич Ивасенко
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU823441387A priority Critical patent/SU1050099A1/en
Application granted granted Critical
Publication of SU1050099A1 publication Critical patent/SU1050099A1/en

Links

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРО ВАНИЯ СЕРИЙ ИМПУЛЬСОВ, содержа щёе первую и вторую группы счетчиков им-, пульсов с переменным коэффициентом пег ресчета, триггер,-первый и второй выходы которого соединены соответственно с первыми вводами первого и второго элементов И, вторые входы которых соединены с входной шиной, отличающеес  тем, что, с целью расширени  функциональных возможностей, в него дополнительно введены три элемента ИЛИ-НЕ, два кольцевых регистра сдвига, два блока элементов И, два многобходовых элемента И, выход первого из которых под ключей к первому входу триггера и к вхо .ду первого кольцевого регистра сдвига, вы1ходЫ которого через последовательно соеди .ненные первый блок элементов И и первую группу счетчиков импульсов с перемеины«4 , Коэффициентом пересчета подключены к: входам первого многовходовЬго элемента И выход второго многовходового элемента И через первый элемент ИЛИ-НЕ соединен с вторым входом триггера и непосредственно с входом второго коу1ьцевого регистра сдвига , выходы которого через последовательно соединенные второй блок элементов И и вторую группу счетчиков импульсов с переменным коэффициентом пересчета подключены к входам второго многовходового элемента И, причем выход первого элемента И подключен к вторым входам первого блока элементов И и к первому входу второго элемента ИЛИ-НЕ, выход которого соединен с вторыми входами второй группы счетчиков импульсов с переменным коэффициентом пересчета, выход второго элемента И I подключен к вторым входам второго блока элементов И и к первому входу третьего (Л элемента ИЛИ-НЕ, выход которого соединен с вторыми входами первой группы счетчиков импульсов с. переменным коэффициентом пересчета, при этом установочный вход первого кольцевого регистра сдвига соединен с вторыми входами всех элементов ИЛИНЕ , с установочным входом второго кольцеч. пого регистра сдвига и с шиной начальной :установки. СП CD СОDEVICE FOR THE FORMIRA VANIYA SERIES OF PULSES, containing the first and second groups of im-, pulses with a variable peg count, trigger, - the first and second outputs of which are connected respectively to the first inputs of the first and second elements And, the second inputs of which are connected to the input bus , characterized in that, in order to expand its functionality, three OR-NOT elements, two ring shift registers, two AND blocks, two AND multi-pass elements, the output of the first of which are d keys to the first input of the trigger and to the input of the first ring shift register, the outputs of which through sequentially connected the first block of elements AND and the first group of pulse counters from variable 4, the conversion factor are connected to: the inputs of the first multiple input element And the output of the second multiple input element AND through the first element OR is NOT connected to the second input of the trigger and directly to the input of the second commu- nated shift register, the outputs of which through serially connected second block of elements And and second The second group of pulse counters with a variable conversion factor is connected to the inputs of the second multi-input element AND, the output of the first element AND is connected to the second inputs of the first block of elements AND to the first input of the second element OR NOT, the output of which is connected to the second inputs of the second group of pulse counters variable conversion factor, the output of the second element And I is connected to the second inputs of the second block of elements AND And to the first input of the third (L element OR NOT, the output of which is connected to the second inputs of the first oh group of pulse counters with. variable conversion factor, while the installation input of the first ring shift register is connected to the second inputs of all elements of the ILINE, with the installation input of the second annular ring. Pogo shift register and bus initial: installation. JV CD CO

Description

Изобретение относитс  к импульсной технике и может быть использовано в уст-ройствах вычислительной техники, где необходимо формирование переменной импульс-, ной последовательности.The invention relates to a pulse technique and can be used in computing devices where it is necessary to form a variable pulse sequence.

Известно устройство дл  формировани  серий импульсов, содержащее первую и вторую группы счетчиков импульсов с переменным коэффициентом пересчета, триггер, первый и второй выходы которого соединена соответственно с первыми -входами первого и второго элементов И, вторые входы которых соединены с входной шиной, триггер н два элемента И {. Известное устройство позвол ет регулировать длительность паузы между сери ми импульсов, но Hf позвол ет рег-улировать число импульсов в серии. Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет регулировани  числа импульсов в I Поставленна  цель достигаетс  тем, что в устройство дл  формировани  серий импульсов , содержащее первую и вторую группы счетчиков импульсов с переменным коэф фициентом пересчета, триггер, первый и это рой выходы которого соединены соответственно с первыми входами первого и второго элементов И, вторые сходы которых соединены с входной шиной, дополнительно введены три элемента ИЛИ-НЕ, два кольцевых регистра сдвига, два блока элементов И, два многовходовых элемента И, выход первого из которых подключен к первому входу триггера и к входу первого кольцевого регистра сдвига, выходы которого через последовательно соединенные первый блок элементов И и первую группу счетчиков импульсов с переменным коэффициентом пересчета подключены к входам первого многовходового элемента И через первый элемент ИЛИ-НЕ соединен с вторым входом триггера и непосредственно с входом второго кольцевого регистра сдвига, выходьГ которого через последовательно соединенные второй блок элементов И и вторую группу счетчиков импульсов с переменным коэффициентом пересчета подключены к входам второго многовходового элемента И, причем вы ход первого элемента И подключен к вторым Входам первого блока элементов Инк перво-г у входу второго элемента ИЛИ-НЕ, выход Которого соединен с вторыми входами второй |руппы. счетчиков импульсов с переменнымг /коэффициентом пересчета, выход второго элемента И подключен к вторым входам блока элементов Инк первому входу третьего элемента ИЛИ-НЕ, выход которого соединен с вторыми входами первой группы .счетчиков импульсов .с переменным коэфiфициeнтoм пересчета при этом установоч-. ч«..ч..-.д.. ..- ...„ .. .. .v,™ v-.-.-v.,. 1|ГыГ вхоТ кадьцйото СДйига соединен с вторыми входами все |элементов ИЛИ-НЕ, с установочным .вхо4 A device for forming a series of pulses is known, comprising first and second groups of pulse counters with a variable conversion factor, a trigger, the first and second outputs of which are connected respectively to the first inputs of the first and second elements I, the second inputs of which are connected to the input bus, trigger two elements And {. The known device allows adjusting the duration of the pause between a series of pulses, but Hf allows to regulate the number of pulses in a series. The aim of the invention is to expand the functionality of the device by adjusting the number of pulses in I. The goal is achieved in that the device for forming a series of pulses containing the first and second groups of pulse counters with a variable conversion factor, the trigger, the first and this swarm whose outputs are connected respectively, with the first inputs of the first and second elements And, the second gatherings of which are connected to the input bus, additionally introduced three elements OR NOT, two ring shift registers, d WA block of elements And two multi-input elements And, the output of the first of which is connected to the first input of the trigger and to the input of the first ring shift register, the outputs of which are connected to the inputs of the first multi-input through the series-connected first block of elements AND and the first group of pulse counters with a variable conversion factor element AND through the first element OR is NOT connected to the second input of the trigger and directly to the input of the second ring shift register, the output of which is through serially connected the second block of AND elements and the second group of pulse counters with a variable conversion factor are connected to the inputs of the second multi-input element AND, and the output of the first element AND is connected to the second Inputs of the first block of Ink elements the first-y input of the second element OR NOT, the output of which is connected to the second inputs of the second group | pulse counters with variable g / conversion factor, the output of the second element AND is connected to the second inputs of the block of Inc. elements to the first input of the third OR-NOT element, the output of which is connected to the second inputs of the first group of pulse counters. with the variable conversion factor. h ".. h ..-. d .. ..- ...„ .. .. .v, ™ v -.-.- v.,. 1 | GyG input Kadytsyoto SDyiga connected to the second inputs of all | elements OR NOT, with the installation .Inkho4

дом второго кольцевого регистра сдвига и с шиной начальной установки.the house of the second ring shift register and the initial installation bus.

На чертеже представлена функциональна  блок-схема устройства дл  формировани  серий импульсов.The drawing shows a functional block diagram of an apparatus for forming a series of pulses.

Устройство дл  формировани  серий импульсов содержит первую и вторую группы 1 и 2 счетчиков импульсов с переменным коэффициентом пересчета, триггер 3, первый и второй выходы которого соединены соответственно с первыми входами первого и второго элементов И 4 и 5, вторые входы которых соединены с входной шиной б, три элемента ИЛИ-НЕ 7-9, два кольцевых регистра 10 и 11 сдвига, два блока 12 и 13 элементов И, два многовходовых элемента И 14 и 15, выход первого из которых подключен к первому входу триггера 3 к входу первого кольцевого регистра 10 сдвига, выходы которого через последовательно соединенные первый блок 12 элементов И и первую группу I счетчиков импульсов с пеf J f J- -- ременным коэффициентом пересчета под- ключены к входам первого многовходового. элемента И 14, выход второгЪ многовходово-i, го элемента И 15 через первый элемент ИЛИ-НЕ 7 соединен с вторым входом триг Р непосредственно с входом второго кольцевого регистра 11 сдвига, выходы которого через последовательно соединенные второй блок 13 элементов И и вторую группу 2 счетчиков импульсов с переменным коэффициентом пересчета подключены к входам второго многовходового элемента И 15, причем .выход первого элеме.нта И 4 подключен к вторым входам первого блока 12 элементов Инк первому входу второго элемента ИЛИ-НЕ 8, выход которого coe-f динен с вторыми входами второй группы 2, счетчиков импульсов с переменным коэффиц ентом пересчета, выход второго элемента И 5 подключен к вторым входам второго блока элементов И 13 и к первому -входу третьего элемента ИЛИ-НЕ 9, выход которого соединен с вторыми входами первой группы 1 счетчиков импульсов с переменным коэффициентом пересчета, при этом установочный вход первого кольцевого регистра 1Q сдвига соединен с вторыми входами все элементов ИЛИ-НЕ, с установочным вхоЛОм второго кольцевого регистра 11 сдвига и с шиной 16 начальной установки. Устройство работает следующим образом . По сигналу начальной установки, поступаюш ,ему с шины 16, кольцевые регистры Ю и И привод тс  в начальное состо ние, Сигнал начальной установки через элемент 7 проходит на вход триггера 3 и устанавливает триггер 3 в единичное состо ние, ак что на его выходе находитс  единичный, потенциал, разрешающий прохождение вхоД«ь1х импульсов через элемент И 4 на пер ,вый выход устройства дл  серий импульсов формировани , что и определ ет формированне первой серии импульсов по этому выходу . Нулевой потенциал на выходе триггера 3 запрещает прохождение входных им пульсов через элемент И 5 на второй выход устройства дл  формировани  серий импуль сов, что определ ет формирование первой паузы гю этому вцходу, равной по длитель ности первой импульсной серии на первом выходе. Сигнал начальной установки через элемент ИЛИ-НЕ 9, поступа  на R - входы группы 1 счетчиков, а через элемент ИЛИНЕ 8, поступа  на R-входы группы 2 счетчиков , обнул ет содержимое всех счетчиков . Итак, после прохождени  сигнала начальной установки триггер 3 находитс  в единичном состо нии, все счетчики групп 1 и 2 обнулены, в первом разр де кольцевых говых регистров 10 и И записана едилица, а во всех остальных разр дах - нули. Входные сигналы, по шине 6 прошедшие. на первый выход через элемент И 4, благодар  наличию единичного потенциала на выходе триггера 3, поступают на вторые входы элементов И блока 12, к первым входим которых подключены выходы разр дов кольцевого сдвигового регистра 10. Единичный потенциал на выходе первого разр да регистра 10 и нулевой на всех других выходах разр дов определ ет прохождение входных импульсов через первый из элементов И блока 12 на счетный вход первого из счетчиновгруппы 1. За счет непрерывного поступлени  входных импульсов содержимое счетчика растет до тех пор, пока на его е-выхо-. де не по витс  нулевой потенциал, который через многовходовой элемент И 14, попада  на вход триггера 3, перербрасывает его в нулевое состо ние, а единицу из первого разр да регистра 10 сдвигает во второй разр д . После того, как на выходе триггера 3 установитс  единичный потенциал, входные импульсы проход т через элемент И 5 на второй выход, начав тем самым формирование первой серии импульсов по этому выходу , сигналы с которого поступают на вторые входы элементов И блока 13, к первым входам которых подключены выходы разр дов кольцевого регистра 11. Единичный потенциал на выходе первого разр да регистра 11 и нулевой на выходах остальных разр дов определ ют прохождение импульсов с выхода элемента И 5 через первый из элементов И блока 13 на счетный вход первого из счетчиков группы 2. Поступающие на счетный вход счетчика импульсы увеличивают его содержимое до тех пор, пока на его 1-выходе не по внтс  нулевой потен нал , который через элемент ИЛИ 7, поступнв на вход триггера 3, перебрасывае его в единичное состо ние, закончив тем . самым серию из .1 импульсов на втором вы| рюде паузу длительностью 1.ла переом вы4 ходе 9. По вившийс  нулевой потенциа.; на выходе многовходового элемента И 15, сдвигает единицу из первого разр да регистра 1 I во второй. Благодар  наличию на выходе триггера 3 единичного нотенциала начинаетс  формирование серии из гг импульсов на перво м выходе, и паузы тойже длительности на втором выходе. Так как единица во втором разр де регистра 10 определ ет выбор дл  заполнени  второго иэ счетчиков блока 1, то втора  сери  импульсов на первом выходе формируетс  до тех пор, пока на т-выходе этого счетчика не по витс  нулевой потенциал, который через, элемент И 14 вновь перебрасывает триггер 3 в нулевое состо ние, а единицу из вто рого разр да регистра 10 сдвигает в следующий , определ   тем самым выбор следую; цего счетчика серии, который определ е длительность серии импульсов на первом вы .ходе и равной ей паузы на втором выходе . Аналогично этому сдвиг единицы по раз р дам регистра 11 определ ет выбор с ктчика , согласно коэффициенту пересчета которого формируетс  сери  импульсов на втором и пауза на первом выходе. Вс кий раз., когда триггер 3 перебрасываетс  в еди« ничное состо ние, импульсы с первого да, поступа  на второй вход элемента НЕ 8, а затем на R-входы счетчиков группы-2  обнул ют их. В случае, когда-триггер 3 пё- реходит в нулевое.состо ние, импульсы с второго выхода, поступа  на второй вход элемента ИЛИ-НЕ 9, а с его выхода нд, R-BXO- , ды счетчиков группы I, обнул ют, их. Из последнего разр да кольцевых сдвиговых, регист()ов 10 и II единица переписываетс  вновь в первый разр д, и работа устройства повто.р етс . Таким образом, предлагаемое устрой- ство по сравнению с известным расшир ет функциональные возможности, так как поз-: вол ет получать не только серию импульсов произвольной длины, определ емуюкоэфг фициентом пересчета счетчика импульсов группы 1, и паузу произвольной длины, определ емую коэффициентом пересчета счетчика группы 2, но и мен ть последовательность их следовани  как за счет изменени  числа разр дов в кольцевых сдвиговых ре-: гистрах, так и за счет различного подключени  выходов их разр дов. Число получат емых сочетаний значительно увеличить при том же числе счетчиков импульсов, если вз ть кольцевые сдвиговые регистры с нёодинаковым числом разр дов. Кроме того,: предлагаемое устройство позвол ет за счет наличи  второго выхода получить на этом же устройстве вторую переменную импульсную последовательность, длительность серий и пауз которой равна длительности пауз, и серий лервой переменной импульсной по« следовательностн.A device for forming a series of pulses contains the first and second groups 1 and 2 of pulse counters with a variable conversion factor, trigger 3, the first and second outputs of which are connected respectively to the first inputs of the first and second elements 4 and 5, the second inputs of which are connected to the input bus b , three elements OR-NOT 7-9, two ring registers 10 and 11 shift, two blocks 12 and 13 elements AND, two multi-input elements AND 14 and 15, the output of the first of which is connected to the first input of trigger 3 to the input of the first ring register 10 shift, out the ports of which, through the first block 12 of elements And and the first group I of pulse counters connected in series with pef J f J-, are connected with the inputs of the first multiple input. And 14, the output of the second multi-input-i, And 15 element through the first element OR NOT 7 is connected to the second input trig P directly to the input of the second annular shift register 11, the outputs of which through the series-connected second block 13 of the elements AND and the second group 2 pulse counters with a variable conversion factor connected to the inputs of the second multi-input element And 15, moreover, the output of the first element. And 4 is connected to the second inputs of the first block of 12 Inc elements, the first input of the second element OR-HE 8, the output of which is coe-f inn with the second inputs of the second group 2, pulse counters with a variable conversion factor, the output of the second element AND 5 is connected to the second inputs of the second block of elements AND 13 and to the first input of the third element OR NOT HE 9, the output of which is connected to the second inputs of the first group 1 pulse counters with a variable conversion factor, while the installation input of the first ring register 1Q shift is connected with the second inputs of all OR-NOT elements, with the installation input of the second ring shift register 11 and with the bus 16 initial setting and. The device works as follows. According to the initial installation signal, it comes from bus 16, the ring registers Yu and I are brought to the initial state. The initial installation signal through element 7 passes to the input of trigger 3 and sets the trigger 3 to one state, so that its output is a single potential that permits the passage of bursts of pulses through an element I 4 to the lane, the output of the device for a series of formation pulses, which determines the formation of the first series of pulses on this output. The zero potential at the output of trigger 3 prohibits the passage of input pulses through element 5 of the second output of the device to form a series of pulses, which determines the formation of the first pause to this end, equal in duration to the first pulse series at the first output. The initial installation signal through the element OR-NOT 9, arriving at the R - inputs of group 1 of the counters, and through the element ORINE 8, arriving at the R-inputs of the group 2 of the counters, nulls the contents of all the counters. So, after the passage of the initial setup signal, the trigger 3 is in the unit state, all the counters of groups 1 and 2 are reset, in the first digit of the circular stub registers 10 and I the unit is recorded, and in all other bits - zeros. The input signals on the bus 6 passed. due to the presence of a single potential at the output of flip-flop 3, they go to the second inputs of elements And of the block 12, to the first of which are connected the outputs of the bits of the ring shift register 10. The unit potential at the output of the first bit of the register 10 and zero at all other outputs, the bits determine the passage of the input pulses through the first of the elements AND block 12 to the counting input of the first of the counts of group 1. Due to the continuous input of the input pulses, the contents of the counter grows until while on his e-out. The zero potential, which, through the multi-input element I 14, falls on the input of trigger 3, reverses it to the zero state, and the unit from the first bit of register 10 shifts to the second discharge. After a single potential is established at the output of the trigger 3, the input pulses pass through the element 5 to the second output, thereby starting the formation of the first series of pulses on this output, signals from which arrive at the second inputs of the elements of block 13, to the first inputs the outputs of the bits of the ring register 11 are connected. The unit potential at the output of the first bit of register 11 and zero at the outputs of the remaining bits determines the passage of pulses from the output of element 5 through the first element of block 13 to the counting input of the first of the group 2 counters. The pulses arriving at the counting input of the counter increase its content until its 1 output leaves zero potential, which through the element OR 7, arriving at the input of trigger 3, transfers it to the single state ending up. the most series of .1 pulses on the second you | the rest is paused with a duration of 1. l ary over the course of 9. The potential of zero potential .; at the output of the multi-input element And 15, shifts the unit from the first bit of register 1 I to the second. Due to the presence of a single notional at the output of trigger 3, the formation of a series of yy pulses at the first output, and a pause of the same duration at the second output, begins. Since the unit in the second bit of register 10 determines the choice for filling the second and counters of block 1, the second series of pulses at the first output is formed until a zero potential appears at the t output of this counter, and 14 again flies trigger 3 to the zero state, and the unit from the second bit of register 10 shifts to the next, thereby determining the choice to follow; There is a series counter, which determines the duration of a series of pulses on the first move and an equal pause on the second output. Similarly, the unit shift by the register dummy 11 determines the selection from the picker, according to the conversion factor of which a series of pulses is formed on the second and a pause on the first output. Anyway, when trigger 3 is thrown into a single state, the pulses from the first yes are received at the second input of the HE element 8, and then they are thrust into the R inputs of the group-2 counters. In the case when the flip-flop 3 passes into the zero state, the pulses from the second output go to the second input of the element OR-HE 9, and from its output nd, R-BXO-, dy of the counters of group I, zero their. From the last bit of ring shear, the register () s 10 and II unit is rewritten again for the first bit, and the operation of the device is repeated. Thus, the proposed device, in comparison with the known, expands the functionality, since it allows you to receive not only a series of pulses of arbitrary length, determined by the coefficient of recalculation of the pulse counter of group 1, and a pause of arbitrary length, groups 2, but also to change the sequence in which they follow, both by changing the number of bits in the circular shift registers, and by different connections of the outputs of their bits. The number of combinations to be obtained is significantly increased with the same number of pulse counters, if we take circular shift registers with a non-identical number of bits. In addition: the proposed device allows, due to the presence of a second output, to obtain on the same device a second variable pulse sequence, the duration of the series and pauses of which is equal to the duration of the pauses, and the series of the first variable pulse in sequence.

Claims (1)

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СЕРИЙ ИМПУЛЬСОВ, содержащее первую и вторую группы счетчиков им-., пульсов с переменным коэффициентом пересчета, триггер,-первый и второй выходы которого соединены соответственно с первыми входами первого и второго элементов И, вторые входы которых соединены с входной шиной, отличающееся тем, что, с целью расширения функциональных возможностей, в него дополнительно введены три элемента ИЛИ-НЕ, два кольцевых регистра сдвига, два блока элементов И, два многовходовых элемента И, выход первого из которых подключен к первому входу триггера и к входу первого кольцевого регистра сдвига, выходы которого через последовательно соединенные первый блок элементов И и первую группу счетчиков импульсов с переменным , коэффициентом пересчета подключены к входам первого многовходового элемента И, выход второго многовходового элемента И через перный элемент ИЛИ-НЕ соединён с вторым входом триггера и непосредственно с входом второго кольцевого регистра сдвига, выходы которого через последовательно соединенные второй блок элементов И и вторую группу счетчиков импульсов с переменным коэффициентом пересчета подключены к входам второго многовходового элемента И, причем выход первого элемента И подключен к вторым входам первого блока элементов И и к первому входу второго элемента ИЛИ-HE, выход которого соединен с вторыми входами второй группы счетчиков импульсов с переменным коэффициентом пересчета, выход второго элемента И подключен к вторым входам второго блока элементов И и к первому входу третьего элемента ИЛИ-HE. выход которого соединен с вторыми входами первой группы счетчиков импульсов с переменным коэффициентом пересчета, при этом установочный вход первого кольцевого регистра сдвига соединен с вторыми входами всех элементов ИЛИНЕ, с установочным входом второго кольце* ного регистра сдвига и с шиной начально/?DEVICE FOR FORMING SERIES OF PULSES, containing the first and second groups of counters, pulses with a variable conversion factor, a trigger, the first and second outputs of which are connected respectively to the first inputs of the first and second elements AND, the second inputs of which are connected to the input bus, characterized the fact that, in order to expand the functionality, it additionally introduced three OR-NOT elements, two circular shift registers, two blocks of AND elements, two multi-input AND elements, the output of the first of which is connected to the first input of the trigger and to the input of the first annular shift register, the outputs of which are connected in series through the first block of AND elements and the first group of pulse counters with a variable conversion factor connected to the inputs of the first multi-input element AND, the output of the second multi-input element AND through the first element OR NOT connected to the second input of the trigger and directly to the input of the second annular shift register, the outputs of which are connected through the second block of AND elements and the second group in pulses with a variable conversion factor are connected to the inputs of the second multi-input element And, and the output of the first element And is connected to the second inputs of the first block of elements And and to the first input of the second element OR-HE, the output of which is connected to the second inputs of the second group of pulse counters with a variable coefficient conversion, the output of the second AND element is connected to the second inputs of the second block of AND elements and to the first input of the third OR-HE element. the output of which is connected to the second inputs of the first group of pulse counters with a variable conversion factor, while the installation input of the first annular shift register is connected to the second inputs of all elements ILINE, with the installation input of the second ring shift register and with the bus initially /? :установки.: installation. 6600S0I 11 ns “6600S0I 11 ns “
SU823441387A 1982-05-20 1982-05-20 Device for forming pulse trains SU1050099A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823441387A SU1050099A1 (en) 1982-05-20 1982-05-20 Device for forming pulse trains

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823441387A SU1050099A1 (en) 1982-05-20 1982-05-20 Device for forming pulse trains

Publications (1)

Publication Number Publication Date
SU1050099A1 true SU1050099A1 (en) 1983-10-23

Family

ID=21012862

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823441387A SU1050099A1 (en) 1982-05-20 1982-05-20 Device for forming pulse trains

Country Status (1)

Country Link
SU (1) SU1050099A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5045723A (en) * 1990-07-31 1991-09-03 International Business Machines Corporation Multiple input CMOS logic circuits

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 917315. кл. Н 03 К 3/64, 1980. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5045723A (en) * 1990-07-31 1991-09-03 International Business Machines Corporation Multiple input CMOS logic circuits

Similar Documents

Publication Publication Date Title
SU1050099A1 (en) Device for forming pulse trains
SU1070690A1 (en) Channel switch with variable cycle of operation
SU888164A1 (en) Informaion transmission device
SU443327A1 (en) Device for measuring the average frequency of a burst
SU542210A1 (en) Analog-to-digital functional converter
SU1728975A1 (en) Channel selector
SU1280693A1 (en) Device for generating pulse trains
SU372712A1 (en) VSVS-OYUYAN
RU1815669C (en) Device for digital information transmission
SU1003357A2 (en) Pulse distributor
SU416861A1 (en)
SU736110A1 (en) Device for simulating mass service systems
SU600470A1 (en) Frequency-to-code converter
SU582573A1 (en) Coded pulse train decoder
SU640284A1 (en) Command information receiving device
SU917344A1 (en) Switching device
SU124697A1 (en) Random Process Analyzer
SU734782A1 (en) Discrete signal transmitting and receiving device
SU455499A1 (en) Phase Start Device
SU1647865A1 (en) Driver of pulses for detecting the start and end of pulse trains
SU517163A1 (en) Device for multiplying pulse frequency
SU520946A3 (en) Device for compensating the time error between uniform and non-uniform pulse sequences
SU524320A1 (en) Controlled frequency divider
SU114565A1 (en) Square root impulse device
SU1444805A1 (en) Arrangement for simulating a communication system