SU542210A1 - Analog-to-digital functional converter - Google Patents
Analog-to-digital functional converterInfo
- Publication number
- SU542210A1 SU542210A1 SU2183040A SU2183040A SU542210A1 SU 542210 A1 SU542210 A1 SU 542210A1 SU 2183040 A SU2183040 A SU 2183040A SU 2183040 A SU2183040 A SU 2183040A SU 542210 A1 SU542210 A1 SU 542210A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- analog
- functional converter
- digital functional
- counter
- input
- Prior art date
Links
Landscapes
- Microcomputers (AREA)
Description
На чертеже изображена блок-схема функ1хионапьного преобразовател .The drawing shows a block diagram of a functional converter.
Аналого-цифровой функциональный преобразователь содержит счетчики имлупьсов 1, 2, дешифраторы 3, 4, группу элем.ентов И переноса 5, блок пам ти 6, управл емый делитель частоты 7, элемент задержки 8, элемент ИЛИ 9 и элемент И 1 О, Счетный вход управл емого делител частоты 7 соединен с входом. 11 преобразовател , а выход счетчика импудь сов 1 подключен к выходу 12 преобразовател .The analog-to-digital functional converter contains counters imupus 1, 2, decoders 3, 4, group of elements AND of transfer 5, memory block 6, controllable frequency divider 7, delay element 8, element OR 9 and element I 1 O, Counting input controlled frequency divider 7 is connected to the input. 11 converters, and the output of the counter impuv ow 1 is connected to output 12 of the converter.
Работает преобразователь следующим образом The converter works as follows
На вход 11 поступает входной частотко-имлульсный сигнал. Частота входных импульсов делитс управл емым делителем , 7., представл ющим собой двоичный счетчик, в котором, возможна разова усTaiiOBKa кода числа /V . Пссле заполнени целител на его выходе по вл етс имггупьс переполнени , который через элемент ИЛИ 9 поступает на счетчик (текущего значени функции) 1. Кроме того, вы ходлой имлульс управл ем.ого делител 7, задержанный элементом, задержки 8, исползуетс дл повторной установки кода числа ,У через группу элементов и переноса 5 и блок пам ти 6 на управл ющие входы уп- равл емого делител 7. Задержанные импульсы с элемента задержки 8 через элемент И 10, управл емый дешифратором (номера порога) 4. поступают на второй вход элемента ИЛИ 9. Таким образом., дл выбранного коэффициента делени К, равног 2 - N , на элемент ИЛИ 9 за врем заполнени управл емого делител частоты 7 и может поступить либо один либо два импульса ( /9 - число разр дов управл емог делител частоты). При этом обеспечиваютс следующие коэффициенты делени . 1; 1,5- 2; 2,5 ; и т.д. до 2 Заданна функци переходит на новый участок аппроксимации при достиженииThe input 11 receives the input frequency-impulse signal. The frequency of the input pulses is divided by a controllable divider, 7., which is a binary counter, in which, a TaiiOBKa code of the number / V is possible. Upon filling the healer, an overflow appears at its output, which through the OR 9 element enters the counter (current function value) 1. In addition, the output impulse control of the divider 7, delayed by the element, delay 8, is used to reset the code of the number, U through the group of elements and transfer 5 and the memory block 6 to the control inputs of the controlled divider 7. The delayed pulses from the delay element 8 through the AND 10 element controlled by the decoder (threshold number) 4. arrive at the second input element OR 9. Thus ase., for the selected division factor K, equal to 2 - N, to the element OR 9 during the filling of the controlled frequency divider 7 and either one or two pulses can be received (/ 9 is the number of bits of the control of the frequency divider). The following division factors are provided. one; 1.5-2; 2.5; etc. up to 2 The specified function moves to a new approximation area when reaching
некоторого порогового значени на счетчике (текущего значени функции) 1. После этого срабатывает дешифратор (пороговых значений функции) 3, и в счетчик (номера порога) 2 заноситс номер следующего участка аппроксимации. Благодар счетчику 2 новый коэффициент делени заноситс через дешифратор (.номера порога) 4 и группу элементов И переноса 5 в блок пам ти 6.some threshold value on the counter (current function value) 1. After that, the decoder (function threshold values) 3 is triggered, and the number of the next approximation area is entered into the counter (threshold numbers) 2. Thanks to counter 2, the new division factor is entered through a decoder (threshold numbers) 4 and a group of elements AND transfer 5 to memory block 6.
Описанный преобразователь проще и надежнее известных.The described converter is simpler and more reliable than the known ones.
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2183040A SU542210A1 (en) | 1975-10-20 | 1975-10-20 | Analog-to-digital functional converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2183040A SU542210A1 (en) | 1975-10-20 | 1975-10-20 | Analog-to-digital functional converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU542210A1 true SU542210A1 (en) | 1977-01-05 |
Family
ID=20635238
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2183040A SU542210A1 (en) | 1975-10-20 | 1975-10-20 | Analog-to-digital functional converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU542210A1 (en) |
-
1975
- 1975-10-20 SU SU2183040A patent/SU542210A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU542210A1 (en) | Analog-to-digital functional converter | |
GB1480822A (en) | Circuit for representing the frequency of a train of pulses as a binary number | |
SU497737A1 (en) | Code-pulse modulator of the telephone channel of a microwave relay station with a temporary seal | |
SU145906A1 (en) | Method of converting communication signals into a sequence of binary pulses | |
SU982200A1 (en) | Controllable frequency divider | |
SU983640A1 (en) | Time interval to binary code converter | |
JPS5539455A (en) | Double integration type analog-digital converter | |
SU760025A1 (en) | Digital amplitude differential discriminatorn | |
SU493909A1 (en) | Pulse selector by duration | |
SU498723A1 (en) | Binary Pulse Width Modulator | |
SU580648A1 (en) | Reversible pulse counter | |
SU458096A1 (en) | Code converter | |
SU902249A1 (en) | Time interval-to-digital code converter | |
SU1050099A1 (en) | Device for forming pulse trains | |
SU582573A1 (en) | Coded pulse train decoder | |
SU738143A1 (en) | Code-to-time interval converter | |
JPS5530213A (en) | Signal converter | |
SU437229A1 (en) | Frequency divider | |
SU762194A1 (en) | Radio transmitter manipulator | |
SU567203A1 (en) | Analogue-digital function converter | |
SU391587A1 (en) | INTERVAL TIME CONVERTER TO DIGITAL CODE | |
SU400022A1 (en) | ANALOG-DIGITAL CONVERTER | |
SU1026316A1 (en) | Gray-code pulse counter | |
SU1034010A1 (en) | Time-to-code converter | |
SU748864A1 (en) | Stroboscopic a-d converter |