SU582573A1 - Coded pulse train decoder - Google Patents
Coded pulse train decoderInfo
- Publication number
- SU582573A1 SU582573A1 SU7602368682A SU2368682A SU582573A1 SU 582573 A1 SU582573 A1 SU 582573A1 SU 7602368682 A SU7602368682 A SU 7602368682A SU 2368682 A SU2368682 A SU 2368682A SU 582573 A1 SU582573 A1 SU 582573A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulse
- shift register
- register
- pulse train
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
- Radar Systems Or Details Thereof (AREA)
Description
щему входу входного регистра 1 кодообразовани . Кроме того п-н вход первого элемента ИЛИ 5 соединен с управл ющим входом второго элемента И 4 и с другим входом первого элемента И 3, причем п входов первого элемента ИЛИ 5 вл ютс входами устройства.The main input of the input register 1 is code-forming. In addition, the pn input of the first element OR 5 is connected to the control input of the second element AND 4 and to another input of the first element AND 3, with n inputs of the first element OR 5 being the device inputs.
Устройство декодировани импульсных кодовых последовательностей работает следующим образом.The pulse code sequence decoding device operates as follows.
В том случае, когда па входы устройства не поступают снгЕгалы из канала, импульсы с генератора 8 тактовых импульсов заполн ют регистр 7 сдвига. Последний импульс поступает на выходной триггер 2 и создает па его выходе «О. Этот же импульс через второй элемент ИЛИ 6 поступает па вход сброса входного регистра 1 и приводит его в нулевое состо ние. Устройство готово к работе.In the case when the pa inputs of the device do not receive the throats from the channel, the pulses from the generator 8 clock pulses fill the shift register 7. The last impulse arrives at the output trigger 2 and creates a pa of its output “O. The same pulse through the second element OR 6 enters the reset input input register 1 and brings it to the zero state. The device is ready for operation.
При поступлении па первый вход устройства сигнала без помех импульс этого сигнала через первый элемепт ИЛИ 5 передним фронтом сбрасывает регистр 7 сдвига в пулевое состо ние, после чего он снова начинает заполн тьс . Седьмой импульс с регистра 7 сдвига поступает на разрещающий вход входного регистра 1, после чего сигнал, поступивший на первый вход устройства, записываетс в первой чейке входного регистра 1 и подготавливает к работе вторую чейку.When the first input of a signal without interference is received by the device, the impulse of this signal through the first element OR 5 with the leading edge resets the shift register 7 to the bullet state, after which it begins to fill up again. The seventh pulse from shift register 7 goes to the enable input of input register 1, after which the signal received at the first input of the device is recorded in the first cell of input register 1 and prepares the second cell for operation.
Регистр 7 сдвига заполн етс на дес ть чеек за врем длительности первого входного импульса сигнала. По окопчании действи импульса на первом входе устройства сразу же по вл етс импульс на втором входе устройства , который сбрасывает регистр 7 сдвига в нулевое состо ние и весь процесс повтор етс .Shift register 7 is filled in ten cells during the duration of the first input pulse of the signal. After filing a pulse at the first input of the device, an impulse immediately appears at the second input of the device, which resets the shift register 7 to the zero state and the whole process repeats.
После поступлени импульса на п - 1 вход устройства и седьмого импульса регистра 7 сдвига па разрешающий вход входпого регистра 1 на выходе последнего по витс «1. По приходу импульса на п вход создаетс сигнал «1 на управл ющем входе второго элемента И 4. .После прихода седьмого импульса с регистра 7 сдвига на другой вход второго элемента И 4 па его выходе по вл етс «1. С выхода этого элемента сигнал «1 поступает на единичный вход выходного триггера 2 и переводит его в состо ние «1. Этот же импульс с п-го входа устройства поступает на другой вход первого элемента И 3, на первый вход которого приходит восьмой импульс с регистра 7 сдвига. С выхода элемента И 3 сигнал «1 через первый элемент ИЛИ 6 сбрасывает входной регистр 1 в нулевое состо ние.After a pulse arrives at the n - 1 input of the device and the seventh pulse of the shift register 7, the enable input of the input register 1 at the output of the last “1. Upon the arrival of a pulse at the p input, a signal "1" is generated at the control input of the second element AND 4. After the seventh pulse arrives from the shift register 7 to the other input of the second element AND 4, its output appears as "1. From the output of this element, the signal "1 is fed to the single input of the output trigger 2 and translates it to the state" 1. The same pulse from the n-th input of the device arrives at the other input of the first element I 3, the first input of which receives the eighth pulse from the shift register 7. From the output of the AND 3 element, the signal "1 through the first element OR 6 resets the input register 1 to the zero state.
В том случае, когда частота переключени по. входам устройства меньше заданной, т. е. длительность отдельных входных импульсов больше заданной, то после прихода на вход устройства импульса регистр 7 сдвига начинает заполн тьс и п тнадцатым импульсом In the event that the switching frequency is by. the device inputs are less than the specified one, i.e., the duration of individual input pulses is greater than the specified one, then after the pulse device arrives at the device input, the shift register 7 begins to fill and the fifteenth pulse
сбрасывает регистр 1 сдвига в нулевое состо ние . То же самое происходит и при поступлении импульсов большей длительности на остальные входы. В том случае, когда частота переключени по входам больше заданной т. е. длительность импульсов меньше заданной, при поступлении импульса на первый вход устройства регистр 7 начинает заполн тьс , по до седьмого имнульса ои не успевает заполн тьс , так как приходит следующий импульс на второй вход устройства, который сбрасывает регистр 7 сдвига в нулевое состо ние. Входные импульсы не записываютс в входной регистр 1, так как на его разрешающий вход сигналы не поступают.resets the shift register 1 to the zero state. The same thing happens with the arrival of longer pulses at the remaining inputs. In the case when the switching frequency of the inputs is greater than the specified one, i.e., the pulse duration is less than the specified one, when the pulse arrives at the first input of the device, the register 7 begins to fill up, until the seventh pulse starts and it does not have time to fill, the input of the device which resets the shift register 7 to the zero state. Input pulses are not recorded in input register 1, since no signals are received at its enable input.
Таким образом, длительность входньтх импульсов ограничена в пределах пе меньше семи и не больше четырнадцати тактовых импульсов . Эти пределы и соответствепно помехозащищенность можно измен ть, изменив номера чеек регистра сдвига, с которых снимаютс сигналы.Thus, the duration of incoming pulses is limited within ne less than seven and not more than fourteen clock pulses. These limits and the corresponding noise immunity can be changed by changing the numbers of the shift register cells from which the signals are taken.
Предложенное устройство обладает повышенной помехозащищенностью и обеспечивает декодирование при приеме сигналов с помехами вида «нарушение длительности каждого импульса.The proposed device has a high noise immunity and provides decoding when receiving signals with interference type "violation of the duration of each pulse.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7602368682A SU582573A1 (en) | 1976-06-02 | 1976-06-02 | Coded pulse train decoder |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7602368682A SU582573A1 (en) | 1976-06-02 | 1976-06-02 | Coded pulse train decoder |
Publications (1)
Publication Number | Publication Date |
---|---|
SU582573A1 true SU582573A1 (en) | 1977-11-30 |
Family
ID=20664321
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7602368682A SU582573A1 (en) | 1976-06-02 | 1976-06-02 | Coded pulse train decoder |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU582573A1 (en) |
-
1976
- 1976-06-02 SU SU7602368682A patent/SU582573A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU582573A1 (en) | Coded pulse train decoder | |
SU1073772A1 (en) | Pulse generator with random pulse duration | |
SU999152A1 (en) | Pulse-time code decoder | |
SU995357A2 (en) | Device for decording pulse code sequencies | |
SU841097A1 (en) | Pulse delay device | |
SU871314A2 (en) | Discrete matched filter | |
SU813747A1 (en) | Device for detecting pulse code combinations | |
SU906014A1 (en) | Device for phase starting of receiver | |
SU746899A1 (en) | Pulse selector | |
SU1107318A1 (en) | Automatic morse code generator | |
SU1182667A1 (en) | Frequency divider with variable countdown | |
SU815928A2 (en) | Device for quality control of communication channel | |
SU590862A1 (en) | Device for phase start | |
SU1538236A1 (en) | Device for shaping time intervals | |
SU917344A1 (en) | Switching device | |
SU892412A1 (en) | Digital meter of pulse train duration | |
SU628630A1 (en) | Phase starting recurrent signal analyzer | |
SU888164A1 (en) | Informaion transmission device | |
SU523405A1 (en) | Random Event Flow Generator | |
SU1019642A1 (en) | Modulo 1,5 scaling device | |
SU741463A1 (en) | Switching device | |
SU590860A1 (en) | Device for synchronization of pseudonoise signals | |
SU1085005A2 (en) | Cyclic synchronization device | |
SU813808A1 (en) | Device for phasing electronic telegraphy receiver | |
SU1510075A1 (en) | Switching device |