SU590862A1 - Device for phase start - Google Patents
Device for phase startInfo
- Publication number
- SU590862A1 SU590862A1 SU762393186A SU2393186A SU590862A1 SU 590862 A1 SU590862 A1 SU 590862A1 SU 762393186 A SU762393186 A SU 762393186A SU 2393186 A SU2393186 A SU 2393186A SU 590862 A1 SU590862 A1 SU 590862A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- phase
- recording unit
- signals
- interference
- Prior art date
Links
Landscapes
- Control Of Conveyors (AREA)
- Arrangements For Transmission Of Measured Signals (AREA)
Description
В случае поступлени сигналов со случайным чередованием «1 и «О, что имеет место во врем работы устройства, анализатор 7 отключает входной сигнал от регистрирующего блока 1 и блокирует работу датчика 6. При наличии сигнала фазового пуска, состо щего практически из одних «1, анализатор 7 включает этот сигнал после инвертировани па регистрирующий блок 1 и разрещает запуск датчика 6. Одновременно входной сигнал через инвертор 8 поступает на блок 3 задержки. Последний через отводы, следующие друг за другом через т тактов задержки, подводит этот сигнал к определителю 4 цикла. Число отводов всегда нечетно и задаетс в зависимости от заданной достоверности приема сигнала фазового пуска и уровн помех. Их число тем больще, чем выше требование к помехоустойчивости пуска.In the case of the arrival of signals with a random alternation of "1 and" O, which occurs during operation of the device, the analyzer 7 disconnects the input signal from the recording unit 1 and blocks the operation of sensor 6. In the presence of a phase-start signal consisting of practically one The analyzer 7 turns on this signal after inverting the recording unit 1 and allows the sensor 6 to start. At the same time, the input signal through the inverter 8 is fed to the delay unit 3. The latter, through taps following each other through m clock ticks, supplies this signal to the determinant of 4 cycles. The number of taps is always odd and is set depending on the specified reliability of the reception of the phase-start signal and the level of interference. Their number is the greater, the higher the noise immunity of the launch.
Определитель 4 цикла выбором по большинству с помощью мажоритарной логики определ ет период следовани посылок длиной- в т знаков, одновременно исключа возможные помехи. Таким образом осуществл етс выделение импульсов цикла посылок. The determinant of 4 cycles by the choice of the majority using the majority logic determines the period of the following parcels with a length of m characters, at the same time excluding possible interference. In this way, the pulses of the cycle of the parcels are extracted.
Дл повыщени достоверности и регистрации циклового периода эти сигналы поступают вначале на блок 5 повыщени достоверности , который устран ет единичные импульсы цикла на выходе определител 4 цикла, а затем - на датчик 6. Приход щий цикловой импульс от блока 5 повышени достоверности запускает датчик 6. Этим же импульсом открываетс регистрирующий блок 1. В пределах периода цикла, задаваемого запущенным датчиком 6, регистрирующий блок 1 осуществл ет счет сигналов от анализатора 7. Если их число превыщает заданный порог, то это означает приход посылки фазового пуска. При входных сигналах, отличных от сигнала фазового пуска, запуск датчика 6 не происходит , поэтому регистрирующий блок 1 закрыт .To increase the reliability and register the cycle period, these signals are first sent to the reliability increase block 5, which eliminates single impulses of the output loop of the 4 cycles, and then to the sensor 6. The incoming cycle pulse from the reliability increase block 5 starts the sensor 6. This the recording unit 1 opens with a pulse. Within the cycle period specified by the running sensor 6, the recording unit 1 counts the signals from the analyzer 7. If their number exceeds a predetermined threshold, then this means phase start parcel sending. When input signals other than the signal of the phase start, the start of the sensor 6 does not occur, therefore, the recording unit 1 is closed.
В результате регистрирующий блок 1 вырабатывает сигнал, который поступает на формирователь 2, последний выдел ет из общей последовательности сигнал фазового пуска.As a result, the recording unit 1 generates a signal that is fed to the imaging unit 2, the latter extracting the phase start signal from the overall sequence.
Величина порога срабатывани регистрирующего блока 1 задаетс в зависимости от уровн помех, действующих в канале св зи. При выбранной структуре сигнала фазовогоThe threshold value of the recording unit 1 is set depending on the level of interference operating in the communication channel. With the selected structure of the signal phase
пуска до момента его поступлени на входе регистрирующего блока 1 имеют место редкие сигналы «1 (из-за помех), а в момент прихода - пачка импульсов длиной в т символов .Starting until it arrives at the input of the registering unit 1 there are rare signals "1 (due to interference), and at the time of arrival - a pack of pulses of length t of characters.
Использование определител 4 цикла позвол ет при наличии большого уровн помехи выделить с помощью мажоритарного сравнени входных сигналов сигнал цикловой синхронизации . Переход после установлени цикловой синхронизации к фазовой путем включени регистрирующего блока 1, действующего в пределах каждого цикла, существенно повышает помехоустойчивость фазового пуска .Using the determinant 4 cycles allows, in the presence of a large level of interference, to select a frame synchronization signal using a majority comparison of input signals. The transition after the establishment of frame alignment to the phase by switching on the recording unit 1, acting within each cycle, significantly increases the noise immunity of the phase start.
В результате повыщаетс достоверность приема пуска при заданном уровне помех по сравнению с известными устройствами без увеличени времени посылки сигналов фазового пуска.As a result, the reliability of reception of the start is increased at a given level of interference in comparison with the known devices without an increase in the time of sending the phase start signals.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762393186A SU590862A1 (en) | 1976-08-01 | 1976-08-01 | Device for phase start |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762393186A SU590862A1 (en) | 1976-08-01 | 1976-08-01 | Device for phase start |
Publications (1)
Publication Number | Publication Date |
---|---|
SU590862A1 true SU590862A1 (en) | 1978-01-30 |
Family
ID=20673003
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762393186A SU590862A1 (en) | 1976-08-01 | 1976-08-01 | Device for phase start |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU590862A1 (en) |
-
1976
- 1976-08-01 SU SU762393186A patent/SU590862A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU590862A1 (en) | Device for phase start | |
SU813808A1 (en) | Device for phasing electronic telegraphy receiver | |
SU1141583A1 (en) | Start-stop reception device | |
SU381175A1 (en) | RECEPTION DEVICE OF CYCLIC SYNCHRONIZATION | |
SU1078657A2 (en) | Start-stop synchronizer of slave station calls | |
SU375811A1 (en) | DEVICE FOR PHASEING AND REGISTRATION OF A START-UP ELECTRONIC LETTER-PRINTING TELEGRAPH APPARATUS | |
SU843301A1 (en) | Device for shaping frame synchronization signal | |
GB1521029A (en) | Synchronous digital systems | |
RU1781833C (en) | Device for registration of telegraph pulses | |
SU1160582A1 (en) | Cyclic synchronization device | |
SU995357A2 (en) | Device for decording pulse code sequencies | |
SU604176A1 (en) | Start-stop receiving arrangement | |
SU578670A1 (en) | Cyclic synchronization receiver | |
SU801289A1 (en) | Cycle-wise synchronization device | |
SU1480138A1 (en) | Data transmission controller for a radio communication channel | |
SU720826A1 (en) | Device for receiving address combination | |
SU1356251A1 (en) | Device for separating cycle synchronization signal | |
SU860326A1 (en) | Device for asynchronous interfacing of digital signals | |
SU1058081A1 (en) | Device for synchronizing pulse sequence | |
SU1298943A1 (en) | Bipulse signal receiver | |
SU1160550A1 (en) | Single pulse shaper | |
SU446824A1 (en) | Digital device for measuring the speed of propagation of ultrasonic vibrations | |
SU1215129A1 (en) | Device for transmission and reception of information | |
SU1325719A1 (en) | System of transmitting discrete information | |
SU1003373A1 (en) | Synchronization device |