SU843301A1 - Device for shaping frame synchronization signal - Google Patents

Device for shaping frame synchronization signal Download PDF

Info

Publication number
SU843301A1
SU843301A1 SU792814050A SU2814050A SU843301A1 SU 843301 A1 SU843301 A1 SU 843301A1 SU 792814050 A SU792814050 A SU 792814050A SU 2814050 A SU2814050 A SU 2814050A SU 843301 A1 SU843301 A1 SU 843301A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
counter
decoder
cycle
Prior art date
Application number
SU792814050A
Other languages
Russian (ru)
Inventor
Игорь Васильевич Мареев
Дмитрий Васильевич Моисеев
Вениамин Иванович Сафронов
Original Assignee
Предприятие П/Я В-8466
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8466 filed Critical Предприятие П/Я В-8466
Priority to SU792814050A priority Critical patent/SU843301A1/en
Application granted granted Critical
Publication of SU843301A1 publication Critical patent/SU843301A1/en

Links

Description

,(54) УСТРОЙСТВО ФОРМИРОВАНИЯ СИГНАЛА КАДРОВОЙ СИНХРОНИЗАЦИИ, (54) DEVICE FORMATION OF A HUMAN SYNCHRONIZATION SIGNAL

Изобретение относитс  к телевизио ной технике и может использоватьс  в приемных устройствах кадровой (цикловой) синхронизации систем передачи изображени , телеметрии, использунщих передачу дешифруемой на приемной стороне синхрогруппы (кодового маркера). Известно устройство формировани  сигнала кадровой синхронизации, содержащее дешифратор синхрогруппы, информационный вход которого предназначен дл  подачи кодовой комбинации синхрогруппы, счетчик длины цикла , счетиый вход которого предназначен дл  подачи импульсов символьной частоты, а выход которого подключен к первому входу первого элемента И, второй вход которого соединен с выхо дом дешифратора синхрогруппы, блок задержки.и второй элемент И, выход которого подключен ко входу сбро:са счетчика длины цикла DlОсновньм недостатком известного устройства  вл етс  низка  помехоустойчивость . Цель изобретени  - повьппение помехоустойчивости устройства фор мировани  сигнала кадровой синхронизации . Поставленна  цель достигаетс  тем, что в устройство формировани  сигнала кадровой синхронизации, содержащее дешифратор синхрогруппы, информационный вход которого предназначен дл  подачи кодовой комбинации синхрогруппы, счетчик длины цикла, счётный вход которого предназначен дл  подачи импульсов сим- вольной частоты, а выход которого подключен к первому входу первого элемента И, второй вход которого соединен с выходом дешифратора сикхрогруппы , блок задержки и второй элемент И, выход которого подключен ко входу сброса счетчика длины цикла, введены регистр сдвига, первыйThe invention relates to a television technology and can be used in receiving devices for frame (cyclic) synchronization of image transmission systems, telemetry, using the transmission decrypted on the receiving side of a sync pattern (code marker). It is known a frame synchronization signal generating device comprising a sync pattern decoder, the information input of which is intended for supplying a sync pattern code combination, a cycle length counter, the counting input of which is intended for supplying symbol frequency pulses, and the output of which is connected to the first input of the first And element, the second input of which is connected with the output of the sync group decoder, the delay unit. And the second element And, the output of which is connected to the reset input: sa loop length counter Dl The main disadvantage and Vestn device is the low noise immunity. The purpose of the invention is to increase the noise immunity of the device for forming a frame synchronization signal. The goal is achieved by the fact that a sync group decoder, the information input of which is intended for supplying a synchronization pattern, a cycle length counter, the counting input of which is intended for pulsing a frequency, and the output of which is connected to the first input the first element And, the second input of which is connected to the output of the decoder of the Sikh group, the delay unit and the second element And, the output of which is connected to the reset input of the length counter cycle introduced a shift register, a first

вход которого подключен к выходу первого элемента И, а второй вход к выходу счетчика длины цикла, блок установки в начальное состо ние, выход которого соединен с третьим входом регистра сдвига, дешифратора управлени , входы которого подключены к выходам регистра сдвига, первый выход соединен с первым входом третьего элемента И, а второй выход с первым входом четвертого элемента И, при этом вторые входы третьего и четвертого элементов И подключены к выходу счетчика длины цикла, первый элемент ИЛИ, первый вход которого соединен с выходом первого элемента И, второй вход - с выходом третьего элемента И, третий вход - с выходом второго элемента И, а выход с блоком задержки, выход которого под ключен к первому входу триггера, второй элемент ИЛИ, первый вход которого- соединен с выходом четвертого элемента И, второй вход - с выходом блока установки в начальное, состо ние , а выход - со вторым .входом триггера , выход которого подключен к первому входу второго элемента И, пр этом второй вход второго элемента И подключен к выходу дешифратора синхрогруппы , тактовый вход которого предназначен дл  подачи импульсов символьной частоты.the input of which is connected to the output of the first element I, and the second input to the output of the cycle length counter, the set-up unit, the output of which is connected to the third input of the shift register, the control decoder, the inputs of which are connected to the outputs of the shift register, the first output connected to the first the input of the third element is And, and the second output with the first input of the fourth element And, while the second inputs of the third and fourth elements And connected to the output of the loop length counter, the first element OR, the first input of which is connected to the output The first element is And, the second input is with the output of the third element And, the third input is with the output of the second element And, and the output with a delay unit whose output is connected to the first input of the trigger, the second element OR, the first input of which is connected to the output of the fourth element And, the second input - with the output of the setup unit in the initial state, and the output - with the second trigger input, the output of which is connected to the first input of the second element I, the second input of the second element I is connected to the output of the sync decoder, the clock input predna is intended for pulsing the symbol frequency.

На чертеже представлено устройство , схема формировани  сигнала кадровой синхронизации.The drawing shows a device, a scheme for forming a frame synchronization signal.

Устройство содержит дешифратор 1 синхрогруппы с информационным входом 2 и входом 3 импульсов символьной частоты, счетчик 4 длины цикла, элемент И 5, триггер 6, элемент ИЛИ 7, блок 8 задержки, элемент ИЛИ 9, элемент И 10, блок П установки в начальное состо ние, элементы И 12 и 13, дешифратор 14 управлени  и регистр 15 сдвига, выход устройстваThe device contains a decoder 1 sync group with information input 2 and input 3 pulses of the symbol frequency, counter 4 cycle length, element AND 5, trigger 6, element OR 7, block 8 delay, element OR 9, element AND 10, block P set to the initial state element, elements 12 and 13, the decoder 14 control and shift register 15, the output device

б;b;

Устройство формировани  сигнала кадровой синхронизации работает следуницим образом.The framing signal shaping device operates as follows.

При включении устройства блок 11 установки в начальное состо ние генерирует импульс, который обнул ет регистр 15 сдвига и поступа  через второй элемент ИЛИ 7 на второй вход триггера 6, устанавливает его в состо ние , открывающее второй элемент И 5. Тогда импульсный отлик депшфра-.,When the device is turned on, the setup unit 11 in the initial state generates a pulse, which zeroes the shift register 15 and flows through the second element OR 7 to the second input of the trigger 6, sets it to the state that opens the second element AND 5. Then the pulse response is depressed. ,

тора 1 синхрогруппы на кодовую комбинацию типа синхрогруппы, приход щую на его вход с информационного входа 2 и стробированную импульсами символьной частоты со входа 3, проходит через второй элемент И 5, постпает на первый (сбросовый) вход счетчика 4 длины цикла и устанавливает его в нулевое положение, кроме того, через третий вход первого элемента PfflH 9 и блок 8 задержки возвращает триггер 6 в состо ние, закрывакнцее второй элемент И 5, который будет закрыт на врем , равное длине цикла кадровой синхронизации . Счетчик 4 длины цикла, отсчитав количество импульсов символьной частоты , поступающее на его счетный вход со входа 3 и равное длине кадра , генерирует импульс конца цикла, который поступает на вход первого элемента И 12, на первые входы третьего и четвертого элементов И 13 и 10, на сдвиговый вход регистра 15 сдвига. Так как в регистре 15 во все разр дах наход тс  нули, то на выходе дешифратора 14 управлени , соединенном со входом четвертого элемента И 10, будет присутствовать сигнал открывающий четвертый элемент И 10 и пропускающий импульс конца цикла через второй элемент ИШ 7 на триггер 6, который открывает второй элемент И 5.of a sync group torus 1 to a sync group type code combination, arriving at its input from information input 2 and gated with symbol frequency pulses from input 3, passes through the second element 5, transmits to the first (reset) input of counter 4 of the loop length and sets it to zero the position, in addition, through the third input of the first element PfflH 9 and the delay block 8, returns the trigger 6 to the state by closing the second AND 5, which will be closed for a time equal to the length of the frame synchronization cycle. The counter 4 of the cycle length, counting the number of pulses of the symbol frequency, arriving at its counting input from input 3 and equal to the frame length, generates a pulse at the end of the cycle, which is fed to the input of the first element 12 and the first inputs of the third and fourth elements 13 and 10, on the shift input of the register 15 shift. Since in register 15 there are zeros in all bits, the output of control decoder 14 connected to the input of the fourth element AND 10 will have a signal opening the fourth element 10 and passing the end of the loop through the second element 7 of the trigger 7, which opens the second element and 5.

Если первый отклик дешифратора 1 был истинным, т.е. соответство вал по временному положению в цикле сигналу кадровой син.хронизации, то через цикл он должен повторитьс  на той же позиции цикла, и тогда на первом элементе И 12 произойдет совпадение отклика дешифратора 1 и циклового импульса с выхода.счетчика 4 длины цикла. Сигнал совпадени  с выхода первого элемента И 12 через первый элемент ИЛИ 9, блок 8 задержки поступает на триггер 6 и возвращает его в состо ние, закрывающее второй элемент И 5, а кроме того - поступает на первый (информационный ) вход регистра 15 сдвига, в результате чего в первом разр де регистра 15 записываетс  единица.If the first response of the decoder 1 was true, i.e. If the shaft is in a temporary position in the cycle to the frame sync signal, then the cycle must be repeated at the same position of the cycle, and then the first element I 12 will match the response of the decoder 1 and the cycle pulse from the output of the counter 4 cycle length. The coincidence signal from the output of the first element AND 12 through the first element OR 9, the delay block 8 arrives at the trigger 6 and returns it to the state closing the second element 5, and also enters the first (informational) input of the shift register 15, as a result, a unit is recorded in the first discharge register 15.

Claims (1)

Если же первый отклик дешифратора синхрогруппы оказалс  ложным, то через цикл импульс счетчика 4, пройд  через открытый четвертый fЭлeмeнт И 10 (в регистре 15 по-прежнему только нули), второй элемент ИЛИ 7 установит тригпёр 6 в положе ние, открывающее второй элемент И Поскольку на входы первого элемент ИЖ 9 сигнал не приходит, то гторо элемент И 5 остаетс  открытым до т пор, пока через него не пройдет но вый отклик дешифратора 1 синхрогру пы, который установит новую фазу счетчика 4 длины цикла и возврат.ит триггер .6 через первый элемент ШШ и блок 8 задержки в положение, закрьшающее второй элемент И 5. Когда отклики дешифратора 1 синх рогруппы приход т регул рно на-одной и той же позиции цикла (синхронизм найден), то с выхода первого элемента И 12 регул рно приход т импульсы, которые поддерживают триг гер 6 в,состо нии, закрывающем второй элемент И 5, а кроме того, эти импульсы, поступа  на первый (инфор мационный) вход регистра 15 сдвига, заполн ют регистр 15, продвига сь по регистру, с помощью импульсов с выхода счетчика 4 длины цикла, которые регул рно поступают на второй (сдвиговый) вход регистра 15. Когда во всех разр дах регистра 15 окажутс  единицы (или единиц столько , сколько задано решающим правилом вхождени  в синхронизм), то на выходе дешифратора 14 управлени , соединенным с третьим элементом И 1 по витс  сигнал, открывающий третий элемент И 13, после чего триггер 6 посто нно держит закрытым второй элемент И 5 не позвол   тем самЫм изменитьс фазе счетчика 4 длины цикла. Таким образом, устройствЬ вошло в- синхронизм, на его выход 1 регул рно поступают импульсы кадровой синхронизации, а регистр 15 сдвига следит за синфазностью откликов дешифратора 1 синхрогруппы и выходных импульсов счетчика 4 дпины цикла. При их несовпадении .(слой синхронизма) регистр 15 сдви га начнет опустошатьс ,, так как импульсы сдвига со счетчика 4 длины цикла проход т, а импульсы совпадени  с выхода первого элемента И 12 отсутствуют. В тот момент, когда в регистре 15 сдвига останетс  единица меньше, чем определено решающим правилом, дешифратор управлени  14 закроет третий элемент И 13 и устройство перейдет в промежуточный режим. Если поступление сигналов с первого элемента И 12 возобновитс , то устройство возвратитс  в режим устойчивого синхронизма, если же. .регистр 15 сдвига опустошитс  полностью то устройство перейдет в режим поиска. Использование вновь введенных элементов - регистра сдвига, дешифратора управлени , третьего и четвертого элементов И, первого и второго элементов ИЛИ и блока установки в начальное состо ние, а также предлагаемое соединение элементов в устройстве придают предлагаемому устройству более высокую помехоустойчивость , чем известное. Это обусловлено , во-первых, тем, что после прохождени  отклика с выхода дешифратора СИН5ФОГРУППЫ на фазирование счетчика дли1Л)1 цикла второй эл.емент И закрываетс  на врем  следующего цикла тем же импульсом, который поступает на сбросовый вход счетчика длины цикла, так как он через третий вход первого элемента IJTM и блок задержки устанавливает триггер в положение , закрывшощее второй элемент И. В результате в процессе поиска синхронизма фаэировка счетчика длины цикла не будет сбиватьс . Во-вторых , наличие схемы слежени  за состо нием синхронизма в виде регистра сдвига и дешифратора управлени  позпол ет избежать сбоев синхронизма при кратковременных пропадани х маркерных синхрогрупп и при приходе ложных синхрогрупп. . Формула изобретени  Устройство формировани  сигнала кадровой синхронизации, содержащее дешифратор синхрогруппы, информационный вход которого предназначен л  подачи кодовой комбинации синхогруппы , счетчик длины цикла, счетный вход которого предназначен дл  . подачи импульсов символьной частоты, выход которого подключен к первому ходу первого элемента И, второй . ход которого соединен с выходом деифратора синхрогруппы, блок задержи и второй элемент И, выход которого одключен ко входу сброса счетчика о тличашщелины цикла, тем, что, с целью повышеи  помехоустойчивости, введены егистр сдвига, первый вход которогоIf the first response of the sync group decoder turned out to be false, then the counter impulse pulse 4 through the cycle passed through the fourth fourth element AND 10 (in register 15 are still only zeros), the second element OR 7 sets the trigger 6 and Since the signal of the first element of IL 9 does not come to the signal, then element I 5 remains open until the new response of the decoder 1 of the synchronous circuit passes through it, which sets the new phase of the counter 4 of the cycle length and returns the trigger .6 through the first element of SHS and block 8 per The holders in the position closing the second element AND 5. When the responses of the decoder 1 of the synchro-group arrive regularly at the same position of the cycle (synchronism is found), then from the output of the first element And 12 regularly impulses come that support the trigger 6, the state closing the second element AND 5, and in addition, these pulses, arriving at the first (informational) input of the shift register 15, fill the register 15, moving along the register, using pulses from the output of the counter 4 of the cycle length which are regularly fed to the second (shift) input reg Example 15. When units appear in all bits of register 15 (or units as many as specified by the decisive synchronization rule), the output of control decoder 14 connected to the third And 1 element shows a signal that opens the third And 13 element, which trigger 6 constantly keeps the second element AND 5 closed, preventing it from changing the phase 4 of the cycle length. Thus, the device is in sync, its frame 1 output regularly receives frame synchronization pulses, and the shift register 15 monitors the synphase of the responses of the decoder 1 sync group and output counter pulses of 4 dpins of the cycle. If they do not match (the synchronism layer), the shift register 15 will begin to empty out, since the shift pulses from counter 4 of the cycle length pass, and the pulses do not coincide with the output of the first element I 12. At that moment, when the unit less in the shift register 15 than is determined by the decisive rule, the control decoder 14 closes the third element And 13 and the device switches to the intermediate mode. If the arrival of signals from the first element And 12 is resumed, the device will return to steady synchronization mode, if. The register 15 shift is emptied completely then the device will go into search mode. The use of newly introduced elements — the shift register, the control decoder, the third and fourth elements AND, the first and second elements OR, and the installation unit to the initial state, as well as the proposed connection of elements in the device give the proposed device a higher noise immunity than the known one. This is due, firstly, after passing the response from the output of the SIN5FOGROUP decoder to the phasing of a 1L1) 1 cycle counter, the second electrical element AND closes for the next cycle with the same pulse that goes to the reset input of the cycle length counter, through the third input of the first element IJTM and the delay unit sets the trigger to the position closed by the second element I. As a result, in the process of searching for synchronism, the faerization of the loop length counter will not be lost. Secondly, the presence of a scheme for tracking the state of synchronism in the form of a shift register and a control decoder makes it possible to avoid synchronization failures during short-term interruptions of marker sync groups and with the arrival of false sync groups. . The invention of the frame synchronization signal shaping device, comprising a sync group decoder, the information input of which is intended for supplying a synchronous code pattern, a cycle length counter, the counting input of which is intended for. pulse symbol frequency, the output of which is connected to the first move of the first element And the second. the course of which is connected to the output of the synchronization group deflector, the delay unit and the second element I, the output of which is connected to the reset input of the counter of the loop gap, by which, in order to increase the noise immunity, the first shift input
SU792814050A 1979-08-17 1979-08-17 Device for shaping frame synchronization signal SU843301A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792814050A SU843301A1 (en) 1979-08-17 1979-08-17 Device for shaping frame synchronization signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792814050A SU843301A1 (en) 1979-08-17 1979-08-17 Device for shaping frame synchronization signal

Publications (1)

Publication Number Publication Date
SU843301A1 true SU843301A1 (en) 1981-06-30

Family

ID=20848154

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792814050A SU843301A1 (en) 1979-08-17 1979-08-17 Device for shaping frame synchronization signal

Country Status (1)

Country Link
SU (1) SU843301A1 (en)

Similar Documents

Publication Publication Date Title
US4451917A (en) Method and apparatus for pulse train synchronization in PCM transceivers
SU843301A1 (en) Device for shaping frame synchronization signal
SU1085006A1 (en) Cyclic phasing receiver
SU1672586A1 (en) Synchronous generator
SU1488971A1 (en) Clock-pulse shaper
RU2054809C1 (en) Device for synchronization of digital flows
SU1376256A1 (en) Clocking apparatus
RU2033640C1 (en) Time signal transmitting and receiving device
SU873445A1 (en) Cycle-wise synchronization device
SU921095A1 (en) Frequency divider
RU2007882C1 (en) Device for clock synchronization
SU758546A2 (en) Clock pulse generator
SU741441A1 (en) Pulse synchronizing device
SU1365071A1 (en) Digital generator
SU1238259A1 (en) Device for reception of discrete information
SU1510105A1 (en) Data transceiver
SU1022332A1 (en) Device for synchronizing one-frame image transmission apparatus
SU1095220A1 (en) Device for transmitting and receiving digital messages
RU1786675C (en) Device for cycle synchronization
SU739510A1 (en) Channel timing device
RU1830629C (en) System of cycle synchronization
SU1474658A1 (en) Device for input of asynchronous numeric stream
SU801308A1 (en) Device for regeneration of fields suncmronizing pulses
SU1133681A1 (en) Device for linking equipment of subsrciber with unidirectional ring bus
SU1566501A2 (en) Cycle synchronization device