SU1043630A1 - Модуль дл реализации бесповторных функций - Google Patents

Модуль дл реализации бесповторных функций Download PDF

Info

Publication number
SU1043630A1
SU1043630A1 SU823434715A SU3434715A SU1043630A1 SU 1043630 A1 SU1043630 A1 SU 1043630A1 SU 823434715 A SU823434715 A SU 823434715A SU 3434715 A SU3434715 A SU 3434715A SU 1043630 A1 SU1043630 A1 SU 1043630A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
module
elements
inputs
Prior art date
Application number
SU823434715A
Other languages
English (en)
Inventor
Александр Николаевич Семашко
Дмитрий Андреевич Безмен
Юрий Францевич Вашкевич
Федор Петрович Куденков
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority to SU823434715A priority Critical patent/SU1043630A1/ru
Application granted granted Critical
Publication of SU1043630A1 publication Critical patent/SU1043630A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

МОДУЛЬ ДЛЯ РЕАЛИЗАЦИИ БЕСПОВТОРНЫХ ФУНКЦИЙ, содержащий элементы И,ИЛИ и НЕ, причем первый информационный вход модул  подключен к первым входам первых элементов И и ИЛИ, второй информационный вход модул  подключен к второму входу первого элемента И и первому входу второго элемента И, третий и четвертый информационные входы модул  подключены к входами третьего элемента И и второго элемента ИЛИ соответственно , выход первого элемента И подключен к первым входам третьего и чеТ вертого элементов ИЛИ и четвертого и п того элементов И, выход третьего элемента И подключен к вторым входам второго и четвертого элементов И и третьего элемента ИЛИ выход второго элемента ИЛИ подключен к второму входу п того элемента И, выход второго элемента И подключен. к.йторым входам первого и четвертого элементов ИЛИ, выход третьего элемента ИЛИ подключен к первому входу шестого элемента И, второй вход которого подключен к выходу первого элемента НЕ, выход четвертого элемента ИЛИ подключен к первому входу седьмого элемента И, второй вход которого подключен к первому управл ющему входу модул  и входу второго элемента НЕ, выход первого элемента ИЛИ подключен к первому входу восьмого элемента И, выходы четвертого, п того, шестого ,седьмого и восьмого элементов И подключены к входам п того элемента ИЛИ соответственно , от.личающийс   тем, что, с целью упрощени , (Л пр мой и инверсный выходы п того элемента ИЛИ подключены к выходам модул  соответственно, второй управл ющий вход которого подключен к § входу первого элемента НЕ и третьим входам седьмого и п того элемен .тов И, четвертый вход которого подключен к третьему входу шестого о iC с элемента И и выходу второго элемента НЕ, выход первого элемента НЕ подключен к третьему входу четвертого элемента И, четвёртый вход которого подключен к входу второго эле™ мента НЕ, второй вход восьмого элеDO мента И подключен к третьему управл ющему входу МОДУЛЯ.

Description

Изобретение относитс  к микроэлектронике и вычислительной технике . Известен многофункциональный модуль, реализующий басповторные логические функции четырех перемен ных ij . Недостатками этого модул   вл ю с  структурна  сложность, большое число управл ющих входов, что снижает его надежность и затрудн ет практическое применение. Наиболее близким к изобретению по технической сущности  вл етс  м грфункционный модуль, содержащий элементы И,ИЛИ и НЕ и реализую щий все бесповторные функции четырех переменных з . Недостатками известного многоФункционального модул   вл ютс  конструктивна  сложность (содержит 19 логических элементов), усложнен ный алгоритм (имеет 4 управл кндих входа), малое быстродействие (состоит из шести каскадов последовательно соединенных логических ,элементов ) и узкие схемотехнические в можности (имеет один выход). Цель изобретени  - упрощение модул  , Поставленна  цель достигаетс  тем, что в модуле дл  реализации бесповторных функций, содержащем элементы И,ИЛИ и НЕ, причем первый информационный вход модул  подключ к первым входам первых элементов И и ИЛИ, второй информационный вход модул  подключен к второму входу пер вого элемента И и первому входу второго элемента И, третий и четвер тый информационные входы модул  подключены к входам третьего, элемента И и второго элемента ИЛИ соответственно , выход первого элемента И подключен к первым входам третьего и четвертого элементов ИЛИ и четвертого и п того элементов И, вы ход третьего элемента И подключен к вторым входам второго и четвертого элементов И и третьего элемента ИЛИ выход второго элемента ИЛИ подключен к второму входу п того элемента И, выход второго элемента И подключен к вторым входам первого и четвертого элементов ИЛИ, выход третьего элемента ИЛИ подключен к первому вхо ду шестого элемента И,второй вход которого подключен к выходу первого элемента НЕ, выход четвертого элемента ИЛИ подключен к первому входу седьмого элемента И, второй вход которого подключен к первому управл ющему входу модул  и входу второго элемента НЕ, выход первого элемента ИЛИ подключен к первому входу восьмо го элемента И, выходы четвертого. п того, шестого, седьмого Я восьмого элементов И подключены к входам п того элемента ИЛИ соответственно;, пр мой и инверсный выходы п того элемента ИЛИ подключены к выходам модул  соответственно, второй управл ющий вход которого подключен к входу первого элемента НЕ и третьим входам седьмого и п того элементов И, четвертый вход которого подключен к третьему входу шестого элемента И и выходу второго элемента НЕ, выход первого элемента НЕ подключен к третьему входу четвертого элемента И,четвертый вход которого подключен к входу второго элемента НЕ, второй вход восьмого элемента И подклк чен к третьему управл ющему входу модул , На чертеже представлена функциональна  схема модул . Модуль содержит информационные входы 1-4, управл ющие входы 5-7, элементы И 8 и 9, элемент ИЛИ 10, элемент И 11, элементы ИЛИ 12-14, элементы И 15-19, элементы НЕ 20г21,. элемент ИЛИ 22, пр мой 23 и инверсный. 24 выходы,- Вход 1 модул  подключен к элементу ИЛИ 14 и через элемент И 8 к элементам ИЛИ 12 и 13, И 16 и 17, Вход 2 модул  подключен к элементу И 8 и через элемент И 11 к элементам ИЛИ 13 и 14,Входы 3 и 4 модул  подключены попарно к элементам И 9 и 11ЛИ 10.Выход элемента if 9 через элемент ИЛИ 12 подключен к элементу И 15, а также непосредственно к элементам. И 11 и 16, Выход элемента ИЛИ 10 подключен к элементу И 17, Выход элемента И 11 подключен через элемент ИЛИ 13 к элементу И 18 и через . элемент ИЛИ 14 к элементу И 19,к которому подключен также вход 5, Вход 6 подключен к элементам И 12 и 18 и через элемент НЕ 20 к элементам И 15 и 16, Вход 7 подключен к элементам И 16 и 18 и через элемент НЕ 21 к элементам И 15 и 17, Выходы элементов И 15-19 через элемент ИЛИ 22 подключены к пр мому 23 и инверсному 24 выходам модул , В статике на входы модул  сигналы не подаютс . Следовательно, на выходе модул  сигналы отсутствуют, В динамике модуль функционирует следующим образом. На информационные входы 1-4 модул  подаетс  набор двоичных переменных Х1-Х4, При этомс выхода элемента ИЛИ 12 снимаетс  функци  X1X2V . ХЗХ4, с выхода элемента 19 снимаетс  функци  ХЗХ4, с выхода элемента ИЛИ 10 снимаетс  функци  X3VX4, с выхода элемента И 11 X2x3x4, с выхода элемента ИЛИ 13 - X2/X1VX3/X4, с выхода элемента ИЛИ 14 - X1VX2X3X4. 5 Данные логические функции поступают
на элементы И 15-19, где осуществл етс  их дешифраци  сигналами управ .лени  И1,И2 и ИЗ,, которые поступают на входы 5-7 модул . Дешифраци  осуществл етс  открытием одного из элементов И 15-19. Последнее осуществл етс  при следующих наборах сигналов (см. таблицу):
Следовательно,дл  каждого из ука .эанных наборов управл ющих сигналов открыт только один из элементов И 1519 . Причем с выхода каждого из них снимаетс  соответственно одна из следующих логических функций: с выхода элемента И 15 - X1X2V ХЗХ4; с выхода элемента И 16 Х1Х2ХЗХ4; С выхода элемента И 17 X1X2/X3VX4/; с выхода элемента И 18 - X2/.X1V ХЗХ4/Й с выхода элемента И 19 - Х1 Гх2ХЗХ4, которые после Объединени  на-элементе ИЛИ 22 с константами нул ,, поступающими с остальных четырех элементов И, подаютс  на пр мой выход 23 модул . .
Одновременно с инверсного выхода 24 модул  снимаютс  инверсные значени  этих функций:
X1X2VX3X4./X1VX2//X3VХ4/;Х1Х2ХЗХ4. «X1VX2VX3VX4; XlX2/X3Vx4eXlVX2vx3X4; X2/X1VXЗX4 X2VX1/XЗVX4/ и Xlvx2X3X4 «X1/X2VX3VX4/.
Следовательно, с выходов 23 и 24 снимаетс  весь типовой состав
бесповторных логических функций четырех переменных.Реализаци  конкретных бесповторных функций осуществл етс  методом инвертировани  входных
переменных XI - Х4.
Таким образом предлагаемый моуль реализует все бесповторные логические функции четырех перемеиных и при этом обладает cлeдJк дими прей-
муществами по сравнению с базовым устройством-микросхемой К155ХЛ1: модуль конструктивно прост, так как содержит 15 логических элементов прототип 19) и имеет три входа
управлени  (прототип.четыре); модуль имеет более высокое быстродействие, так как состоит из четырех каскадов (прототип из 6); модуль обладает широкими схемотехническими возможност ми , так как имеет два выхода , что обеспечивает более эффективное его использование при построении более сложных устройств и снимает экономические затраты на их разработки по сравнению с базовым уст- ройством .

Claims (1)

  1. МОДУЛЬ ДЛЯ РЕАЛИЗАЦИИ БЕСПОВТОРНЫХ ФУНКЦИЙ, содержащий элементы И,ИЛИ и НЕ, причем первый информационный вход модуля подключен к первым входам первых элементов
    И и ИЛИ, второй информационный вход модуля подключен к второму входу первого элемента И и первому входу второго элемента И, третий и четвертый информационные входы модуля подключены к входам третьего элемента И и второго элемента ИЛИ соответственно, выход первого элемента И подключен к первым входам третьего и четвертого элементов ИЛИ и четвертого и пятого элементов И, выход третьего элемента И подключен к вторым входам второго и четвертого элементов И и третьего элемента ИЛИ·, выход второго элемента ИЛИ подключен к второму входу пятого элемента И, выход второго элемента И подключен· к вторым входам первого и четвертого элементов ИЛИ, выход третьего ' элемента ИЛИ подключен к первому входу шестого элемента И, второй вход которого подключен к выходу первого элемента НЕ, выход четвертого элемента ИЛИ подключен к первому входу седьмого элемента И, второй вход которого подключен к перво выходы ,седьму управляющему входу модуля и входу второго элемента НЕ, выход первого элемента ИЛИ подключен к первому входу восьмого элемента И, четвертого, пятого, шестого мого и восьмого элементов И подключены к входам пятого элемента ИЛИ соответственно, от.личающийс я тем, что, с целью упрощения, прямой и инверсный выходы пятого элемента ИЛИ подключены к выходам ' модуля соответственно, второй управляющий вход которого подключен к входу первого элемента НЕ и третьим входам седьмого и пятого элементов И, четвертый вход которого подключен к третьему входу шестого элемента И и выходу второго элемента НЕ, выход первого элемента НЕ подключён к третьему входу четвертого элемента И, четвёртый вход которого подключен к входу второго элемента НЕ, второй вход восьмого элемента И подключен к третьему управ ляющему входу модуля.
    I
SU823434715A 1982-05-05 1982-05-05 Модуль дл реализации бесповторных функций SU1043630A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823434715A SU1043630A1 (ru) 1982-05-05 1982-05-05 Модуль дл реализации бесповторных функций

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823434715A SU1043630A1 (ru) 1982-05-05 1982-05-05 Модуль дл реализации бесповторных функций

Publications (1)

Publication Number Publication Date
SU1043630A1 true SU1043630A1 (ru) 1983-09-23

Family

ID=21010644

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823434715A SU1043630A1 (ru) 1982-05-05 1982-05-05 Модуль дл реализации бесповторных функций

Country Status (1)

Country Link
SU (1) SU1043630A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Авторское свидетельство СССР 500525, кл. G 06 F 7/00, 1974., 2.Авторское свидетельство СССР по за вке 3276542/18-24, кл. G 06 F 7/00, 1981. *

Similar Documents

Publication Publication Date Title
AU6392686A (en) Digital intergrated circuit
US4484091A (en) Exclusive-OR circuit
SU1043630A1 (ru) Модуль дл реализации бесповторных функций
US4387294A (en) Shift register-latch circuit driven by clocks with half cycle phase deviation and usable with a serial alu
SU1552170A1 (ru) Мультиплексор
SU1658391A1 (ru) Преобразователь последовательного кода в параллельный
RU1802409C (ru) Реверсивное счетное устройство
SU847509A1 (ru) Декодер
US2930902A (en) Primed gate using binary cores
SU1488787A1 (ru) Четырехвходовый одноразрядный сумматор
SU1169172A1 (ru) Преобразователь двоичного кода в троичный код
SU1388850A1 (ru) Устройство дл сложени и вычитани чисел по модулю Р
SU1083355A1 (ru) Селектор импульсов по длительности
SU886248A2 (ru) Делитель частоты следовани импульсов
SU1635187A1 (ru) Формирователь тестов
SU1476616A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых величин
SU1075393A1 (ru) Преобразователь серий импульсов в пр моугольные импульсы
SU1234826A1 (ru) Устройство дл сравнени чисел с допусками
SU1545213A1 (ru) Устройство дл реализации булевых функций
SU879815A1 (ru) Устройство временной коммутации
SU985758A1 (ru) Устройство обработки радиолокационных сигналов
SU1589400A1 (ru) Устройство дл выделени двоичных кодовых комбинаций произвольного веса
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU1647561A1 (ru) Устройство дл умножени по модулю семь
SU1598167A1 (ru) Синхронный двоичный счетчик