SU1169172A1 - Преобразователь двоичного кода в троичный код - Google Patents
Преобразователь двоичного кода в троичный код Download PDFInfo
- Publication number
- SU1169172A1 SU1169172A1 SU833599397A SU3599397A SU1169172A1 SU 1169172 A1 SU1169172 A1 SU 1169172A1 SU 833599397 A SU833599397 A SU 833599397A SU 3599397 A SU3599397 A SU 3599397A SU 1169172 A1 SU1169172 A1 SU 1169172A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- converter
- group
- bits
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ТРОИЧНЫЙ КОД, содержапцш генератор импульсов, отличающийс тем, что, с цедГью упрощени преобразовател , он содержит две группы элементов ИЛИ, первый и второй коммутаторы , счетчик импульсов, вход которого соединен с выходом генератора импульсов, соединенного с тактовым выходом преобразовател , выходы положительного и отрицательного разр дов которого соединены соответственно с выходами первого и второго коммутаторов , управл ющие входы которых соединены с выходами счетчика., а группы информационных входов первого и второго коммутаторов соответственно соединены с выходами соответствующих элементов ИЛИ первой и второй групп, причем входы первого и второго разр дов преобразовател соединены соответственно с nepBbiNm входами первого и второго элементов ИЛИ первой группы , вторые входы которых соединены с входом четвертого разр да преобразовател , вход третьего разр да которого соединен с третьим входом второго элемента ИЛИ первой группы, входы с первого по п тый третьего § элемента ИЛИ первой группы соединены сл соответственно с входами с п того по дев тый разр дов преобразовател , входы второго, п того и восьмого разр дов которого соединены соответственно с первым, вторым и третьим входами первого элемента ИЛИ второй группы, первый, второй и третий входы второго элемента ИЛИ которой соединены соответственно с входами п того, шестого и седьмого разр дов преобраО ) зовател , вход седьмого разр да и со вход пуска которого соединены соответственно с третьим входом первого элемента ШШ первой группы и входом генератора импульсов.
Description
Изобретение относитс к цифровой вычислительной технике и может быть использовано при построении устройств передачи информации в системах управлени х технологическими-процессами промыншенных предпри тий.
Цель изобретени - упрощение преобразовател .
На чертеже приведена блок-схема предлагаемого преобразовател .
Преобразователь содержит элементы ИЛИ 1-5, генератор 6 импульсов, счетчик 7, первый 8 и второй 9 коммутаторы , тактовый выход 10, выходы положительного 11 и отрицательного 12 разр дов преобразовател , вход 13 пуска преобразовател . Элементы ИЛИ 1-3 в совокупности образуют первую группу 14 элементов ИЛИ, а элементы ИЛИ 4 и 5 - вторую группу 15 элементов ИЛИ.
Предлагаемый преобразователь работает следующим образом.
На входы XI-Х9 подаетс двоичный код, подлежащий преобразованию. При этом возбуждаютс линии, соответствующие троичному числу, которое требуетс передать по каналам передачи информации . Каналов троичного кода два положительный с кодовой последовательностью о, , отрицательный с кодовой последовательностью , -(3)j . Выходы элементов ИИИ 1-3 подают соответственно положительному каналу троичных кодов положительные потенциалы на входы коммутатора 8, а элементы ШШ 4 и 5 подают соответственно отрицательному каналу кодов положительные потенциалы на входы .коммутатора 9. Тактовые импульсы подаютс на входы счетчика 7, который синхронно управл ет KONSMyTaTopaми , преобразующими параллельный код в последовательный.
С выхода коммутатора 8 в один канал поступает положительна последовательность троичных кодов, а с выхода коммутатора 9 в другой канал поступает отрицательна последовательность троичных кодов. Пол рность серии троичных кодов со знаком +1,0 в линии положительна. Пол рность серии троичных кодов со знаком -1,0 при отдельном канале тоже положительна, а пол рность серии троичных кодов при общем канале с кодами со знаком +1,0 отрицательна. В общем получаетс код +1,0-, -1.
Применение передачи информации с троичным кодом ограничиваетс ассортиментом троичных логических элементов . В основном это магнитные элементы с малой по сравнению с полупроводниковыми микросхемами скоростью переключени .
Использование предложенного преобразовател двоичного кода в троичный код обеспечивает применение полупроводниковых двоичных логических элементов вместо магнитных троичных, упрощение и удешевление преобразовател , увеличение быстродействи .
Claims (1)
- ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ТРОИЧНЫЙ КОД, содержащий генератор импульсов, отличающийс я тем, что, с цеЛью упрощения преобразователями содержит две группы элементов ИЛИ, первый и второй коммутаторы, счетчик импульсов, вход которого соединен с выходом генератора импульсов, соединенного с тактовым выходом преобразователя, выходы положительного и отрицательного разрядов которого соединены соответственно с выходами первого и второго коммутаторов, управляющие входы которых соединены с выходами счетчика., а группы информационных входов первого и второго коммутаторов соответственно соединены с выходами соответствующих элементов ИЛИ первой и второй групп, причем входы первого и второго разрядов преобразователя соединены соответственно с первыми входами первого и второго элементов ИЛИ первой группы, вторые входы которых соединены с входом четвертого разряда преобразователя, вход третьего разряда которого соединен с третьим входом второго элемента ИЛИ первой группы, входы с первого по пятый третьего элемента ИЛИ первой группы соединены соответственно с входами с пятого по девятый разрядов преобразователя, входы второго, пятого и восьмого разрядов которого соединены соответственно с первым, вторым и третьим входами первого элемента ИЛИ второй группы, первый, второй и третий входы второго элемента ИЛИ которой соединены соответственно с входами пятого, шестого и седьмого разрядов преобразователя, вход седьмого разряда и вход пуска которого соединены соответственно с третьим входом первого элемента ИЛИ первой группы и входом генератора импульсов.ШШТ
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833599397A SU1169172A1 (ru) | 1983-06-01 | 1983-06-01 | Преобразователь двоичного кода в троичный код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833599397A SU1169172A1 (ru) | 1983-06-01 | 1983-06-01 | Преобразователь двоичного кода в троичный код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1169172A1 true SU1169172A1 (ru) | 1985-07-23 |
Family
ID=21066318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833599397A SU1169172A1 (ru) | 1983-06-01 | 1983-06-01 | Преобразователь двоичного кода в троичный код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1169172A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2581774C1 (ru) * | 2014-09-30 | 2016-04-20 | Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" Министерства обороны Российской Федерации | Способ передачи информации и система для его осуществления |
-
1983
- 1983-06-01 SU SU833599397A patent/SU1169172A1/ru active
Non-Patent Citations (1)
Title |
---|
Соколов Т.Н., Васильев Ф.А. Ферритовые логические элементы и узлы информационных систем. Л., 1970, с. 185, рис. 36. Авторское свидетельство СССР № 750479, кл. G 06 F 5/02, 1980. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2581774C1 (ru) * | 2014-09-30 | 2016-04-20 | Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" Министерства обороны Российской Федерации | Способ передачи информации и система для его осуществления |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1169172A1 (ru) | Преобразователь двоичного кода в троичный код | |
SU558658A3 (ru) | Устройство дл передачи цифровой информации | |
SU1496004A1 (ru) | Устройство дл преобразовани дополнительного двоичного кода в знакоразр дный | |
SU1172018A1 (ru) | Преобразователь последовательного троичного кода в дес тичный код | |
RU2126198C1 (ru) | Цифровой модулятор для преобразователя частоты двухфазного асинхронного электродвигателя | |
SU1665514A1 (ru) | Преобразователь унипол рного кода в бипол рный | |
CA1265251A (en) | Signal conversion circuits | |
SU1243098A1 (ru) | Преобразователь параллельного кода в последовательный | |
RU1800604C (ru) | Цифровой модул тор | |
SU1425848A1 (ru) | Преобразователь параллельного кода в последовательный | |
SU612240A1 (ru) | Преобразователь целой части двоичного кода в двоично-дес тичный | |
SU403048A1 (ru) | Цифро-аналоговый преобразователь | |
SU1095168A1 (ru) | Преобразователь пр мого кода в пр мой,обратный и дополнительный код | |
SU571900A1 (ru) | Шифратор на п-выходов | |
SU1434547A1 (ru) | Устройство дл преобразовани сигналов с импульсно-кодовой модул цией в сигналы с дельта-сигма-модул цией | |
SU1430950A1 (ru) | Многофункциональный логический модуль | |
SU1120322A1 (ru) | Цифровой функциональный преобразователь | |
SU1501030A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный код | |
SU1367163A1 (ru) | Преобразователь последовательного двоичного кода в число-импульсный код | |
SU1125620A1 (ru) | Дешифратор двоичного кода | |
SU1575166A1 (ru) | Генератор функций Хаара | |
SU1043630A1 (ru) | Модуль дл реализации бесповторных функций | |
SU1324115A1 (ru) | Устройство дл преобразовани двоичной последовательности в блочный балансный троичный код | |
SU1234826A1 (ru) | Устройство дл сравнени чисел с допусками | |
SU1651383A1 (ru) | Преобразователь биимпульсного кода в бинарный |