Изобретение относитс к вычислительной технике и может быть исполь зовано дл управлени обгченом информации между каналом ввода - вывода и периферийными устройствами Цифровых вычислительных -машин, а та же при конструировании вычислительных систем. Устройство предназначено дл управлени электрофицированнрй пишущей машиной .Consul-260. (ЭПМ). Известно-устройство, ввода-вывода информации, содержащее регистры, блок выдачи управл ющих сигналов, блок контрол режимов, блок выдачи информации, схему выборки,,блок указани состо ни и блок регулировани запросов, и выполн ющее функции управлени обменом информации между входными и выходными шинами, к которым подключены устройства вврда- вывода 1 -. . Недостатком устройства вл ютс ограниченные .функциональные возможности из-за того, что оно принимает и выдает на печать байт информации , и на врем , необходимое на распечатку выводимого объема информации , процессор прерывает выпол нение основной программы.ripiH периодическом выводе большог объема мнформации, что необходимо, например, в автоматизированных системах управлени техно/югич-ескими процессами, снижаетс коэффидиент использовани аппаратуры (отношение времени использовани оборудо;вани к календарному времени ). Наиболее близким к изобретению по технической сущности вл етс устройство дл вывода информации, содержащее дешифратор управл ющих сигналов и схему прерывани , схему управлени клавиатурой ЭПМ, схему управлени фотоэлектрическим устрой ством ввода с перфоленты и схему управлени печатью С2 . Недостатком устройства вл ютс ограниченные функциональные.возможности из-за большой загрузки процес сора операци ми по выводу информации ,. Цель изобретени - повышение быстродействи устройства. Указанна цель достигаетс тем, что в устройство дл вывода инф-ррма ции, содержащее регистр, первый вхо которого вл етс управл ющим входом устройства, а выход - управл ю; щим выходом устройства, формирователь сигналов, один выход которого подсоединен к управл ющему входу : блока сопр жени с печатью, выход к -торого вл етс соответствующим информационным выходом устройства, введены с первого по третий элементы ИЛИ, первый и второй элементы задержки, формирователи импульсов. и адреса , счетчик байтов, элемент .совпадени , блок буферной пам ти и элемеЫт И, управл ющие входы блока буферной пам ти, входы формиро- . вател импульсов и первого элемента задержки вл ютс управл ющим входом устройства, выход формировател импульсов соединен с первь1ми входами первого элемента ПЛИ и счетчика байтов , выход первого элемента задержки соединен с первыми входами второго и третьего элементов ИЛИ, информационные входы блока пам ти вл ютс соответствующими информационными входами устройства/ а вы- ходы подключены к -соответствующим вхС(Дам блока сопр жен-и с печатью, другой выход формировател сигналов с. первым входом элемента И, .с вторым входом первого элементд ИЛИ и через второй элемент задержки с вторыми входами регистра состо ни и второго элемента ИЛИ, выход которого и выход первого ИЛИ подключены к соответствующим входа формирова-. тел адреса, выход которого соединен с информационным входом блока буфернрй пам ти, один выход формировател сигналов подключен к второму входу счетчика байтов, выход которого через элемент совпадени под-. ключен к в.торому входу элемента И, выход которого соединен с вторым входом элемента ИЛИ., выход которого подключен к входу формировател сигналов. . На чертеже изображена блок-схема устройства. Устройство содержит с первого по третий элементы ИЛИ 1-3, первый и второй элементы 4 и 5 задержки, формирователь 6 адреса, счетчик 7 байтов, формирователь 8 импульсов, элемент И 9, регистр 10 состо ни , блок 11 буферной пам ти, элемент 12 совпадени , блок 13 сопр жени с печатью, форми:рс ватель 14 сигналов. УстррйсИтво работает в два цикла . В первом цикле происходит загрузка в блок 11 части выводимой информации , объем .которой определ етс его емкостью. Вывод информации про- / цессором.осуществл етс стандартными циклами обращени к каналу обмена. Каждый байт сопровождаетс управл юиим сигналом Вывод, который пос1 . ле дешифрации поступает на вход Зсшись-считывание блока 11 и формировател 8 импульсов. К началу цикла формирователь 6 адреса устанавливает на адресных входах блока 11 нулевой адрес. На выходе формировател 14 отсутствуют сигналы Печать и Пауза, на выходе счетчика 7 - ноль, на выходе регистра 10 - сигнал запроса. По первому сигнгшу Вывод от процессора происходит запись первого байта вывоДИМОЙ информации в блок 11 по нулевому адресу и сра15атьтаетс регистр 10. Сигнал, сформированный формирователем 3 по заднему фронту сигна ла Вывод, увеличит на единицу содержимое счетчика 7и через элемент ИЛИ 1 содержимое формировате41 6. По следующемусигналу Вывод очередной байт информации записываетс . по очередному адресу. Цикл записи кончаетс , когда в течение времени задержки элемента 4 не приходит очередной сигнал,Вывод. Врем задержки элементов 4 и 5 выбираетс немного больше периода следовани сигналов Вывод и Пауза соответственно . Сигнал с элемента, 4 через элемен ИЛИ 2 сбрасывает формирователь $, т.е. устанавливает на его. выходе нулевой адрес и через элемент ИЛИ запускает формирователь 14 с его выхода. Сигнал .Печать включает блок 13 и ЭМП печатает первый байт информации. Этот же сигнал поступае на. вход Минус счетчика 7 и уменьш ет его Содержимое на единицу. После сигнала Печать формирователь -14 вырабатывает сигнал Пауза. Этот сигнал через элемент ИЛИ 1 поступает наВХОД Плюс формировател 6, устанавлива следующий адрес на ад реСном входе блока 11, а также чере элемент И 9 и элемент ИЛИ вновь .запускает формирователь 14 и происходит печать очередного байта. Разрешающий сигнал от элемента совпадени поступает на вход элемента И 9 посто нно до окончани распечат ки, .наход щейс в блоке 11 информации , т.е. до установлени в счетчике 7-нулевого значени , что означает окончание цикла печати. После окончани печати выведенной части информации элемент 5 за- держки по последнему сигнйэту Пауза формирует импульс, по которому ре- ; гистр 10 взводитс и в зависимости от выбранного режима работа выстав-; л ет флаг на седьмой разр д шины данные адрес .канч1ла обмена (дл программных операций -с опр.осом флага } или запускаетс схе.м,а прерывани устройства управлени (не показана ). Этим же импульсом сбрасываетс формирователь 6. Далеецикл . загрузки и печати очередной части выводимой информации повтор ютс . Счетчик 7 байт информации, позволит устройству работать, когда на печать выводитс переменное- количество информации, объем которой может быть меньше объема блока буферной пам ти. Устройство имеет высокий коэффи- , циент использовани оборудовани , достигаемый тем, что в случае обмена данными процессорами с устройством ввода-вывода посредством программных операций с опросом флага или при выполнении программы обслуживани с использованием средств прерывани , можно сократить количество опросов и прерываний в число раз, . пр мо пропорциональное емкости буферного ОЗУ. Лредлагаемое устройство позволит увеличить скорость, выполнени процессором всей программы за счет сокращени времени, затрачиваемого им на вывод данных на печать (из расчета 99,9 с кВайт информации ).