SU1037257A1 - Устройство дл контрол логических блоков - Google Patents

Устройство дл контрол логических блоков Download PDF

Info

Publication number
SU1037257A1
SU1037257A1 SU823403785A SU3403785A SU1037257A1 SU 1037257 A1 SU1037257 A1 SU 1037257A1 SU 823403785 A SU823403785 A SU 823403785A SU 3403785 A SU3403785 A SU 3403785A SU 1037257 A1 SU1037257 A1 SU 1037257A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
trigger
inputs
Prior art date
Application number
SU823403785A
Other languages
English (en)
Inventor
Евгений Остапович Ткачук
Original Assignee
Ростовское Высшее Военное Командно-Инженерное Училище Им.Главного Маршала Артиллерии М.И.Неделина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское Высшее Военное Командно-Инженерное Училище Им.Главного Маршала Артиллерии М.И.Неделина filed Critical Ростовское Высшее Военное Командно-Инженерное Училище Им.Главного Маршала Артиллерии М.И.Неделина
Priority to SU823403785A priority Critical patent/SU1037257A1/ru
Application granted granted Critical
Publication of SU1037257A1 publication Critical patent/SU1037257A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ БЛОКОВ, содержащее генератор псевдослучайных кодов и блок управлени , в.состав которого входит генератор тактов, отличающеес  тем, что, с целью повышени  достоверности контрол , в него введены блок коммутации и блок индикации, причем генератор псевдо- . случайных кодов состоит из (п+1) блоков вычислени -остатков (п чис-. . лу выводов контролируемого блока),, каждый из которых содержит элемент 2И-ИЛИ, выход которого соединен с первым входом первого суммаг тора по модулю два, выход первого сумматора по модулю два соединен с информационным входом регистра сдвига, старший разр д которого соединен с первым входом второго сумматора по модулю два, выход второго сумматора по модулю два соединен с информационным входом триггера , пр мой выход которого соединен с первым входом элемента И, выход элемента И соединен с вторыми входами первого и второго сумматоров по модулю два, блок коммутации состоит из п определителей входов, первый и второй выходы каждого кз которых соединены с выводами обмот- , ки соответствующего реле, блок управлени  .дополнительно содержит два триггера, одновибратор, элемент И и счетчик, причем выход первого триггера соединен с входом одновибратора и с первым входом элемента И, инверсный выход одновибратора соединен с вторым входом элемента И, первый выход .счетчика соединен с входом установки в единицу второго триггера, второй выход счетчика соединен с входом установки в ноль первого триггера, пр мой выход одновибратора блока управлени  соединен с входами установки в ноль счетчика и второго триггера блока управлени , регистра сдвига и триггера каждого из (п +1) блоков вычислени  остатков и с первым входом п определителей входов блока коммутации, пр мой выход второго триггера блока управлени  соединен с вторым входом (Л элемента И и с первым и инверсным вторы - входами элемента 2И-ИЛИ каждого из (п+1) блоков вычислени  остатков , начина  со второго, выхсй а элемента И блока управлени  соединен с входом генератора тактов, -вн5СОД которого соединен со счетным входом счетчика блока управлени  и с входами синхронизации триггера ;и регистра сдвига каждого из ln+1) СО б|локов вычислени  остатков, вход ч1 установки в единицу первого триггера блока Управлени   вл етс  входом 1чЭ запуска устройства, выход первого О блока вычислени  остатков соединен с третьим входом элемента второго блока вычислени  остатков, выход каждого предыдущего блока вычислени  остатков, начина  со второго по п-ый, соединен с третьим входом элемента 2И-ИЛИ последующего блока вычислени  остатков и через первые нормально разомкнутые контакты соответствующего реле блока коммутации с вторым входом соответствукадего определител  входов, выход (п-И)-го блока вычислени  отстаков соединен через первые нормально разомкнутые контакты п-го реле блока

Description

коммутации с вторым входом п-го определител  входов, каждый i-ый вы- . вод контролируемого блока (1 1 , ..., п) соединен с вторым входом 1-го определител  входов блока коммутации и через нормально замкнутые контакты соответствующего реле с четвертым входом элемента 2И-ИЛИ соответствующего j-го блока вычислени  остатков (J 2,..., п+1),..шина единичного потенциала соединена с первым, инверсным вторым и четвертым входами элемента 2Й-ИЛИ первого блока вычислени  остатков и через вторые нормально разомкнутые контакты каждого из п реле блока ;оммутации с четвертыми входами элементов ilH-HJIH соответствующих блоков вычислени  остатков, начина  со второго , выходы регистра сдвига и выход триггера блоков вычислени  остатков , начина  со второго, соединены соответственно с входами блока индикации.
Изобретение относитс  к цифровой вычислительнойтехнике и может быть использовано дл  автоматической проверки блоков- ЦВМ,
Известно устройство дл  контрол  логических блоков, основанное на методе сравнени  выходных сигналов контролируемого и эталонного логических блоков, входные сигналы Которых формируютс  с помощью счетчика 11 .
Недостатком этого устройства  вл етс  ограниченна  область применени  Оно используетс  только дл  контрол  простых узлов, имеющих небольшое количество входов и не имеющих элементов пам ти.
Наиболее близкимпо технической сущности к изобретению  вл етс  устройство дл  контрол  логических блоков , содержащее блок управлени , генератор псевдослучайных кодов, накапливающий сумматор, элементы,И иблок свертки, причем выходы блока управлени  соединены с управл ющими входами генератора псевдослучайных кодов и накапливающего сумматора , выходы генератора псевдослучайных чисел и входы и выходы контролируемого логического блока . соединены с соответствующими входами элементов И, выходы которых соединены со входами блока свертки, выходы блока свертки соединены со Входами накапливающего сумматора, выход которого  вл етс  выходом устройства .2 ,
Недостатками известного устройства  вл ютс  низка  достоверность контрол , так как накапливающий сумматор параллельного типа обнаруживает только неисправности, привод щие к изменению числа единиц в выходных последовательност х импульсов провер емого блока, а также высока  сложность устройства и необходимость ручной перекоммутации входных и выходных каналов в случае
контрол  логических блоков различных .типов.
Цель изобретени  - повышение достоверности контрол  логических блоков .
Поставленна  цель дс(стигаетс  те что в устройство дл  контрол  логических блоков, содержащее генератор псевдослучайных кодов и блок управлени , в состав которого входит генератор тактов, введены блок Kot iMyтации и блок индикации, причем генератор псевдослучаных кодов состоит из (п+1) блоков вычислени  остатков (п числу выводов контролируемого блока )j каждый из которых содержит элемент 2И-ИЛИ , выход которого соединен с первым входом первого сумматора по модулю два, выход.первого т:умматора по модулю два соединен с информационным входом регистра сдвига, старший разр д которого соединен с первым входом второго сумматора по модулю два, выход второго сумматора по модулю два соединен с информационным входом триггера , пр мой выход которого соединен с первым входом элемента И, выход элемента И соединен с вторыми входами первого и второго сумматоров по модулю два, блок коммутации состоит иэ п определителей входов, первый и второй выходы каждого из которых соединены с выводами обмотки соответствующего реле, блок уп-: равлени  дополнительно содержит два триггера, одновибратор, элемент И и счетчик, причем выход первого триггера соединен с входом одновибратора и с первым входом элемента И, инверсный выход одновибратора соединен с вторым входом элемента И, первый выход счетчика соединен с входом установки в единицу второго триггера, второй выход счетчика соединен с входом установки в ноль первого триггера, пр мой выход одновибратора блока управлени  соединен с входами установки в ноль счетчика и второго триггера блока управлени  регистра сдвига и триггера каждого из (п+О блоков вычислени  остатков и с первым входсйи определителей вхо дов блока коммутации,-пр мой выход . второго триггера блока управлени  соединен с вторым входом элемента И и с первым и инверсным вторым входа ми элемента 2И-ИЛИ каждого из (п+1) блоков вычислени остатков, начина  со второго, выход элемента И блока управлени  соединен с входом генера тора тактов, выход которого соединен со счетным входом счетчика блока управлени  и с входами синхронизации триггера и регистра сдвига каждого из (n-f-J) блоков вычислени , остатков, вход установки в единицу первого триггера блока управлени   вл етс  входом запуска устройства, выход первого блока вычислени  оста ков соединен с третьим входом элемента 2И-НЛИ второго блока вычислени  остатков, выход каждого предыду щего блока вычислени  остатков, начи на  со второго по п-ый, соединен с третьим входом элемента 2И--ИЛН после дующего блока вычислени  остатков и Через первые нормально разомкнутые контактны соответствукнпего реле блока коммутации с вторым входом соответсвующего определител  входов, выход {п+1)-го блока вычислени  остатков соединен через первые нормаль но разомкнутые контакты п-го реле, блока коглмутации с вторым входом п-го определител  входов/ каждый i-ый вывод контролируемого блока ( i 1 , . . , п) соединен с вторым входом i-ro определител  входов блока, коммутации и через нормально замкнутые контакты соответствующего реле с четвертым входом элемента 2И-ИЛИ соответствующего j-го блока вычисле ни  остатков (У 2,,.., п+1), шина единичного потенциала соединена с первым, инверсным вторым и четвер ТЫ11 входами элемента 2И-ИЛИ первого блока вычислени  остатков и через вторые нормально разомкнутые контакты каждого из п реле блоков коммутации с четвертыми входами элементов 2И-ИЛИ соответствующих блоков вычислени  остатков, начина  со второго , выходы регистра сдвига и выход триггера блока вычислени  остатков , начина  со второго, соединены соответствено с входами блока индикации . На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2 г- вариант исполнени  определител  входов, на фиг. 3 - временна  диаграмма работы блока управлени . Устройство содержит блок 1 управлени , (п+1) блоков 2 вычислени  остатков , блок 3 индикации, блок 4 коглмутации, контролируемый логический блок 5. Каждый блок в -;1числени  остатков содержит элемент 2И-ИЛИ.6, сумматоры 7,8. по модулю два,триггер 9, элемент И 10, дев тиразр дный регистр 11 сдвига. Влок управлени  содержит триггеры 12 и 13, одновибратор 14 элемент . И 15, счетчик 16, гейератор 17 тактов. Блок коммутации содержит п опре- делителей 18 входов и п реле 19 по числу выводов контролируемого блока. Каждый иэ блоков вычислени  остатков может быть.использован как дл  генерации тестовых воздействий, так и дл  контрол  реакций контролируемого блока, в зваисимости от того , по какому назначению используетс  данный вывод. 15лок вычислени  остатка выполн ет деление последовательности импульсов на пол Ь1Ном вида . о (X) х + X + 1 . Устройство работает следующим образом. По приходу сигнала Пуск триггер 12 устанавливаетс  в единичное состо ние и запускает одновибратор 14 сброса, который генерирует импульс сброса, перевод щий все элементы устройства в исходное состо ние. Тот же импульс подаетс  на определители 18 входов блока-4 коммутации. В том случае, если данный вывод оказалс  входом, срабатывает реле 19, и сигнал с выхода соответствующего выводу блока вычислени  остатков поступает ла вход контролируемого блока. При этом на четвертый вход элемента 2И-ИЛИ блока вычислени  остатков коммутируетс  уровень логической единицы. В этом случае блок вычислени  остатков будет работать как генератор псевдослучайной последовательности. Если данный вывод оказалс  выходом контролируемого блока, коммутаци  не производитс  и сигнал с выxoJc;a контролируемого, блока 5 подаетс  на вход блока 2 вычислени  остатков . 1 . После окончани  импульса сброса начинает работу тактовый генератор. Поскольку триггер 13 находитс  в.нулевом состо нии, низкий уровень с его выхода подаетс  на входы (п+1) .блоков вычислени  отстаков, начина  со второго, чем разрываетс  обратна  св зь, и вход каждого регистра сдивга блоков 2 вычислени  остатков подключаетс  к выходу предыдущего блока, образу  регистр сдвига длиной 10-п, где п - число выводов контролируемого блока. Вход полученного
регистра подключаетс  к выходу первого блока вычислени  остатков, который посто нно работает как генератор псевдослучайной последовательности . Выработанна  им по ;ледовательность сдвигаетс , записыва - начальные состо ни  в регистры блоков вычислени  остатков. На входы контролируемого блока подаетс  псевдослунайна  последовательность, выходные сигналы контролируемого блока -при этом не провер ютс , так как производитс  установив в начальное состо ние триггера.контролируемого блока и устанавливаютс  в некоторые отличные друг от друга состо ни  регистры блоков вычислени  остатков По прошествии. К тактов счетчик 15 подает сигнал установки в единицу на триггер 13, и устройство переводитс  в режим контрол . ПодключаютСИ обратные св зи регистров в блоках вычислени  остатков, а их входы подключаютс  к выходам контролируемого блока. Блоки вычислени  остатков , подключенные ко входам конт ролируемого блока, работают как генераторы псевдослучаных последовательностей , причем поскольку они были установлены в различные начальные состо ни , то и последователь ,ности , генерируемые ими, будут, раз
ЛИЧНЫ1
.Количество тактов работы устройства фиксировано, после выдачи последнго тестового воздействи  со второго
выхода счетчика 16 блока управлеВИЯ подаетс  сигнал сброса триггера 12, работа тактового генератора прекращаетс  и разрешаетс  индикаци  вычисленных остатков, которые сравниваютс  с остатками, полученными в результате проверки исправного одинотипного блока или математического моделировани .
Контролируемый логический блок считаетс  исправным, если указанные остатки совпадают. В противном случае , пользу сь диагностическими словар ми и таблицами, определ ют место возникновени  неисправности.
Таким образом, использование предлагаемого устройства позвол ет контролировать логические, блоки цифровой вычислительной техники с высокой достоверностью, так как отклонение данной последовательности выходных импульсов вызовет изменение в значении остатка и облегчит поиск неисправностей в контролируемом устройстве .
I
При этом устройство дл  контро.л  логических блоков упрощаетс ,поскольку блоки вычислени  остатков могут использоватьс  как дл  контрол  последовательности импульсов, вырабаты ваемой контролируемым блоком, так и дл  генерации тестовых последовательностей , в зависимости:от назначени  данного вывода, контролируемого блока.
Фие.З

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ БЛОКОВ, содержащее гене'ратор псевдослучайных кодов и блок управления, в.состав которого входит генератор тактов, о т л и ч а- ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены блок коммутации и блок индикации, причем генератор псевдослучайных кодов состоит из (п+1) блоков вычисления-остатков (п = Чис-, лу выводов контролируемого блока),, каждый из которых содержит элемент 2И-ИЛИ, выход которого соединен с первым входом первого сумматора по модулю два, выход первого сумматора по модулю два соединен с информационным входом регистра сдвига, старший разряд которого соединен с первым входом второго сумматора по модулю два, выход второго сумматора по модулю два соединен с информационным входом триггера, прямой выход которого соединен с первым входом элемента И, выход элемента И соединен с вторыми входами первого и второго сумматоров по модулю два, блок коммутации состоит из η определителей входов, первый и второй выходы каждого из которых соединены с выводами обмот- , ки соответствующего реле, блок управления дополнительно содержит два триггера, одновибратор, элемент И и счетчик, причем выход первого триггера соединен с входом одновибратора и с первым входом элемента И, инверсный выход одновибратора соединен с вторым входом элемента И, первый выход счетчика соединен с входом установки в единицу второго триггера, второй выход счетчика соединен с входом установки в ноль первого триггера, прямой выход одновибратора блока управления соединен с входами установки в ноль счетчика и второго триггера блока управления, регистра сдвига и триггера каждого из (п + 1) блоков вычисления остатков и с первым входом η определителей входов блока коммутации, прямой выход второго триггера блока управления соединен с вторым входом элемента Инс первым и инверсным вторым входами элемента 2И-ИЛИ каждого из (п+1) блоков вычисления остатков, начиная со второго, выхдд элемента И блока управления соединен с входом генератора тактов, выход которого соединен со счетным входом счетчика блока управления и с входами синхронизации триггера ;и регистра сдвига каждого из (п+1) блоков вычисления остатков, вход установки в единицу первого триггера блока управления является входом запуска устройства, выход первого блока вычисления остатков соединен ' с третьим входом элемента 2И*ИЛИ второго блока вычисления остатков, выход каждого предыдущего блока вычисления остатков, начиная со второго по η-ый, соединен с третьим входом элемента 2И-ИЛИ^последующего блока вычисления остатков и через первые нормально разомкнутые контакты соответствующего реле блока коммутации с вторым входом соответствующего определителя входов, выход (п+1)-го блока вычисления отстаков соединен через первые нормально разомкнутые контакты η-го реле блока
    SU .... 1037257 коммутации с вторым входом η-го определителя входов, каждый i-ый вывод контролируемого блока (1 = 1 ,
    ..о, п) соединен с вторым входом i-ro определителя входов блока коммутации и через нормально замкнутые контакты соответствующего реле с четвертым входом элемента 2И-ИЛИ соответствующего j-ro блока вычисления остатков (J =2,... , п+1),.. шина единичного потенциала соединена с первым, инверсным вторым и четвер тым входами элемента 2Й-ИЛИ первого блока вычисления остатков й через вторые нормально разомкнутые контакты каждого из η реле блока комму тации с четвертыми входами элементов 2И-ИЛИ соответствующих блоков вычисления остатков, начиная со вто рого, выходы регистра сдвига и выход триггера блоков вычисления остатков, начиная со второго, соединены соответственно с входами блока индикации.
SU823403785A 1982-03-02 1982-03-02 Устройство дл контрол логических блоков SU1037257A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823403785A SU1037257A1 (ru) 1982-03-02 1982-03-02 Устройство дл контрол логических блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823403785A SU1037257A1 (ru) 1982-03-02 1982-03-02 Устройство дл контрол логических блоков

Publications (1)

Publication Number Publication Date
SU1037257A1 true SU1037257A1 (ru) 1983-08-23

Family

ID=20999889

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823403785A SU1037257A1 (ru) 1982-03-02 1982-03-02 Устройство дл контрол логических блоков

Country Status (1)

Country Link
SU (1) SU1037257A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 633019, кл. G Об F 11/00, 1976. 2. Авторское свидетельство СССР № 643877, кл. G Об F 11/08, 1976 (прототип). *

Similar Documents

Publication Publication Date Title
SU1037257A1 (ru) Устройство дл контрол логических блоков
GB1122472A (en) Systems for testing components of logic circuits
SU1218386A1 (ru) Устройство дл контрол схем сравнени
SU1534463A1 (ru) Устройство дл встроенного контрол блоков ЦВМ
SU1548787A1 (ru) Устройство дл контрол счетчиков
SU1494006A1 (ru) Устройство дл контрол дешифратора
SU1741136A1 (ru) Устройство дл контрол мультиплексора
SU697996A1 (ru) Устройство дл контрол реверсивного счетчика
SU1525884A1 (ru) Формирователь тактовых импульсов
SU440668A1 (ru) Устройство дл контрол блоков цифровых вычислительных машин
SU1265779A1 (ru) Устройство дл имитации сбоев и неисправностей цифровой вычислительной машины
SU1231504A1 (ru) Устройство дл контрол логических блоков
RU1830535C (ru) Резервированное устройство дл контрол и управлени
SU1578714A1 (ru) Генератор тестов
SU503242A1 (ru) Устройство дл поиска неисправностей
SU1693599A1 (ru) Устройство дл вычислени модул комплексного числа
SU902074A1 (ru) Кольцевой сдвигающий регистр
SU1195348A1 (ru) Устройство для контроля узлов эвм
SU1649550A1 (ru) Устройство дл контрол логических блоков
SU1128267A1 (ru) Устройство дл контрол цифровых блоков
SU1049913A1 (ru) Устройство дл контрол логических блоков
SU1148009A1 (ru) Устройство дл контрол цифровых блоков
SU1381513A1 (ru) Устройство дл контрол выводов больших интегральных схем
SU1297050A1 (ru) Устройство дл контрол срабатывани клавиш наборного пол
SU1603387A1 (ru) Устройство дл контрол блоков синхронизации