SU1030994A1 - Устройство дл приема дискретных сигналов - Google Patents

Устройство дл приема дискретных сигналов Download PDF

Info

Publication number
SU1030994A1
SU1030994A1 SU823418203A SU3418203A SU1030994A1 SU 1030994 A1 SU1030994 A1 SU 1030994A1 SU 823418203 A SU823418203 A SU 823418203A SU 3418203 A SU3418203 A SU 3418203A SU 1030994 A1 SU1030994 A1 SU 1030994A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
modulo
adder
decoder
Prior art date
Application number
SU823418203A
Other languages
English (en)
Inventor
Марк Григорьевич Штейнбок
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU823418203A priority Critical patent/SU1030994A1/ru
Application granted granted Critical
Publication of SU1030994A1 publication Critical patent/SU1030994A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНЫХ СИГНАЛОВ, содержащее регистр сдвига, выходы которого подключены к входам первого сумматора по модулю два, выход которого соединен с первым входом второго сумматора по модулю два, к второму входу которого подключен выход декодера, вход которого соединен с выходом демодул тора, отличающеес  тем, что, с целью повышени  помехоустойчивости, введены третий сумматор по модулю два и последовательно соединенные интегратор, пороговый блок и коммутатор , к второму входу которого подключен выход третьего сумматора по модулю два, первый вход которого соединен с выходом декодера и с третьим, входом коммутатора, выход которого подключен к входу регистра сдвига, а вход интегратора соединен с выходом§ второго сумматора по модулю два и СП с вторым входом третьего сумматора по модулю два. с СО о со со О:;:

Description

Изобретение относитс  к технике передачи данных и может использовать с  в аппаратуре передачи дискретной информации. Известно устройство преобразовани сигналов, содержащее на.передающей стороне скремблер, выход которого через последовательно соединенные ко дер и модул тор подключен к входу канала св зи, а на приемной стороне дескремблер/ вход которого через демодул тор соединен с выходом канала св зи til Однако это устройство имеет низку точность преобразовани  из-за размно жени  ошибок г происход щего в дескремблере , Наи.более близким техническим решением к изобретению  вл етс  устрой ство дл  приема дискретных сигналов содержащее -регистр сдвига, выходы которого подключены, к входам первого сумматора по модулю два, выход которого ссГединен с первым входом второго сумматора по модулю два, к второму входу которого подключен выход декодера, вход которог соединен с выходом демодул тора 2j, Однако известное устрййство имеет низкую помехоустойчивость. Цель изобретени  - повышение по мехоустойчивости. Дл  этого в устройство дл  прием дискретных сигналов, содержащее ре гистр сдвига, выходы которого подключены к входам первого сумматора по модулю два, выход которого соединен с первым входом второго суммато ра по модулю два, к второму входу которого подключен выход декодера, вход которого соединен с выходом де модул тора, введены третий сумматор по модулю два и последовательно соединенные интегратор, пороговый блок и коммутатор, к второму входу которого подключен выход третьего сумматора по модулю два, первый вход которого соединен с выходом декодера и с третьим входом коммутатора, выхо . которого подключен к входу регистра сдвига, а -вход интегратора соединен с выходом второго сумматора по модулю два и с вторым входом третьего сумматора по модулю два. На чертеже представлена структурна  электрическа  схема предложенного устройства. Устройство дл  приема дискретных сигналов содержит регистр 1 сдвига, первый, второй и третий сумматоры 2По модулю два, коммутатор 5, интегратор б, демодул тор 7, декодер 8 и пороговый блок 9. Устройство работает следукнцим образом . Через демодул тор 7, и декодер 8 входна  последовательность поступает на вход второго сумматора 3 по модулю два. При отсутствии ошибок в сигнале на выходе декодера 8, на выходе второго сумматора 3 по модулю два образуетс  сигнал вида ..0000.,. При этом на выходе интегратора 6 и на выходе порогового блока 9 образуетс  нулевой потенциал, поступающий на вход коммутатора 5. Сигнал с выхода второго сумматора 3 по модулю два, помимо входа интегратора 6/ поступает на вход третьего сумматора 4по модулю два, на другой вход которого поступает сигнал с выхода декодера 8. При отсутствии ошибок в сигнале на выходе декодера В и нулевом потенциале на входе коммутатора 5 сигнал с выхода декодера 8 без изменени  пол рности через третий сумматор 4 по модулю два и коммутатор 5 поступает на вход регистра 1 сдвига. При возникновении ошибок в канале св зи на выходе второго сумматора 3 по модулю два по вл ютс  единич .ные элементы, которые, суммиру сь по модулю два в третьем сумматоре 4 по модулю два с входным сигналом, привод т к инвертированию соответствующих ошибочных элементов, т.е. к исправлению ошибок, поступающих с выхода декодера 8 через третий сумматор 4 по модулю два и коммутатор 5на вход регистра 1 сдвига. Таким образом, в предложенном устройстве, в oтличиe от известного, в сигналах, поступающих на входы первого сумматора 2 по модулю два с выходов регистра 1 сдвига, ошибочные элементы отсутствуют, и размножение ошибок не происходит, что приводит к повышению помехоустойчивости. В начале сеанса св зи, когда в регистре 1 сдвига записана случайна  комбинаци , наличие третьего сумматора 4- по модулю два в цепи логической обратной св зи приводит к записи ошибочных элементов в регистр 1 сдвига, причем этот процесс носит лавинообразный характер. В этом случае на входе интегратора единичные элементы по вл ютс  с веро тностью 0,5, на выходе интегратора образуетс  единичный сигнал, который переводит-коммутатор 5 в состо ние , когда выход декодера 8 подключаетс  к входу регистра 1 сдвига, мину  третий сумматор 4 по модулю два. Цепь логической обратной св зи разрываетс , и устройство переходит в режим, аналогичный работе известного устройства. При этом ошибки исчезают , на выходе интегратора вновь по вл етс  нулевой потенциал, и пороговый блок переводит коммутатор в состо ние, при котором сигнал с вькода декодера 8 поступает на вход
310309944
регистра-1 сдвига через третий сумма-Тгжим образом, предложенное уст-;
;тор 4 по модулю два, о6еспечиваюаи1йройство автоматически переходит в :
:инвертирование ошибочных элементов,режим, обеспечивающий повтоение помепоступающих на вход регистра 1 сдай-хоустойчивости по сраввеиик с иэвестга .иь1м устройств.й«4

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНЫХ СИГНАЛОВ, содержащее регистр сдвига, выходы которого подключены к входам первого сумматора по модулю два, выход которого соединен с первым входом второго сумматора по модулю два, к второму входу которого подключен выход декодера, вход кото- . рого соединен с выходом демодулятора, , о т л и ч а ю щ е е,с я тем, что, с целью повышения помехоустойчивости, введены третий сумматор по модулю два и последовательно соединенные интегратор, пороговый блок и коммутатор, к второму входу которого подключен выход третьего сумматора по модулю два, первый вход которого соединен с выходом декодера и с третьим, входом коммутатора, выход которого подключен к входу регистра сдвига, а вход интегратора соединен с выходомg второго сумматора по модулю два и с вторым входом третьего сумматора по модулю два.
    SU пп 1030994 ί
SU823418203A 1982-04-02 1982-04-02 Устройство дл приема дискретных сигналов SU1030994A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823418203A SU1030994A1 (ru) 1982-04-02 1982-04-02 Устройство дл приема дискретных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823418203A SU1030994A1 (ru) 1982-04-02 1982-04-02 Устройство дл приема дискретных сигналов

Publications (1)

Publication Number Publication Date
SU1030994A1 true SU1030994A1 (ru) 1983-07-23

Family

ID=21004948

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823418203A SU1030994A1 (ru) 1982-04-02 1982-04-02 Устройство дл приема дискретных сигналов

Country Status (1)

Country Link
SU (1) SU1030994A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
li Рекомендации Международного консультативного комитета по теле- ; фоний и телеграфии. .Ъранжева книгй Т. У111. I. Передача данных по телеСв зь 1980, фонной сети. М., с. 78-111,: 2ч Данилов Б.С, и др. Устройство преобразовани сигналов передачи данных. М., Св зь, 1979, с. 67, 121 (прототип), *

Similar Documents

Publication Publication Date Title
US4542420A (en) Manchester decoder
US4442528A (en) Pulse communication method and system using CMI to 3-level CMI conversion
JPH0370420B2 (ru)
SU1030994A1 (ru) Устройство дл приема дискретных сигналов
EP0099749B1 (en) Method for converting digital signals and apparatus for carrying out the method
GB1146728A (en) Improvements in and relating to binary information transmission systems
US3491202A (en) Bi-polar phase detector and corrector for split phase pcm data signals
GB1392546A (en) Binary data communication apparatus
US4530094A (en) Coding for odd error multiplication in digital systems with differential coding
SU864543A1 (ru) Декодирующее устройство
SU496550A1 (ru) Устройство многоканального ввода
SU1573550A1 (ru) Устройство дл передачи и приема дискретных сообщений
SU1156264A1 (ru) Устройство дл синхронизации @ -последовательности с инверсной модул цией
SU611311A1 (ru) Передающее телеграфное устройство
SU377781A1 (ru) Декодирующее устройство
SU427466A1 (ru) Декодирующий накопитель
SU445172A1 (ru) Устроство приема и передачи данных
SU1117848A1 (ru) Дешифратор двоичного циклического кода
SU540400A1 (ru) Устройство дл передачи дискретной информации
SU492041A1 (ru) Устройство дл выделени рекуррентного синхросигнала
JP2845159B2 (ja) 4値変復調方式を用いた通信方法及び通信装置
SU1099417A1 (ru) Цифровой фильтр сигналов телеинформации
SU578648A1 (ru) Устройство передачи информации
SU1095398A2 (ru) Устройство дл мажоритарного декодировани двоичных кодов при трехкратном повторении сообщени
SU1159166A1 (ru) Устройство дл кодировани и декодировани дискретной информации