SU540400A1 - Устройство дл передачи дискретной информации - Google Patents

Устройство дл передачи дискретной информации

Info

Publication number
SU540400A1
SU540400A1 SU2077714A SU2077714A SU540400A1 SU 540400 A1 SU540400 A1 SU 540400A1 SU 2077714 A SU2077714 A SU 2077714A SU 2077714 A SU2077714 A SU 2077714A SU 540400 A1 SU540400 A1 SU 540400A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
outputs
output
summing amplifier
Prior art date
Application number
SU2077714A
Other languages
English (en)
Inventor
Александр Сергеевич Добронравов
Original Assignee
Предприятие П/Я В-2655
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2655 filed Critical Предприятие П/Я В-2655
Priority to SU2077714A priority Critical patent/SU540400A1/ru
Application granted granted Critical
Publication of SU540400A1 publication Critical patent/SU540400A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

1
Изобретение относитс  к электросв зи и может быть использовано при передаче двоичной информации по электрическим каналам св зи.
Известны успройства дл  передачи дискретной информации по электрическим каналам св зи, содержащие регистры, соединенные через элементы «исключающее ИЛИ с сумматорами и лини ми задержки.
Однако эти устройства обладают низкой достоверностью передачи информации вследствие увеличени  числа уровней квантовани  сигнала.
Наиболее близким техническим рещением  вл етс  устройство дл  передачи ди скретной информации, содержащее последовательно соединенные элемент «исключающее ИЛИ и основной элемент задержки, а также суммирующйй усилитель, при этом выход основного элемента задержки соединен с одним из входов элемента «исключающее ИЛИ, второй вход которого  вл етс  входом устройства .
Однако это устройство имеет низкую помехоустойчивость передачи информации вследствие межсимвольных искажений сигналов, передаваемых по каналу св зи.
Цель изобретени  - повышение помехоустойчивости передачи информации.
Дл  этого в устройство дл  передачи дискретной информации введены три элемента
ИЛИ, четыре элемента И, два элемента НЕ и два дополнительных элемента задержки, причем выходы элемента «исключающее ИЛИ и основного элемента задержки подключены к входам первого элемента ИЛИ и к первым входам второго и третьего элементов ИЛИ, выходы которых подключены к входам суммирующего усилител  непосредственно и через элементы НЕ к соответствующим входам первого и второго элементов И, выходы которых подключены через дополнительные элементы задержки к входам третьего и четвертого элементов И, вторые входы которых соединены с выходом первого элемента ИЛИ, а выходы третьего и четвертого элементов И соединены с вторыми входами второго и третьего элементов ИЛИ.
На чертеже приведена структурна  электрическа  схема предлагаемого устройства.
YcTpoifCTBo дл  передачи дискретной информации содержит последовательно соединенные элемент «исключающее ИЛИ 1 и основной элемент задержки 2, выход которого соединен с одним из входов элемента «исключающее
ИЛИ 1, второй вход которого  вл етс  входом устройства. Выходы элемента «исключающее ИЛИ и основного элемента задержки подключены к входам первого элемента ИЛИ 3 и к первым входам второго и третьего элементов ИЛИ 4 и 5, выходы которых подключены к входам суммирующего усилител  6 и непосредственно и через элементы НЕ 7, 8 к соответствующим входам первого и второго элементов И 9 и 10, выходы которых подключены через дополнительные элементы задержки 11, 12 к входам третьего и четвертого элементов И 13 и 14, вторые входы которых соединены с выходом первого элемента ИЛИ 3, а выходы третьего и четвертого элементов И 13 и 14 соединены с вторыми входами второго и третьего элементов ИЛИ 4 и 5.
Устройство работает следующим образом.
Входна  информаци  в виде последовательности сигналов, соответствующих передаваемой последовательности единиц и нулей, поступает на вход устройства. На выходе элемента «исключающее ИЛИ 1 сигнал по вл етс  в том случае, когда имеетс  сигнал на одном из его входов и отсутствует на другом . На выходе основного элемента задержки 2 сигнал по вл етс  с задержкой на период следовани  сигналов Т. С выходов элемента «исключающее ИЛИ 1 и элемента задержки 2 через элементы ИЛИ 4 и 5 сигналы поступают на суммирующий усилитель 6. Сигнал на выходе суммирующего усилител  6 по вл етс  тогда, когда он имеет на одном из его входов и отсутствует на другом. При этом, если сигнал поступает с выхода элемента ИЛИ 5, на выходе суммирующего усилител  6 по вл етс  сигнал отрицательной пол рности , Если же сигнал поступает с выхода элемента ИЛИ 4, на выходе суммирующего усилител  6 по вл етс  сигнал положительной пол рности.
В предлагаемом устройстве двоичные единицы передаютс  сигналом положительной или отрицательной пол рности, а нули - отсутствием сигнала. Причем дл  уменьшени  межоимвольных искажений соседних сигналов передают сигналы, соответствующие только нечетным позици м каждой группы последовательных единиц, расположенной между нул ми. Дл  формировани  пауз сигналы с выходов элементов И 9 и 10 задерживаютс  на период следовани  Т с помощью дополнительных элементов задержки 11 и 12 и стробируюБс  сигналом с выхада элемента ИЛИ 3. В результате, если на входах суммирующего усилител  6 одновременно имеютс  сигналы , то на его выходе сигнал отсутствует.
Повышение помехоустойчивости передачи информации в предлагаемом устройстве достигаетс  за счет того, что между двум  соседними физическими сигналами всегда имеетс  как минимум одна пауза, что способствует уменьшению межсимвольных искажений соседних сигналов при прохождении по каналу св зи. В результате уменьшаетс , число обоев и ошибок при передаче информации, повышаетс  надежность каналов св зи в целом и, как следствие, эффективность использовани  оборудовани  системы св зи.

Claims (1)

  1. Формула изобретени 
    Устройство дл  передачи дискретной информации , содержащее последовательно соединенные элемент «исключающее ИЛИ и основной элемент задержки, а также суммирующий усилитель, при этом выход основного
    элемента задержки соединен с одним из входов элемента «исключающее ИЛИ, второй вход которого  вл етс  входом устройства, отличающеес  тем, что, с целью повышени  помехоустойчивости передаче информации , в него введены три элемента ИЛИ, четыре элемента И, два элемента НЕ и два дополнительных элемента задержки, причем выходы элемента «исключающее ИЛИ и основного элемента задержки подключены к
    входам первого элемента ИЛИ и к первым входам второго и третьего элементов ИЛИ, выходы которых подключены к входам суммирующего усилител  непосредственно и через элементы НЕ к соответствующим входам первого и второго элементов И, выходы которых подключены через дополнительные элементы задержки к входам третьего и четвертого элементов И, вторые входы которых соединены с выходом первого элемента ИЛИ, а выходы третьего и четвертого элементов И соединены с вторыми входами второго и третьего элементов ИЛИ.
SU2077714A 1974-11-22 1974-11-22 Устройство дл передачи дискретной информации SU540400A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2077714A SU540400A1 (ru) 1974-11-22 1974-11-22 Устройство дл передачи дискретной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2077714A SU540400A1 (ru) 1974-11-22 1974-11-22 Устройство дл передачи дискретной информации

Publications (1)

Publication Number Publication Date
SU540400A1 true SU540400A1 (ru) 1976-12-25

Family

ID=20601526

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2077714A SU540400A1 (ru) 1974-11-22 1974-11-22 Устройство дл передачи дискретной информации

Country Status (1)

Country Link
SU (1) SU540400A1 (ru)

Similar Documents

Publication Publication Date Title
GB1320783A (en) Digital data transmission
SU540400A1 (ru) Устройство дл передачи дискретной информации
US3723909A (en) Differential pulse code modulation system employing periodic modulator step modification
SU558658A3 (ru) Устройство дл передачи цифровой информации
US3898647A (en) Data transmission by division of digital data into microwords with binary equivalents
SU640435A1 (ru) Устройство дл преобразовани двоичного кода в квазитроичный
SU546120A1 (ru) Устройство дл передачи цифровой информации по телефонным каналам св зи
SU445172A1 (ru) Устроство приема и передачи данных
SU902300A1 (ru) Устройство дл передачи и приема двоичных сигналов
SU902294A1 (ru) Устройство дл формировани квазитроичной последовательности
SU1136322A1 (ru) Регенератор бипол рных импульсов
SU444338A1 (ru) Селектор импульсов в асинхронной адресной системе передачи цифровой информации
SU414585A1 (ru)
ATE22635T1 (de) Uebersprech- u./o. echo-kompensationsschaltung.
SU924911A2 (ru) Устройство сжати полосы частот факсимильного сигнала
SU1185637A1 (ru) Устройство дл передачи дискретной информации
SU1317677A2 (ru) Устройство дл передачи дискретных сообщений
SU634453A1 (ru) Селектор импульсов заданной кодовой комбинации
SU611311A1 (ru) Передающее телеграфное устройство
SU495658A1 (ru) Генератор функций уолша
SU415820A1 (ru)
SU856021A1 (ru) Устройство контрол характеристик цифровых каналов св зи
SU430429A1 (ru) Устройство приема цифровой информации для импульсных каналов и линий связи
SU653743A1 (ru) Устройство декодировани
SU633155A1 (ru) Устройство дл приема цифровой информации