RU96103293A - Устройство для считывания изображений по бим - Google Patents

Устройство для считывания изображений по бим

Info

Publication number
RU96103293A
RU96103293A RU96103293/09A RU96103293A RU96103293A RU 96103293 A RU96103293 A RU 96103293A RU 96103293/09 A RU96103293/09 A RU 96103293/09A RU 96103293 A RU96103293 A RU 96103293A RU 96103293 A RU96103293 A RU 96103293A
Authority
RU
Russia
Prior art keywords
group
inputs
outputs
input
output
Prior art date
Application number
RU96103293/09A
Other languages
English (en)
Other versions
RU2162248C2 (ru
Inventor
Л.А. Барашева
В.Ф. Романов
А.Ф. Барашев
Original Assignee
Владимирский государственный технический университет
Filing date
Publication date
Application filed by Владимирский государственный технический университет filed Critical Владимирский государственный технический университет
Priority to RU96103293A priority Critical patent/RU2162248C2/ru
Priority claimed from RU96103293A external-priority patent/RU2162248C2/ru
Publication of RU96103293A publication Critical patent/RU96103293A/ru
Application granted granted Critical
Publication of RU2162248C2 publication Critical patent/RU2162248C2/ru

Links

Claims (1)

  1. Устройство для считывания изображений по БИМ, содержащее последовательно соединенные телевизионный датчик, видеоусилитель, селектор видеосигнала, первый и второй выходы которого подключены соответственно к первым входам амплитудного дискриминатора и блока синхронизации и управления, первый выход которого соединен со счетным входом первого счетчика выход которого подключен к первому входу блока выделения границ по координате Y, выход которого соединен с первым входом элемента И, второй вход которого подключен к выходу генератора импульсов, а выход - к счетному входу второго счетчика, выход которого соединен с первым входом блока выделения границ изображения по координате X, выход которого подключен к счетному входу третьего счетчика, второй выход блока синхронизации и управления соединен с управляющими входами блоков выделения границ изображения по координатам Х и Y генератора импульсов и третьего счетчика, блок приема и передачи информации, первая - третья группы выходов которого соединены соответственно с информационными входами первого и второго счетчиков, блока выделения границ по координате X, цифроаналогового преобразователя, выход которого подключен к второму входу амплитудного дискриминатора, регистр сдвига, блок памяти, вторая группа входов которого подключена к пятой группе выходов блока приема и передачи информации, выходы блока памяти подключены к информационным входам блока приема и передачи, отличающееся тем, что оно дополнительно содержит блок формирования эталонного сечения, блок преобразования кодов, блок формирования слов, блок формирования главного сечения и мультиплексор каналов, причем информационные входы блока формирования эталонного сечения соединены шиной данных с параллельными выходами регистра сдвига, а выходы соединены шиной данных с информационными входами блока преобразования кодов, выход которого соединен с первым информационным входом блока формирования слов, второй информационный вход которого соединен с выходом регистра сдвига, а выходы соединены шиной данных с информационными входами блока памяти, входы управления блоков формирования эталонного сечения, формирования слов, преобразования кодов, памяти, формирования главного сечения и мультиплексора соединены шиной управления с соответствующими выходами генератора импульсов, выходы блока формирования глав- ного сечения соединены шиной данных с первой группой входов мультиплексора и второй группой входов блока приема и передачи информации, группа входов которого соединена шиной данных с шестой группой выходов блока приема и передачи информации, информационный вход которого соединен с выходом амплитудного дискриминатора, вторая группа входов мультиплексора соединена шиной данных с четвертой группой выходов блока приема и передачи информации, а группа выходов соединена шиной данных с группой входов цифроаналогового преобразователя, причем блок формирования главного сечения содержит счетчик, блок сравнения, три регистра, мультиплексор каналов, сумматор с делением на два, схему сравнения и три схемы ИЛИ, счетный вход счетчика соединен с выходом амплитудного дискриминатора, а группа выходов счетчика соединена шиной данных с первой группой входов блока сравнения, вторая группа входов которого соединена с шестой группой выходов блока приема и передачи информации, первый выход которого соединен с первыми входами первой и второй схем ИЛИ, второй выход которого соединен с первым входом третьей схемы ИЛИ, третий выход которого соединен с вторым входом второй схемы ИЛИ и входом управления третьего регистра, группа выходов которого соединена шиной данных с первой группой информационных входов мультиплексора, группа выходов которого шиной данных подсоединена к информационным входам первого регистра, выходы которого шиной данных подсоединены к первой группе входов сумматора с делением на два, выходы которого шиной данных подсоединены к группе информационных входов второго регистра, группа выходов которого шиной данных соединена с второй группой входов мультиплексора, с группой информационных входов третьего регистра, с первой группой входов схемы сравнения, первой группой мультиплексора каналов и второй группой входов блока приема и передачи информации, группа выходов третьего регистра соединена шиной данных с вторыми группами входов сумматора с делением на два и схемы сравнения, выход которой соединен с вторым входом третьей схемы ИЛИ, выход которой соединен шиной управления с входом генератора импульсов, причем входы управления счетчика и блока сравнения, второй вход первой схемы ИЛИ, третий вход второй схемы ИЛИ и вход синхронизации мультиплексора соединены шиной управления с соответствующими выходами генератора импульсов.
RU96103293A 1996-02-20 1996-02-20 Устройство для считывания изображений по базовому интегральному методу (бим) RU2162248C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU96103293A RU2162248C2 (ru) 1996-02-20 1996-02-20 Устройство для считывания изображений по базовому интегральному методу (бим)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU96103293A RU2162248C2 (ru) 1996-02-20 1996-02-20 Устройство для считывания изображений по базовому интегральному методу (бим)

Publications (2)

Publication Number Publication Date
RU96103293A true RU96103293A (ru) 1998-05-20
RU2162248C2 RU2162248C2 (ru) 2001-01-20

Family

ID=20177162

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96103293A RU2162248C2 (ru) 1996-02-20 1996-02-20 Устройство для считывания изображений по базовому интегральному методу (бим)

Country Status (1)

Country Link
RU (1) RU2162248C2 (ru)

Similar Documents

Publication Publication Date Title
KR960020466A (ko) 인터리브된 디지탈 비디오 데이타 신호 수신 시스템용 장치
RU96103293A (ru) Устройство для считывания изображений по бим
KR970011794B1 (ko) 메모리 소자를 이용한 하다마드 변환기
RU96103286A (ru) Устройство для считывания изображений по бим
RU96100497A (ru) Устройство для считывания изображений
SU1603360A1 (ru) Генератор систем базисных функций Аристова
SU1660193A1 (ru) Устройство блочной синхронизации
GB2269507A (en) Coding a video signal to facilitate aspect ratio conversion
RU1798776C (ru) Устройство дл ввода информации
SU1465885A1 (ru) Генератор псевдослучайных последовательностей
SU1112386A1 (ru) Устройство дл преобразовани сигналов
SU1474851A1 (ru) Дешифратор импульсно-временных кодов
SU1034055A1 (ru) Устройство дл обработки графической информации
SU860051A1 (ru) Преобразователь двоичного кода в двоично-дес тичный и двоично-дес тичного в двоичный
SU1262477A1 (ru) Устройство дл вычислени обратной величины
SU1049897A1 (ru) Преобразователь двоичного кода в унитарный код
SU1443002A1 (ru) Устройство дл быстрого преобразовани Уолша-Адамара
SU1736005A1 (ru) Устройство дл преобразовани кода
SU602947A1 (ru) Микропрограммное устройство управлени
KR100200736B1 (ko) 마이콤 인터페이스 장치
KR930004213B1 (ko) 신호 처리장치
SU1130893A1 (ru) Преобразователь перемещени в код
RU2051416C1 (ru) Устройство для считывания изображений
SU1363224A1 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
SU1424050A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора