RU76528U1 - Дискретная линия задержки импульсных сигналов - Google Patents
Дискретная линия задержки импульсных сигналов Download PDFInfo
- Publication number
- RU76528U1 RU76528U1 RU2008119225/22U RU2008119225U RU76528U1 RU 76528 U1 RU76528 U1 RU 76528U1 RU 2008119225/22 U RU2008119225/22 U RU 2008119225/22U RU 2008119225 U RU2008119225 U RU 2008119225U RU 76528 U1 RU76528 U1 RU 76528U1
- Authority
- RU
- Russia
- Prior art keywords
- output
- input
- pulse
- pulses
- counter
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Изобретение относится к импульсной, цифровой технике и может быть использовано в вычислительных устройствах, автоматике, измерительных устройствах, радиолокации, устройствах связи и т.д. для осуществления линейно дискретной задержки выходных импульсов относительно входных в пределах его длительности в соответствии с поступающим двоичным кодом. Технический результат: в уменьшении площади, занимаемой схемой в интегральном ее исполнении; в реализации минимально возможного значения дискрета линии задержки наносекундной величины. Отличается использованием двоичного счетчика в качестве формирователя интервалов временной задержки фронта и спада импульсов входной поступающей последовательности, что позволяет в совокупности с задержками фронтов и спадов входных импульсов получить компактную схему в интегральном исполнении квазинепрерывной линии задержки выходных импульсов. 1 з.п. ф-лы, 2 ил.
Description
Изобретение относится к импульсной, цифровой технике и может быть использовано в вычислительной технике, автоматике, измерительных устройствах, радиолокации, устройствах связи и т.д. для осуществления линейно дискретной задержки выходных импульсов относительно входных в пределах его длительности в соответствии с поступающим двоичным кодом.
Известны устройства задержки выходных импульсных сигналов, относительно входных, использующие различные виды RC-цепочек, компараторов, мультивибраторов, логических элементов [1, 2]. Недостатком таких устройств является низкая точность величины временной задержки, присущая элементам аналоговой схемотехники, ограниченная длительность предельных значений, задаваемой задержки импульсов.
Также известны цифровые устройства, формирующие временные интервалы заданной величины, таймеры [3, 4], содержащие хронизатор (генератор импульсов), выход которого соединен со счетным входом счетчика импульсов, выходы которого соответственно соединены с входами цифрового компаратора, где другие входы упомянутого компаратора соответственно соединены с выходами регистра, задающего временную задержку. Однократный, разовый характер формирования временных задержек таймерами не позволяет использовать их
для разработки устройств линий задержки с непрерывной последовательностью, поступающих сигналов.
Известна линия задержки [5], принятая как прототип решения поставленной задачи и имеющая вход и выходы, выполненная на основе последовательно соединенных ячеек сдвигового регистра, где величина задержки последовательности выходных сигналов, относительно входных прямо пропорциональна количеству, задействованных ячеек сдвигового регистра. Недостатком предлагаемого технического решения устройств линий задержки является большое количество используемых ячеек сдвигового регистра для получения значительных величин временной задержки входных последовательностей импульсных сигналов. Кроме того, прототип имеет ограниченную возможность формирования минимальной длительности дискрета линии задержки. Действительно, минимальный дискрет задержки определяется частотой, поступающих из вне сдвигающих, синхронизирующих импульсов, которые поступают на интегральную схему (ИС) через внешние выводы с большой удельной емкостью, относительно емкости элементов внутри ИС. Поэтому формирование наносекундных, например, интервалов временной задержки в данном устройстве является проблематичным.
Применяемое в таймерах [3, 4] техническое решение с использованием двоичных счетчиков импульсов для формирования временных интервалов, отличается значительной экономичностью затрат оборудования на единицу сдвигового дискрета, относительно сдвиговых регистров устройства [5]. Количественно это соотношение в пользу двоичных счетчиков импульсов выразится как N/p, где N - количество ячеек сдвигового регистра, обеспечивающего дискретность задержки импульсов; р - количество разрядов двоичного счетчика импульсов на N=2p дискретов задержки импульсов. В качестве элементов схемы технического решения предлагаемого изобретения наиболее близким для прототипа принята схема таймера [4].
Целью предлагаемого изобретения является уменьшение затрат оборудования на реализацию устройств линий задержки с формированием значительных величин временной задержки последовательности импульсных сигналов, выполненных в интегральном их исполнении и получение при этом, минимального дискрета задержки наносекундной величины.
Технический результат достигается тем, что в предлагаемой дискретной линии задержки импульсных сигналов, имеющей вывод для подачи входных импульсных сигналов, вывод для выдачи на внешнюю нагрузку задержанных выходных импульсных сигналов, выводы для установки кодов необходимой временной задержки выходных сигналов и содержащей генератор импульсов, выход которого соединен со счетным входом n-разрядного счетчика импульсов, n выходов которого соответственно соединены с n входами цифрового компаратора, где другие n входов упомянутого компаратора соответственно соединены с n выходами n-разрядного регистра, задающего величину кода необходимой временной задержки входных импульсных сигналов и логический элемента НЕ, где генератор импульсов дополнительно снабжен входом, блокирующим/разрешающим генерацию выходных импульсов, а также
дополнительно введены входной двухвходовой мультиплексор сигналов, работающий на один выход с управляющим входом и выходной одноразрядный счетчик импульсов, при этом вывод для подачи входных импульсных сигналов соединен с первым входом входного двухвходового мультиплексора сигналов, второй вход которого также соединен с выводом для подачи входных импульсных сигналов через логический элемент НЕ, управляющий вход, упомянутого мультиплексора соединен с соответствующим выходом выходного одноразрядного счетчика импульсов, счетный вход которого соединен с выходом результата сравнения цифрового компаратора а один из соответствующих выходов выходного одноразрядного счетчика импульсов соединен с выводом для выдачи на внешнюю нагрузку задержанных выходных импульсных сигналов, при чем выход упомянутого мультиплексора соединен с входом, блокирующим/разрешающим генерацию выходных импульсов, упомянутого генератора.
Сопоставительный анализ с прототипом показывает, что заявляемое устройство отличается использованием двоичного счетчика в качестве формирователя интервалов временной задержки фронта и спада импульсов входной поступающей последовательности, что позволяет в совокупности с задержками фронтов и спадов входных импульсов создать компактную схему квазинепрерывной линии задержки выходных импульсов с наносекундным шагом интервала задержки. Счетчики импульсов в преобладающем своем применении используются в таймерах а применение одного и того же счетчика импульсов для задержки фронта и спада входного сигнала для получения общей задержки последовательности импульсов автору неизвестно.
Проведенный анализ изобретательского уровня, включающий поиск по патентным и научно-техническим источникам информации и выявление источников, содержащих сведения об аналогах заявляемого устройства, позволяет установить, что заявителем не обнаружены решения, характеризующиеся признаками, идентичными всем существенным признакам заявленного изобретения. Определение из перечня выявленных аналогов, прототипа позволило выявить совокупность существенных отличительных признаков в заявляемом объекте, изложенной в формуле изобретения. Следовательно, заявляемое изобретение соответствует требованию "новизна" по действующему законодательству. Сведений об известности отличительных признаков известных технических решений с достижением такого же, как у заявляемого устройства, положительного эффекта не имеется. На основании этого сделан вывод, что предлагаемое техническое решение соответствует критерию "изобретательский уровень".
На фиг.1 представлена блок-схема предлагаемой дискретной линии задержки импульсных сигналов. На фиг.2 представлены временные диаграммы, поясняющие работу предлагаемого устройства.
Предлагаемая дискретная линия задержки импульсных сигналов, содержит вывод 1 для подачи входных импульсных сигналов 2, элемент НЕ 3 для получения инвертированных входных сигналов 4, выход которого соединен с одним из входов входного двухвходового мультиплексора 5 сигналов, другой вход которого соединен с выводом 1, при этом выход мультиплексора 5 соединен с
входом 6, блокирующим/разрешающим генерацию выходных импульсов 7 генератора 8 импульсов. Выход генератора 8 соединен со счетным входом n-разрядного счетчика 9 импульсов, n выходов которого соответственно соединены с n входами цифрового компаратора 10, где другие n входов компаратора 10 соответственно соединены с n выходами n-разрядного регистра 11, задающего величину кода необходимой временной задержки входных импульсных сигналов 2, при этом выход результата сравнения компаратора 10 соединен со счетным входом выходного одноразрядного счетчика 12 импульсов 13, где один из соответствующих выходов счетчика 12 соединен с управляющим входом мультиплексора 5, другой соответствующий выход счетчика 12 соединен с выводом 14 для выдачи на внешнюю нагрузку задержанных выходных импульсных сигналов 15. Входы для установки кодов необходимой временной задержки выходных сигналов 15 n-разрядного регистра 11, соединены с выводами 16 устройства. Входные импульсные сигналы 2, имеют длительности Ti, где i - 1, 2, ...n. Выходные импульсные сигналы 15, имеют такие же длительности импульсов Ti, но с величиной задержки τ.
Предлагаемая дискретная линия задержки импульсных сигналов работает следующим образом. В начале, устройство должно находиться в исходном состоянии, когда n-разрядный счетчик 9 и выходной одноразрядный счетчик 12 были обнулены. При этом, уровень выходного сигнала счетчика 12, поступающая на вход управления мультиплексором 5, разрешает прохождение сигнала непосредственно от вывода 1, при отсутствии выходного сигнала мультиплексора 5 блокируется генерация импульсов 7 по входу 6 генератора 8. По выводам 16 устройства, регистр 11, задающий величину временной задержки сигналов τ, должен быть загружен соответствующим двоичным кодом. На вывод 1 устройства подаются входные импульсные сигналы 2, длительностью Ti. По наступлении фронта входного сигнала (диаграмма 2), мультиплексор 5 своим выходом разрешает генерацию импульсов 7 генератора 8, которые поступают на счетный вход счетчика 9 для подсчета импульсов. Поступающие соответствующие n-разрядные коды выходов счетчика 9 и регистра 11 сравниваются на компараторе 10, выполненной, например, на элементах «исключающее ИЛИ». При достижении равенства кодов на счетчике 9 и регистре 11 на выходе компаратора 10 формируется выходной импульс по диаграмме 13, поступающий на счетный вход выходного счетчика 12 и переключает состояние счетчика 12 (диаграмма 15). Это обстоятельство переключает вход мультиплексора 5 на инверсный выход входного сигнала 4 (на элемент НЕ 3) и тем самым прекращает через вход 6 генерацию импульсов 7 генератора 8. Таким образом, формируется задержка τ фронта входного импульса 2. Данное состояние сохраняется до наступления спада входного сигнала по диаграмме 2. Затем мультиплексор 5 разрешает генерацию импульсов 7 генератора 8, далее описанный выше процесс повторяется и формируется в соответствии с кодом регистра 11 задержка спада τ выходного сигнала по диаграмме 15. По фронтам и спадам входного импульса 2 всегда происходит сброс (обнуление) счетчика 9. Установка кода необходимой задержки τ регистра 11 осуществляется через выводы 16, при этом количество выводов 16 зависит от способа ввода информации,
минимальное количество выводов будет при последовательном вводе, например, по интерфейсу SPI.
Предложенное устройство позволяет дискретно в соответствии с длительностью импульсов генератора 8, формировать линейно задержку входных импульсных сигналов 2 любой длительности, одиночных, периодических, не периодических, с различной длительностью Ti, при этом максимальная длительность задержки импульсов τ определяется только разрядностью счетчика 9. Устройство цифровым способом формирует задержку фронта и спада импульсов, используя одну счетную 9 линейку, что повышает точность отработки величины заданной задержки τ. Величина задержки импульсных сигналов τ не превышает длительность входных сигналов Ti (τ≤Ti).
Реализация предложенного устройства в интегральном исполнении позволяет экономить площадь, занимаемую в кристалле ИС, также позволяет работать с внутренним генератором импульсов большой частоты (сотни мегагерц), что дает возможность иметь минимальный дискрет задержки наносекундной величины, таким образом получить практически квазинепрерывную линию задержки.
Источники информации:
1. SU 2103808 C1, 27.01.1998.
2. RU 2257003 C1, 20.07.2005.
3. RU 2199177 С1, 20.02.2003.
4. RU 2215367 С2, 10.07.2003.
5. RU 2302075 С2, 27.08.2004.
Claims (1)
- Дискретная линия задержки импульсных сигналов, имеющая вывод для подачи входных импульсных сигналов, вывод для выдачи на внешнюю нагрузку задержанных выходных импульсных сигналов, выводы для установки кодов необходимой временной задержки выходных сигналов и содержащая генератор импульсов, выход которого соединен со счетным входом n-разрядного счетчика импульсов, n выходов которого соответственно соединены с n входами цифрового компаратора, где другие n входов упомянутого компаратора соответственно соединены с n выходами n-разрядного регистра, задающего величину кода необходимой временной задержки входных импульсных сигналов и логический элемента НЕ, отличающаяся тем, что генератор импульсов дополнительно снабжен входом, блокирующим/разрешающим генерацию выходных импульсов, а также дополнительно введены входной двухвходовой мультиплексор сигналов, работающий на один выход с управляющим входом и выходной одноразрядный счетчик импульсов, при этом вывод для подачи входных импульсных сигналов соединен с первым входом входного двухвходового мультиплексора сигналов, второй вход которого также соединен с выводом для подачи входных импульсных сигналов через логический элемент НЕ, управляющий вход, упомянутого мультиплексора соединен с соответствующим выходом выходного одноразрядного счетчика импульсов, счетный вход которого соединен с выходом результата сравнения цифрового компаратора, а один из соответствующих выходов выходного одноразрядного счетчика импульсов соединен с выводом для выдачи на внешнюю нагрузку задержанных выходных импульсных сигналов, причем выход упомянутого мультиплексора соединен с входом, блокирующим/разрешающим генерацию выходных импульсов, упомянутого генератора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2008119225/22U RU76528U1 (ru) | 2008-05-15 | 2008-05-15 | Дискретная линия задержки импульсных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2008119225/22U RU76528U1 (ru) | 2008-05-15 | 2008-05-15 | Дискретная линия задержки импульсных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
RU76528U1 true RU76528U1 (ru) | 2008-09-20 |
Family
ID=39868532
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2008119225/22U RU76528U1 (ru) | 2008-05-15 | 2008-05-15 | Дискретная линия задержки импульсных сигналов |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU76528U1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2450432C1 (ru) * | 2011-05-05 | 2012-05-10 | Александр Иосифович Иванов | Управляемая линия задержки |
-
2008
- 2008-05-15 RU RU2008119225/22U patent/RU76528U1/ru not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2450432C1 (ru) * | 2011-05-05 | 2012-05-10 | Александр Иосифович Иванов | Управляемая линия задержки |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108445734B (zh) | 时脉倍频、乘频及数字脉冲产生电路、时间数字转换器 | |
CN106941345B (zh) | D触发器和异步逐次逼近型模数转换器 | |
US9191011B2 (en) | Double data rate counter, and analog-digital converting apparatus and CMOS image sensor using the same | |
CN108155894B (zh) | 一种基于fpga的同步混合延时型dpwm模块 | |
CN104242934B (zh) | 带冗余位全异步sar adc亚稳态消除电路与方法 | |
WO2022121389A1 (zh) | 高分辨率脉冲宽度调制信号产生电路 | |
CN1938948A (zh) | 用于提供随机比特流的设备 | |
JPWO2005121827A1 (ja) | タイミング発生器および半導体試験装置 | |
CN106685411A (zh) | 锁存器电路、双倍数据速率环形计数器及相关器件 | |
CN107562163B (zh) | 一种具有稳定复位控制的数字逻辑电路 | |
CN104378089B (zh) | 数字脉冲宽度产生器及其产生方法 | |
CN109117118B (zh) | 基于环形振荡器结构真随机数发生器的随机数提取方法 | |
CN104202040A (zh) | 位电平检测电路以及方法 | |
CN104660220B (zh) | 一种产生整数频率脉冲的信号发生器及信号产生方法 | |
RU76528U1 (ru) | Дискретная линия задержки импульсных сигналов | |
RU2496228C1 (ru) | Интегрирующий аналого-цифровой преобразователь | |
RU2377717C1 (ru) | Дискретная линия задержки импульсных сигналов | |
KR20190107431A (ko) | 개선된 분해능을 갖는 pwm 장치 | |
US9246507B2 (en) | Analogue to digital conversion device | |
CN116599531A (zh) | 一种单向斜坡adc | |
US20160169965A1 (en) | Scan testing with staggered clocks | |
CN109547024B (zh) | 多信号的检测方法和检测控制装置 | |
CN101154945A (zh) | 具有50%工作周期的可编程分频器 | |
CN109495107B (zh) | 一种分频方法、移位寄存器及片上系统 | |
RU187313U1 (ru) | Цифровой частотомер для маломощных интегральных схем |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM1K | Utility model has become invalid (non-payment of fees) |
Effective date: 20081026 |